磁通反向電機(jī)(FRM)是一種新型的雙凸極永磁(DSPM)電機(jī),它把高磁能的永磁體放在定子極的表面,永磁體易于安裝.隨著轉(zhuǎn)子旋轉(zhuǎn),FRM定子繞組所交鏈的永磁磁通改變極性,這意味著比磁通脈振產(chǎn)生更大的磁通變化.由于FRM的繞組利用率高、結(jié)構(gòu)簡單、轉(zhuǎn)動(dòng)慣量小及適于高速運(yùn)轉(zhuǎn)等優(yōu)點(diǎn),可廣泛應(yīng)用于汽車制造業(yè)、航空航天等工業(yè)領(lǐng)域.本文將從模型建立、分析方法、性能分析等方面對該電機(jī)進(jìn)行深入研究.首先,為了解FRM基本理論和掌握其基本規(guī)律,寫出FRM的基本方程式;由于電機(jī)的雙凸極結(jié)構(gòu)以及飽和和非線性的影響,整個(gè)系統(tǒng)為一強(qiáng)非線性系統(tǒng).對該電機(jī)作適當(dāng)簡化,建立其線性數(shù)學(xué)模型,這樣有利于對FRM的定性分析,弄清其內(nèi)部的基本電磁關(guān)系和基本特性.討論了繞組電感、繞組磁鏈、感應(yīng)電動(dòng)勢及繞組電流、電磁轉(zhuǎn)矩等靜態(tài)特性,推導(dǎo)出FRM的功率密度計(jì)算公式.其次,為準(zhǔn)確計(jì)算FRM性能,要考慮磁路飽和、鐵磁材料的非線性以及永磁磁場與電樞反應(yīng)磁場之間的相互影響等因素,要建立FRM的非線性模型,提出用變網(wǎng)絡(luò)等效磁路法進(jìn)行分析.具體方法是建立FRM的非線性變網(wǎng)絡(luò)等效磁路模型,推導(dǎo)等效磁路中各部分磁導(dǎo)的計(jì)算公式,用節(jié)點(diǎn)磁位法建立相應(yīng)的方程,通過求解該非線性等效磁路方程,得到磁路各部分的磁通分布,進(jìn)一步求得靜態(tài)特性,計(jì)算出電磁參數(shù).然后用FRM樣機(jī)的實(shí)驗(yàn)結(jié)果驗(yàn)證理論分析的正確性.樣機(jī)的理論分析結(jié)果同實(shí)驗(yàn)結(jié)果進(jìn)行比較表明,本文所介紹的FRM變網(wǎng)絡(luò)等效磁路模型具有較好的精度及通用性,基于等效磁網(wǎng)絡(luò)模型的FRM電磁計(jì)算是可行的,計(jì)算結(jié)果是正確的.最后對磁通反向汽車發(fā)電機(jī)的功率密度進(jìn)行分析.導(dǎo)出了磁通反向汽車發(fā)電機(jī)功率密度的計(jì)算公式,分析了影響電機(jī)功率密度的因素,并與電勵(lì)磁汽車發(fā)電機(jī)進(jìn)行了比較.
標(biāo)簽:
磁通
反向電機(jī)
數(shù)學(xué)模型
性能分析
上傳時(shí)間:
2013-07-30
上傳用戶:ljthhhhhh123
隨著電信數(shù)據(jù)傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網(wǎng)絡(luò)是基于話音傳輸業(yè)務(wù)的網(wǎng)絡(luò),已不能適應(yīng)當(dāng)前的需求.而建設(shè)新的寬帶網(wǎng)絡(luò)需要相當(dāng)大的投資且建設(shè)工期長,無法滿足特定客戶對高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復(fù)用技術(shù)是把一個(gè)單一的高速數(shù)據(jù)流在發(fā)送端拆散并放在兩個(gè)或者多個(gè)低速數(shù)據(jù)鏈路上進(jìn)行傳輸,在接收端再還原為高速數(shù)據(jù)流.該文提出一種基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計(jì)方案,使用四個(gè)E1構(gòu)成高速數(shù)據(jù)的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調(diào)整機(jī)制,可以動(dòng)態(tài)添加或刪除某條E1鏈路,實(shí)現(xiàn)靈活、高效的利用現(xiàn)有網(wǎng)絡(luò)實(shí)現(xiàn)視頻、數(shù)據(jù)等高速數(shù)據(jù)的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實(shí)現(xiàn)四路E1的成幀操作,數(shù)據(jù)拆分采用線路循環(huán)與幀間插相結(jié)合的方法,A路插滿一幀(30時(shí)隙)后,轉(zhuǎn)入B路E1間插數(shù)據(jù),依此類推,循環(huán)間插所有的數(shù)據(jù).接收電路進(jìn)行HDB3解碼,幀同步定位(子幀同步和復(fù)幀同步),線路延遲判斷,FIFO和SDRAM實(shí)現(xiàn)多路數(shù)據(jù)的對齊,最后按照約定的高速數(shù)據(jù)流的幀格式輸出數(shù)據(jù).整個(gè)數(shù)字電路采用Verilog硬件描述語言設(shè)計(jì),通過前仿真和后仿真的驗(yàn)證.以30萬門的FPGA器件作為硬件實(shí)現(xiàn),經(jīng)過綜合和布線,特別是寫約束和增量布線手動(dòng)調(diào)整電路的布局,降低關(guān)鍵路徑延時(shí),最終滿足設(shè)計(jì)要求.
標(biāo)簽:
FPGA
多路
傳輸
片的設(shè)計(jì)
上傳時(shí)間:
2013-07-16
上傳用戶:asdkin