隨著電信數(shù)據(jù)傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網(wǎng)絡(luò)是基于話音傳輸業(yè)務(wù)的網(wǎng)絡(luò),已不能適應(yīng)當(dāng)前的需求.而建設(shè)新的寬帶網(wǎng)絡(luò)需要相當(dāng)大的投資且建設(shè)工期長,無法滿足特定客戶對高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復(fù)用技術(shù)是把一個單一的高速數(shù)據(jù)流在發(fā)送端拆散并放在兩個或者多個低速數(shù)據(jù)鏈路上進(jìn)行傳輸,在接收端再還原為高速數(shù)據(jù)流.該文提出一種基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計方案,使用四個E1構(gòu)成高速數(shù)據(jù)的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調(diào)整機(jī)制,可以動態(tài)添加或刪除某條E1鏈路,實現(xiàn)靈活、高效的利用現(xiàn)有網(wǎng)絡(luò)實現(xiàn)視頻、數(shù)據(jù)等高速數(shù)據(jù)的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實現(xiàn)四路E1的成幀操作,數(shù)據(jù)拆分采用線路循環(huán)與幀間插相結(jié)合的方法,A路插滿一幀(30時隙)后,轉(zhuǎn)入B路E1間插數(shù)據(jù),依此類推,循環(huán)間插所有的數(shù)據(jù).接收電路進(jìn)行HDB3解碼,幀同步定位(子幀同步和復(fù)幀同步),線路延遲判斷,FIFO和SDRAM實現(xiàn)多路數(shù)據(jù)的對齊,最后按照約定的高速數(shù)據(jù)流的幀格式輸出數(shù)據(jù).整個數(shù)字電路采用Verilog硬件描述語言設(shè)計,通過前仿真和后仿真的驗證.以30萬門的FPGA器件作為硬件實現(xiàn),經(jīng)過綜合和布線,特別是寫約束和增量布線手動調(diào)整電路的布局,降低關(guān)鍵路徑延時,最終滿足設(shè)計要求.
資源簡介:隨著電信數(shù)據(jù)傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網(wǎng)絡(luò)是基于話音傳輸業(yè)務(wù)的網(wǎng)絡(luò),已不能適應(yīng)當(dāng)前的需求.而建設(shè)新的寬帶網(wǎng)絡(luò)需要相當(dāng)大的投資且建設(shè)工期長,無法滿足特定客戶對高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復(fù)用技術(shù)是把一個單一的高速數(shù)據(jù)流在發(fā)送...
上傳時間: 2013-07-16
上傳用戶:asdkin
資源簡介:第三代移動通信系統(tǒng)及技術(shù)是目前通信領(lǐng)域的研究熱點。本系統(tǒng)采用了第三代移動通信系統(tǒng)的部分關(guān)鍵技術(shù),采用直接序列擴(kuò)頻方式實現(xiàn)多路寬帶信號的碼分復(fù)用傳輸。在系統(tǒng)設(shè)計中,我們綜合考慮了系統(tǒng)性能要求,功能實現(xiàn)復(fù)雜度與系統(tǒng)資源利用率,選擇了并行導(dǎo)頻體制...
上傳時間: 2013-06-27
上傳用戶:fzy309228829
資源簡介:遞推格式的最小二乘法參數(shù)辨識算法matlab語言設(shè)計與實現(xiàn)
上傳時間: 2013-12-25
上傳用戶:hongmo
資源簡介: 本文著重研究了多路數(shù)字節(jié)目復(fù)用器中的對多路預(yù)處理TS流復(fù)用的原理和基于FPGA的實現(xiàn)方法。首先論述了關(guān)于數(shù)字電視系統(tǒng)的一些基本概念,介紹了MPEG-2/DVB標(biāo)準(zhǔn)以及數(shù)字電視節(jié)目專用信息(PSI),并結(jié)合多路數(shù)字節(jié)目復(fù)用的基本原理提出了一套基于FPGA的設(shè)計方...
上傳時間: 2013-06-09
上傳用戶:bugtamor
資源簡介:近年來,隨著控制系統(tǒng)規(guī)模的擴(kuò)大和總線技術(shù)的發(fā)展,對數(shù)據(jù)采集和傳輸技術(shù)提出了更高的要求。目前,很多設(shè)備需要實現(xiàn)從單串口通信到多路串口通信的技術(shù)改進(jìn)。同時,隨著以太網(wǎng)技術(shù)的發(fā)展和普及,這些設(shè)備的串行數(shù)據(jù)需要通過網(wǎng)絡(luò)進(jìn)行傳輸,因而有必要尋求一種解...
上傳時間: 2013-07-31
上傳用戶:aeiouetla
資源簡介:隨著信息技術(shù)的發(fā)展以及嵌入式、人臉識別、計算機(jī)網(wǎng)絡(luò)等技術(shù)的提高,人們正在感受著科技帶來的便利和益處。? 該系統(tǒng)通過攝像頭獲取人臉圖像,在后臺應(yīng)用系統(tǒng)完成圖像識別,然后給單片機(jī)發(fā)送命令來控制門禁系統(tǒng)。軟件上首先利用小波變換對人臉圖像進(jìn)行2次小波分...
上傳時間: 2022-05-28
上傳用戶:
資源簡介: 摘 要:研究一種基于FPGA的多路視頻合成系統(tǒng)。系統(tǒng)接收16路ITU656格式的視頻數(shù)據(jù),按照畫面分割的要求對視頻數(shù)據(jù)流進(jìn)行有效抽取和幀合成處理,經(jīng)過視頻編碼芯片轉(zhuǎn)換成模擬信號輸出到顯示器,以全屏或多窗口模式顯示多路視頻畫面。系統(tǒng)利用FPGA的高速并行...
上傳時間: 2014-12-05
上傳用戶:jiangfire
資源簡介:在團(tuán)簇與激光相互作用的研究中和在團(tuán)簇與加速器離子束的碰撞研究中,需要對加速器束流或者激光束進(jìn)行脈沖化與時序同步,同時用于測量作用產(chǎn)物的探測系統(tǒng)如飛行時間譜儀(TOF)等要求各加速電場的控制具有一定的時序匹配。在整個實驗中,需要用到符合要求的多路...
上傳時間: 2013-06-15
上傳用戶:ZJX5201314
資源簡介:為有效控制固態(tài)功率調(diào)制設(shè)備,提高系統(tǒng)的可調(diào)性和穩(wěn)定性,介紹了一種基于現(xiàn)場可編程門陣列( FPGA)和微控制器(MCU) 的多路高壓IGBT 驅(qū)動觸發(fā)器的設(shè)計方法和實現(xiàn)電路。該觸發(fā)器可選擇內(nèi)或外觸發(fā)信號,可遙控或本控,能產(chǎn)生多路頻率、寬度和延時獨立可調(diào)的脈沖信號,...
上傳時間: 2013-10-22
上傳用戶:zhulei420
資源簡介:高速串并轉(zhuǎn)換器的設(shè)計是FPGA 設(shè)計的一個重要方面,傳統(tǒng)設(shè)計方法由于采用FPGA 的內(nèi)部邏輯資源來實現(xiàn),從而限制了串并轉(zhuǎn)換的速度。該研究以網(wǎng)絡(luò)交換調(diào)度系統(tǒng)的FGPA 驗證平臺中多路高速串并轉(zhuǎn)換器的設(shè)計為例,詳細(xì)闡述了1 :8DDR 模式下高速串并轉(zhuǎn)換器的設(shè)計方法和16...
上傳時間: 2013-11-03
上傳用戶:王小奇
資源簡介: 摘 要:研究一種基于FPGA的多路視頻合成系統(tǒng)。系統(tǒng)接收16路ITU656格式的視頻數(shù)據(jù),按照畫面分割的要求對視頻數(shù)據(jù)流進(jìn)行有效抽取和幀合成處理,經(jīng)過視頻編碼芯片轉(zhuǎn)換成模擬信號輸出到顯示器,以全屏或多窗口模式顯示多路視頻畫面。系統(tǒng)利用FPGA的高速并行...
上傳時間: 2013-11-21
上傳用戶:pei5
資源簡介:該文檔為基于FPGA的多路高速串口設(shè)計與實現(xiàn)總結(jié)文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-12-10
上傳用戶:20125101110
資源簡介:該文檔為基于FPGA實現(xiàn)的多路PWM設(shè)計講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-01-18
上傳用戶:canderile
資源簡介:基于FPGA的多功能數(shù)字鐘的設(shè)計與實現(xiàn) 內(nèi)附有詳盡的Verilog HDL源碼,其功能主要有:時間設(shè)置,時間顯示,跑表,分頻,日期設(shè)置,日期顯示等
上傳時間: 2013-08-18
上傳用戶:問題問題
資源簡介:為有效控制固態(tài)功率調(diào)制設(shè)備,提高系統(tǒng)的可調(diào)性和穩(wěn)定性,介紹了一種基于現(xiàn)場可編程門陣列( FPGA)和微控制器(MCU) 的多路高壓IGBT 驅(qū)動觸發(fā)器的設(shè)計方法和實現(xiàn)電路。該觸發(fā)器可選擇內(nèi)或外觸發(fā)信號,可遙控或本控,能產(chǎn)生多路頻率、寬度和延時獨立可調(diào)的脈沖信號,...
上傳時間: 2013-10-17
上傳用戶:123456wh
資源簡介:高速串并轉(zhuǎn)換器的設(shè)計是FPGA 設(shè)計的一個重要方面,傳統(tǒng)設(shè)計方法由于采用FPGA 的內(nèi)部邏輯資源來實現(xiàn),從而限制了串并轉(zhuǎn)換的速度。該研究以網(wǎng)絡(luò)交換調(diào)度系統(tǒng)的FGPA 驗證平臺中多路高速串并轉(zhuǎn)換器的設(shè)計為例,詳細(xì)闡述了1 :8DDR 模式下高速串并轉(zhuǎn)換器的設(shè)計方法和16...
上傳時間: 2013-11-17
上傳用戶:hxy200501
資源簡介:隨著現(xiàn)代科學(xué)技術(shù)的迅速發(fā)展和人們對數(shù)據(jù)采集技術(shù)要求的日益提 高,近年來數(shù)據(jù)采集技術(shù)得到了長足的發(fā)展,主要表現(xiàn)為精度越來越高, 傳輸?shù)乃俣仍絹碓娇臁5歉鞣N基于ISA、PCI 等總線的數(shù)據(jù)采集系統(tǒng)存 在著安裝麻煩、受計算機(jī)插槽數(shù)量、地址、中斷資源的限制...
上傳時間: 2013-04-24
上傳用戶:fudong911
資源簡介:基于AT89C2051的多路舵機(jī)控制方案設(shè)計
上傳時間: 2013-12-07
上傳用戶:zukfu
資源簡介:介紹了一種基于C8051F020單片機(jī)的多路壓力測量儀。該測量儀選用電阻應(yīng)變式壓力傳感器采集壓力信號,并經(jīng)放大電路處理后送入C8051F020單片機(jī),再由C8051F020單片機(jī)內(nèi)部的A/D轉(zhuǎn)換器將采集到的壓力信號進(jìn)行模數(shù)轉(zhuǎn)化,然后分別對數(shù)據(jù)進(jìn)行存儲和顯示。該測量儀能測...
上傳時間: 2013-11-16
上傳用戶:yare
資源簡介:主要介紹了以PIC18F2480單片機(jī)為處理器,基于可編程多路開關(guān)檢測接口器件MC33993實現(xiàn)的車用多路開關(guān)檢測接口電路的設(shè)計。該設(shè)計克服了以往基于分立元件的檢測接口電路的弊端,簡化了接口電路設(shè)計,保證了車用開關(guān)工作的可靠性和安全性。 Abstract: ?The d...
上傳時間: 2013-11-19
上傳用戶:star_in_rain
資源簡介:基于紅外探測原理的多路無線安防系統(tǒng)設(shè)計
上傳時間: 2013-11-15
上傳用戶:semi1981
資源簡介:為了滿足遠(yuǎn)程防盜報警的需要,提出了一種基于電話網(wǎng)絡(luò)的多路無線防盜報警系統(tǒng),并完成系統(tǒng)的軟硬件設(shè)計。該系統(tǒng)由多路探測器和主機(jī)構(gòu)成,探測器采用熱釋電紅外傳感器探測入侵者,并以無線方式發(fā)送報警位置編碼給主機(jī)。主機(jī)接收解碼探測器信號,并通過電話網(wǎng)絡(luò)...
上傳時間: 2013-12-21
上傳用戶:mikesering
資源簡介:一個用VerilogHDL語言編寫的多路解復(fù)用器
上傳時間: 2013-12-16
上傳用戶:yph853211
資源簡介:本文介基于CPLD和USB的多路溫度數(shù)據(jù)采集系統(tǒng)
上傳時間: 2013-12-19
上傳用戶:13681659100
資源簡介:基于C8051F330單片機(jī)的多路溫濕度測控系統(tǒng).以高速、高性能的單片機(jī)C8051F330為核心實現(xiàn)多路溫濕度測控,并給出了其具體的應(yīng)用方法。
上傳時間: 2014-01-11
上傳用戶:shus521
資源簡介:對PCM編碼的多路復(fù)用與解復(fù)用程序,VerilogHDL源程序
上傳時間: 2015-12-05
上傳用戶:wendy15
資源簡介:這是一個關(guān)于基于CPLD的多路SPWM控制器的研制的論文,請大家多多下載,頂起來
上傳時間: 2014-01-11
上傳用戶:lixinxiang
資源簡介:基于ATmega8的多路任意波形信號發(fā)生器的研制.pdf
上傳時間: 2016-06-04
上傳用戶:lanjisu111
資源簡介:一種基于FPGA實現(xiàn)的FFT結(jié)構(gòu) 調(diào)從基本元器件開始的計算機(jī)硬件系統(tǒng)的設(shè)計與實現(xiàn),大多設(shè)置在自動控制系,形成了與應(yīng)用系統(tǒng)結(jié)合的計算機(jī)教育。 1966年多處理器平臺FPGA 學(xué)習(xí)目標(biāo) (1) 理解為什么嵌入式系統(tǒng)使用多處理器 (2) 指出處理器中CPU和硬件邏輯的折衷
上傳時間: 2013-12-25
上傳用戶:hoperingcong
資源簡介:基于LPC2138和uC/OS下的多路GPIO的輸出控制實驗。
上傳時間: 2016-07-07
上傳用戶:sssl