隨著環境污染和能源短缺問題的日趨嚴重,尋找一種儲備大、無污染的新能源已經上升到世界各國的議事日程。太陽能作為當今最理想環保的能源之一,已經得到了人類越來越廣泛的應用。本文以光伏(Photovoltaic—PV)并網發電系統為研究對象,以最大限度利用太陽能、無污染回饋電網為主要目標,開展了光伏并網發電系統的理論研究和仿真,具有重要的現實意義。光伏并網逆變器是光伏并網發電系統中必不可少的設備之一,其效率的高低、可靠性的好壞將直接影響整個光伏發電系統的性能和投資。本文主要研究適用于并網型光伏發電系統的逆變器。 本文以一個完整的光伏并網發電系統為研究對象,重點對單相光伏并網系統進行了全面的分析,并從并網系統的主電路拓撲、控制策略、孤島效應以及系統的可靠性分析幾個方面做了詳細的分析和仿真實驗。 首先,介紹了國內外光伏并網發電產業的現狀,并對光伏并網發電系統的組成結構、優缺點、發展趨勢及光伏并網發電系統對逆變器的要求做了簡單介紹,對光伏并網發電系統建立了總體認識。 其次,討論研究了逆變器主電路的拓撲形式,并根據實際情況,選擇了無變壓器的兩級結構,即前級DC/DC變換器和后級DC/AC逆變器,兩部分通過DClink連接。前級的DC/DC模塊采用Boost拓撲結構,后級的DC/AC逆變器采用逆變全橋實現逆變,向電網輸送功率。討論確定了逆變器輸出電流的控制方式,并最終確定了光伏并網發電系統的總體方案。高性能的數字信號處理器芯片(Digital Signal Processor—DSP)的出現,使得一些先進的控制策略應用于光伏并網的控制成為可能。本文以TI公司的數字信號處理器芯片TMS320F2812為核心,設計了控制電路并給出了驅動電路、保護電路的設計以及系統的電磁兼容設計思想。應用MATLAB/Simulink中的工具箱搭建了整個電路模型,進行了仿真實驗研究。 再次,我們已經知道孤島效應問題關系到光伏并網發電系統的安全問題。本文分析了孤島效應產生的原因、對電網的危害和目前各種常用的被動和主動及外部孤島效應的檢測方法。根據本文涉及的光伏并網發電系統的特點,采用了電壓前饋正反饋檢測孤島的方法,然后詳細介紹了該方法的原理和實現過程, 并給出了逆變器的反孤島效應模型和仿真實驗結果。仿真結果證明,該方法是可行的,并且達到了IEEE Std.2000—929標準的規定。 光伏系統的可靠性研究對整個系統的經濟運行乃至投資決策產生了重要影響。本論文以光伏并網發電系統的基本組成為線索,對各部分進行可靠性分析,對滿足一定可靠性水平的光伏并網發電系統進行分析,從而對其的推廣使用起到了理論指導作用。 關鍵詞:光伏并網發電系統;逆變器;孤島效應;DSP;可靠性分析
上傳時間: 2013-04-24
上傳用戶:daoxiang126
變頻器在各行各業中的各種設備上迅速普及應用,已成為當今節電、改造傳統工業、改善工藝流程、提高生產過程自動化水平、提高產品質量以及推動技術進步的主要手段之一,是國民經濟和生活中普遍需要的新技術。但是現有變頻器的調制算法尚存在一些缺點,如開關損耗大和共模電流大等,因此有必要研究和設計高性能調制算法的變頻控制器。鑒于此,開展了以下工業變頻器高性能調制算法為對象的研究內容: 在闡述了工業變頻器系統的結構、調制算法、調速算法的基礎上,結合數學模型,分析了共模電壓產生的原理、共模電流其影響和危害,給出了共模電壓和共模電流的關系。總結其他的抑制共模電壓的方案基礎上,提出一種新的共模電壓抑制SVPWM;還闡述了死區產生的原因及其影響,以及死區補償的原理并將上述兩個調制算法利用MATLAB/SIMULINK軟件對該系統給予了全面的仿真分析。 變頻器硬件部分設計包括整流濾波電路、逆變器功率電路、上電保護電路、DSP控制系統及其外圍電路、IGBT驅動及保護電路以及反激式開關電源,對于傳感器檢測濾波電路的具體電路參數設計,是在PSPICE上仿真基礎上得出。并在考慮成本、EMC、效率等因素后考慮完成了所有硬件相關的原理圖繪制和PCB繪制; 變頻器軟件部分設計包括主程序、鍵盤掃描程序、系統狀態處理程序、PWM發送中斷程序、電機啟動函數、電壓調整程序、AD采樣中斷程序以及故障保護中斷程序。在實現一般SVPWM的基礎上,根據之前理論和仿真得到的共模電壓抑制SVPWM、以及死區補償算法,將這兩個對SVPWM進行改進的調制算法在硬件平臺上實現。 在硬件電路完成設計的各個階段,逐漸編制相應的控制程序,并進行調試,并完成整個程序的編制和調試。此外,還調試了系統所需的反激式開關電源。整個系統調試中遇到了很多問題,如鍵盤消除抖動問題、共模電壓抑制SVPWM出現的直通現象等。最終完成了工業變頻器樣機,并且采用的是文章中研究的調制算法,效果良好,達到設計的目的; 提出了一種將有源功率因數校正(PFC)技術引用到串級調速中來提高定子側功率因數的新方法。通過建立電動機折算到轉子側的等值電路,重點分析了有源PFC技術代替傳統串級調速系統中的不控整流橋后,系統可以等效為轉子串電阻調速。得到了等效串電阻的計算公式和變化趨勢,對電動機功率因數、電磁轉矩脈動也進行了分析,發現能夠比傳統串級調速時有所提升。鑒于電動機轉子側電勢頻率非常低,分析了有源PFC的具體實現的特殊考慮和參數選取方法,并基于對稱平衡的Scott變壓器和兩個單相有源PFC電路實現了繞線電動機轉子側的三相有源低頻PFC,得到超低紋波的直流輸出電壓。利用MATLAB建立了完整的仿真平臺,所得結果驗證了理論分析的正確性。
上傳時間: 2013-07-09
上傳用戶:qq442012091
MP3音樂是目前最為流行的音樂格式,因其音質、復雜度與壓縮比的完美折中,占據著廣闊的市場,不僅在互聯網上廣為流傳,而且在便攜式設備領域深受人們喜愛。本文以MPEG-1的MP3音頻解碼器為研究對象,在實時性、面積等約束條件下,研究MP3解碼電路的設計方法,實現FPGA原型芯片,研究MP3原型芯片的驗證方法。 論文的主要貢獻如下: (1)使用算法融合方法合并MP3解碼過程的相關步驟,以減少緩沖區存儲單元的容量和訪存次數。如把重排序步驟融合到反量化模塊,可以減少一半的讀寫RAM操作;把IMDCT模塊內部的三個算法步驟融合在一起進行設計,可以省去存儲中間計算結果的緩存區單元。 (2)反量化、立體聲處理等模塊中,采用流水線設計技術,設置寄存器把較長的組合邏輯路徑隔開,提高了電路的性能和可靠性;使用連續訪問公共緩存技術,合理規劃各計算子模塊的工作時序,將數據計算的時間隱藏在訪存過程中;充分利用頻率線的零值區特性,有效地減少數據計算量,加快了數據處理的速度。 (3)設計了MP3硬件解碼器的FPGA原型芯片。采用Verilog HDL硬件描述語言設計RTL級電路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA開發板為平臺,實現MP3解碼器的FPGA原型芯片。MP3硬件解碼器在Stratix II EP2S180器件內的資源利用率約為5%,其中組合邏輯查找表ALUT為7189個,寄存器共有4024個,系統頻率可達69.6MHz,充分滿足了MP3解碼過程的實時性要求。實驗結果表明,MP3音頻解碼FPGA原型芯片可正常播放聲音,解碼音質良好。
上傳時間: 2013-07-01
上傳用戶:xymbian
正交頻分復用(OFDM)技術是一種多載波數字調制技術,具有頻譜利用率高、抗多徑干擾能力強、成本低等特點,適合無線通信的高速化、寬帶化及移動化的需求,將成為下一代無線通信系統(4G)的核心調制傳輸技術。 本文首先描述了OFDM技術的基本原理。對OFDM的調制解調以及其中涉及的特性和關鍵技術等做了理論上的分析,指出了OFDM區別于其他調制技術的巨大優勢;然后針對OFDM中的信道估計技術,深入分析了基于FFT級聯的信道估計理論和基于聯合最大似然函數的半盲分組估計理論,在此基礎上詳細研究描述了用于OFDM系統的迭代的最大似然估計算法,并利用Matlab做了相應的仿真比較,驗證了它們的有效性。 而后,在Matlab中應用Simulink工具構建OFDM系統仿真平臺。在此平臺上,對OFDM系統在多徑衰落、高斯白噪聲等多種不同的模型參數下進行了仿真,并給出了數據曲線,通過分析結果可正確評價OFDM系統在多個方面的性能。 在綜合了OFDM的系統架構和仿真分析之后,設計并實現了基于FPGA的OFDM調制解調系統。首先根據802.16協議和OFDM系統的具體要求,設定了合理的參數;然后從調制器和解調器的具體組成模塊入手,對串/并轉換,QPSK映射,過采樣處理,插入導頻,添加循環前綴,IFFT/FFT,幀同步檢測等各個模塊進行硬件設計,詳細介紹了各個模塊的設計和實現過程,并給出了相應的仿真波形和參數說明。其中,針對定點運算的局限性,為系統設計并自定義了24位的浮點運算格式,參與傅立葉反變換和傅立葉變換的運算,在系統參數允許的范圍內,充分利用了有限資源,提高了系統運算精度;然后重點描述了基于FPGA的快速傅立葉變換算法的改進、優化和設計實現,針對原始快速傅立葉變換FPGA實現算法運算空閑時間過多,資源占用較大的問題,提出了帶有流水作業功能、資源占用較少的快速傅立葉變換優化算法設計方案,使之運用于OFDM基帶處理系統當中并加以實現,結果滿足系統參數的需求。最后以理論分析為依據,對整個OFDM的基帶處理系統進行了系統調試與性能分析,證明了設計的可行性。 綜上所述,本文完成了一個基于FPGA的OFDM基帶處理系統的設計、仿真和實現。本設計為OFDM通信系統的進一步改進提供了大量有用的數據。
上傳時間: 2013-07-25
上傳用戶:14786697487
隨著移動終端、多媒體、Internet網絡、通信,圖像掃描技術的發展,以及人們對圖象分辨率,質量要求的不斷提高,用軟件壓縮難以達到實時性要求,而且會帶來因傳輸大量原始圖象數據帶來的帶寬要求,因此采用硬件實現圖象壓縮已成為一種必然趨勢。而熵編碼單元作為圖像變換,量化后的處理環節,是圖像壓縮中必不可少的部分。研究熵編解碼器的硬件實現,具有廣闊的應用背景。本文以星載視頻圖像壓縮的硬件實現項目為背景,對熵編碼器和解碼器的硬件實現進行探討,給出了并行熵編碼和解碼器的實現方案。熵編解碼器中的難點是huffman編解碼器的實現。在設計并行huffman編碼方案時通過改善Huffman編碼器中變長碼流向定長碼流轉換時的控制邏輯,避免了因數據處理不及時造成數據丟失的可能性,從而保證了編碼的正確性。而在實現并行的huffman解碼器時,解碼算法充分利用了規則化碼書帶來的碼字的單調性,及在特定長度碼字集內碼字變化的連續性,將并行解碼由模式匹配轉換為算術運算,提高了存儲器的利用率、系統的解碼效率和速度。在實現并行huffman編碼的基礎上,結合針對DC子帶的預測編碼,針對直流子帶的游程編碼,能夠對圖像壓縮系統中經過DWT變換,量化,掃描后的數據進行正確的編碼。同時,在并行huffman解碼基礎上的熵解碼器也可以解碼出正確的數據提供給解碼系統的后續反量化模塊,進一步處理。在本文介紹的設計方案中,按照自頂向下的設計方法,對星載圖像壓縮系統中的熵編解碼器進行分析,進而進行邏輯功能分割及模塊劃分,然后分別實現各子模塊,并最終完成整個系統。在設計過程中,用高級硬件描述語言verilogHDL進行RTL級描述。利用了Altera公司的QuartusII開發平臺進行設計輸入、編譯、仿真,同時還采用modelsim仿真工具和symplicity的綜合工具,驗證了設計的正確性。通過系統波形仿真和下板驗證熵編碼器最高頻率可以達到127M,在62.5M的情況下工作正常。而熵解碼器也可正常工作在62.5M,吞吐量可達到2500Mbps,也能滿足性能要求。仿真驗證的結果表明:設計能夠滿足性能要求,并具有一定的使用價值。
上傳時間: 2013-05-19
上傳用戶:吳之波123
正交頻分復用(OFDM)技術是一種多載波數字調制技術,具有頻譜利用率高、抗多徑干擾能力強、成本低等特點,適合無線通信的高速化、寬帶化及移動化的需求,將成為下一代無線通信系統(4G)的核心調制傳輸技術。 本文首先描述了OFDM技術的基本原理。對OFDM的調制解調以及其中涉及的特性和關鍵技術等做了理論上的分析,指出了OFDM區別于其他調制技術的巨大優勢;然后針對OFDM中的信道估計技術,深入分析了基于FFT級聯的信道估計理論和基于聯合最大似然函數的半盲分組估計理論,在此基礎上詳細研究描述了用于OFDM系統的迭代的最大似然估計算法,并利用Matlab做了相應的仿真比較,驗證了它們的有效性。 而后,在Matlab中應用Simulink工具構建OFDM系統仿真平臺。在此平臺上,對OFDM系統在多徑衰落、高斯白噪聲等多種不同的模型參數下進行了仿真,并給出了數據曲線,通過分析結果可正確評價OFDM系統在多個方面的性能。 在綜合了OFDM的系統架構和仿真分析之后,設計并實現了基于FPGA的OFDM調制解調系統。首先根據802.16協議和OFDM系統的具體要求,設定了合理的參數;然后從調制器和解調器的具體組成模塊入手,對串/并轉換,QPSK映射,過采樣處理,插入導頻,添加循環前綴,IFFT/FFT,幀同步檢測等各個模塊進行硬件設計,詳細介紹了各個模塊的設計和實現過程,并給出了相應的仿真波形和參數說明。其中,針對定點運算的局限性,為系統設計并自定義了24位的浮點運算格式,參與傅立葉反變換和傅立葉變換的運算,在系統參數允許的范圍內,充分利用了有限資源,提高了系統運算精度;然后重點描述了基于FPGA的快速傅立葉變換算法的改進、優化和設計實現,針對原始快速傅立葉變換FPGA實現算法運算空閑時間過多,資源占用較大的問題,提出了帶有流水作業功能、資源占用較少的快速傅立葉變換優化算法設計方案,使之運用于OFDM基帶處理系統當中并加以實現,結果滿足系統參數的需求。最后以理論分析為依據,對整個OFDM的基帶處理系統進行了系統調試與性能分析,證明了設計的可行性。 綜上所述,本文完成了一個基于FPGA的OFDM基帶處理系統的設計、仿真和實現。本設計為OFDM通信系統的進一步改進提供了大量有用的數據。
上傳時間: 2013-04-24
上傳用戶:vaidya1bond007b1
500W太陽能光伏并網逆變器電路設計圖.由實驗波形可以看出,所設計的光伏并網逆變器工作穩定。性能良好。由于采用了以TMS320F240型:DSP為主的控制電路,系統具有較好的動態響應特性。采用了具有最大功率跟蹤和反孤島控制功能的軟件設計,因而能充分利用太陽能電池的能源且能檢測孤島效應的發生。
上傳時間: 2013-04-24
上傳用戶:lty6899826
555 定時器是一種模擬和數字功能相結合的中規模集成器件。一般用雙極性工藝制作的稱為 555,用 CMOS 工藝制作的稱為 7555,除單定時器外,還有對應的雙定時器 556/7556。555 定時器的電源電壓范圍寬,可在 4.5V~16V 工作,7555 可在 3~18V 工作,輸出驅動電流約為 200mA,因而其輸出可與 TTL、CMOS 或者模擬電路電平兼容。 555 定時器成本低,性能可靠,只需要外接幾個電阻、電容,就可以實現多諧振蕩器、單穩態觸發器及施密特觸發器等脈沖產生與變換電路。它也常作為定時器廣泛應用于儀器儀表、家用電器、電子測量及自動控制等方面。555 定時器的內部包括兩個電壓比較器,三個等值串聯電阻,一個 RS 觸發器,一個放電管 T 及功率輸出級。它提供兩個基準電壓VCC /3 和 2VCC /3 555 定時器的功能主要由兩個比較器決定。兩個比較器的輸出電壓控制 RS 觸發器和放電管的狀態。在電源與地之間加上電壓,當 5 腳懸空時,則電壓比較器 A1 的反相輸入端的電壓為 2VCC /3,A2 的同相輸入端的電壓為VCC /3。若觸發輸入端 TR 的電壓小于VCC /3,則比較器 A2 的輸出為 1,可使 RS 觸發器置 1,使輸出端 OUT=1。如果閾值輸入端 TH 的電壓大于 2VCC/3,同時 TR 端的電壓大于VCC /3,則 A1 的輸出為 1,A2 的輸出為 0,可將 RS 觸發器置 0,使輸出為 0 電平。
上傳時間: 2013-10-15
上傳用戶:PresidentHuang
反激式轉換器通常應用於具有多個輸出電壓並要求中低輸出功率的電源。配合采用一個反激式轉換器,多輸出僅增加極少的成本或復雜度––– 每個額外的輸出僅要求另一個變壓器繞組、整流器和輸出濾波電容器。
上傳時間: 2013-11-22
上傳用戶:3294322651
LT®3837 從一個 4.5V 至 20V 輸入獲取工作電壓,但可通過采用一個 VCC 穩壓器和 / 或變壓器上的一個偏壓繞組使該轉換器的輸入範圍向上擴展。
上傳時間: 2013-11-01
上傳用戶: