亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

可移植<b>性</b>

  • MPLAB XC16 C 編譯器 用戶指南,高清文字版

    本文檔介紹如何使用 GNU 語言工具來編寫 16 位單片機 / 數字信號控制器應用程序代 碼。內容安排如下: ? 第 1 章 “編譯器概述”——介紹編譯器、開發工具和功能集。 ? 第 2 章“通用 C 接口”——介紹可用于增強 MPLAB XC 編譯器之間代碼可移植性 的通用 C 接口。 ? 第 3 章“操作指南”——列出了一些具體操作方面的問題和簡要說明,以及指向手 冊中相關章節的鏈接。 ? 第 4 章“XC16 工具鏈和 MPLAB X IDE”——說明關于如何通過 MPLAB X IDE 設 置和使用編譯器及相關工具的基礎知識。 ? 第 5 章 “編譯器命令行驅動程序”——介紹如何從命令行中使用編譯器。 ? 第 6 章“與器件相關的特性”——介紹編譯器頭文件和寄存器定義文件,以及如何 用于 SFR。 ? 第 7 章 “MPLAB XC16 和 ANSI C 之間的差別”——介紹編譯器語法支持的 C 語 言與標準 ANSI-89 C 之間的差別。 ? 第8章“支持的數據類型和變量”——介紹編譯器的整型、浮點型和指針數據類型。第 9 章 “定點算術支持”——說明編譯器中的定點算術支持。 ? 第 10 章 “存儲器分配和訪問”——介紹編譯器運行時模型,包括關于段、初始 化、存儲模型、軟件堆棧和更多方面的信息。 ? 第 11 章 “操作符和語句”——介紹操作符和語句。 ? 第 12 章 “寄存器使用”——說明如何訪問和使用 SFR。 ? 第 13 章 “函數”——詳細介紹可用的函數。 ? 第 14 章 “中斷”——介紹如何使用中斷。 ? 第 15 章 “main、運行時啟動和復位”——介紹 C 代碼的重要元素。 ? 第 16 章 “混合使用 C 代碼和匯編代碼”——提供關于編譯器與 16 位匯編語言模 塊配合使用的指導。 ? 第 17 章 “庫程序”——說明如何使用庫。 ? 第 18 章 “優化”——介紹優化選項。 ? 第 19 章 “預處理”——詳細介紹預處理操作。 ? 第 20 章 “鏈接程序”——說明鏈接如何工作。

    標簽: mplab xc16 編譯器

    上傳時間: 2022-07-16

    上傳用戶:

  • MQTT C語言庫

    物聯網iot完整”的Paho MQTT C客戶端庫是用Linux和Windows編寫的。它假設存在用于網絡(套接字),線程和內存分配的Posix或Windows庫。嵌入式庫旨在具有以下特征:使用非常有限的資源 - 挑選所需的組件不依賴于任何特定的庫進行網絡,線程或內存管理ANSI標準C,最高可移植性,最低級別C和/或C ++中的可選更高層

    標簽: mqtt C語言

    上傳時間: 2022-07-20

    上傳用戶:

  • STM32F103的ADC轉換源程序

    本壓縮包上傳的源程序使用C語言編寫,可以進行二次開發,可移植性強!ADC(analog to digital converter)即模數轉換器,它可以將模擬信號轉換為數字信號。按照其轉換原理主要分為逐次逼近型、雙積分型、電壓頻率轉換型三種。STM32F1 的 ADC 就是逐次逼近型的模擬數字轉換器。STM32F103 系列一般都有 3 個 ADC,這些 ADC 可以獨立使用,也可以使用雙重/三重模式(提高采樣率)。STM32F1 的 ADC 是 12 位逐次逼近型的模擬數字轉換器。它具有多達 18 個復用通道,可測量來自 16 個外部源、2 個內部信號源。 這些通道的 A/D 轉換可以單次、連續、掃描或間斷模式執行。ADC 的結果可以左對齊或右對齊方式存儲在 16 位數據寄存器中。ADC 具有模擬看門狗特性,允許應用程序檢測輸入電壓是否超出用戶定義的閥值上限或者下限。

    標簽: stm32 adc轉換 源程序

    上傳時間: 2022-07-25

    上傳用戶:zhanglei193

  • 嵌入式視頻監控系統的FPGA圖像處理子系統設計.rar

    隨著圖像處理技術的不斷發展,圖像處理技術在國民經濟和社會生活的各個方面都得到了廣泛的運用。與此同時,人們對圖像處理的要求也越來越高。傳統的數字圖像處理器件主要有專用集成芯片(Application Specific Integrated Circuit)和數字信號處理器(Digital Signal Process)。進入20世紀以來,伴隨著半導體技術的發展,現場可編程門陣列FPGA以其應用靈活、集成度高、功能強大、設計周期短、開發成本低的特點,越來越多地被應用在圖像處理領域。大量實踐證明,FPGA的并行處理能力與流水線作業能顯著地提高圖像處理的速度,因此基于FPGA的圖像處理系統有著廣闊的發展前景。 本文研究的是一個在嵌入式視頻監控系統下的圖像預處理子系統。首先實現了一個通用可重復配置的圖像處理算法研究硬件平臺,完成圖像的采集、接收、處理、存儲、輸出等功能。由于FPGA本身具有完全的可重復配置性,所以該架構的硬件平臺可以很方便的升級和重復配置。其次在該平臺上,本文使用Verilog HDL硬件語言在FPGA芯片上實現了多種圖像預處理算法。在實現過程中,為了充分發揮FPGA在并行處理方面的強大功能,本文對算法做了一定的改進,使其盡量能使用并行處理的方式來完成。實驗結果表明,本圖像預處理系統能在毫秒級高速地完成多種圖像算法,完全能夠滿足視頻監控系統50幀/秒的輸出要求。 最后根據視頻監控系統在實際運用中出現的噪聲類型多樣化的情況,我們設計了一種基于反饋理論的圖像處理效果控制模塊。該模塊能通過對處理后圖像峰值信噪比(PSNR)的分析,控制FPGA對下一幅圖像的噪聲采用更有針對性的圖像處理方法。

    標簽: FPGA 嵌入式視頻 圖像處理

    上傳時間: 2013-05-20

    上傳用戶:gundamwzc

  • FPGA內全數字延時鎖相環的設計.rar

    現場可編程門陣列(FPGA)的發展已經有二十多年,從最初的1200門發展到了目前數百萬門至上千萬門的單片FPGA芯片。現在,FPGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統性能的重要因素。目前,為了消除FPGA芯片內的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(DLL)和鎖相環(PLL)兩種方法,而其各自又分為數字設計和模擬設計。雖然用模擬的方法實現的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設計難易程度以及可復用性等多方面考慮,我們更愿意采用數字的方法來實現。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎,對全數字延時鎖相環(DLL)電路進行分析研究和設計,在此基礎上設計出具有自主知識產權的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設計、晶體管級電路設計和仿真以及最后對設計好的電路仿真分析、電路的優化等做了大量的工作,通過比較DLL與PLL、數字DLL與模擬DLL,深入的分析了全數字DLL模塊電路組成結構和工作原理,設計出了符合指標要求的全數字DLL模塊電路,為開發自我知識產權的FPGA奠定了堅實的基礎。 本文先簡要介紹FPGA及其時鐘管理技術的發展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優劣。接著詳細論述了DLL模塊及各部分電路的工作原理和電路的設計考慮,給出了全數字DLL整體架構設計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應用參數。在設計中,用Verilog-XL對部分電路進行數字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設計采用TSMC0.18μmCMOS工藝庫建模,設計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達到了國外同類產品的相應指標。最后完成了輸出電路設計,可以實現時鐘占空比調節,2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。

    標簽: FPGA 全數字 延時

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

  • 基于FPGA的8PSK調制解調技術研究.rar

    軟件無線電是近年提出的新的通信體系,由于其具有靈活性和可重配置性并且符合通信的發展趨勢,已成為通信系統設計的研究熱點。因此對基于軟件無線電的調制解調技術進行深入細致的研究非常有意義。 本文首先從闡述軟件無線電的理論基礎入手,對多速率信號處理中的內插和抽取、帶通采樣、數字變頻等技術進行了分析與探討,為設計和實現8PSK調制解調器提供了非常重要的理論依據。然后,研究了8PSK調制解調技術,詳細論述了它們的基本概念和原理,提出了系統實現方案,在DSP+FPGA平臺上實現了8PSK信號的正確調制解調。文中著重研究了突發通信的同步和頻偏糾正算法,針對同步算法選取了一種基于能量檢測法的快速位同步算法,采用相關器實現,同時實現位同步和幀同步。并且對于突發通信的多普勒頻偏糾正,設計了一個基于自動頻率控制(AFC)環的頻偏檢測器,通過修改數控振蕩器(NCO)的頻率控制字方法來校正本地載波頻率,整個算法結構簡單,運算量小,頻偏校正速度快,具有較好的實用性。其次,對相干解調的初始相位進行糾正時,提出了一種簡單易行的CORDIC方法,同時對FPGA編程當中的一些關鍵問題進行了介紹。最后,設計了自適應調制解調器,根據信噪比和誤碼率來自適應的改變調制方式,以達到最佳的傳輸性能。

    標簽: FPGA 8PSK 調制解調

    上傳時間: 2013-04-24

    上傳用戶:mingaili888

  • 基于ARMCPLD的高速運動控制器的開發和應用

    目前運動控制主要有兩種實現方式,一是使用PLC加運動控制模塊來實現:二是使用PC加運動控制卡來實現。兩者各有優缺點,但兩者有以下共同的缺點:一是由于它們兒乎都是采用通用微控制器(MCU和DSP)來實現電機控制,由于受CPU速度的限制,以及CPU的多個進程同時處理,故無法在控制精度和控制速度比較高的場合中應用。二是它們的設計只是把運動控制部件當作系統的一個部分,如果要完成一個機械設備的完整控制,還需要輔助有其他的數字量/模擬量控制設備。這樣在提高了系統成本的同時,也降低了系統的可靠性。 論文設計了一種基于ARM+CPLD的高速運動控制器,該控制器采用高速的CPLD處理器來完成電機的閉環控制,輔助以NXP的32位ARM7TDMI處理器LPC231X來實現復雜的運動規劃,使得運動控制精度更高、速度更快、運動更加平穩;同時為系統擴展了常規運動控制卡不具備的通用I/O接口,除開4軸運動控制所需要的8點高速脈沖輸入和8點高速脈沖輸出外,系統具有24點數字量輸入(可選共陰或共陽),25點繼電器輸出,僅一臺這樣的專用設備就可以完成4軸運動控制和設備上其它開關量控制。 系統采用可移植的軟、硬件設計。硬件上以運動控制部件為核心,可以方便的在ARM處理器預留的資源上擴展出數字輸入,數字輸出,AD輸入,DA輸出等常用功能模塊。系統軟件構架如下:在最上層,系統采用μC/OS-Ⅱ操作系統來完成系統任務調度;在底層,將底層設備的操作打包編寫成底層驅動的形式,可直接供用戶程序調用;在中間層,可根據不同的用戶要求編寫用戶程序,再將其傳遞給μC/OS-Ⅱ來調度該用戶程序。 將該運動控制器應用于工業應用中的套標機,在對套標機進行運動分解之后,結合套標機的電氣特性,很好的實現了運動控制器在套標機上的二次開發,滿足了套標機在現場中的應用。

    標簽: ARMCPLD 運動控制器

    上傳時間: 2013-04-24

    上傳用戶:牛津鞋

  • 基于ARM的LED視頻控制系統設計

    近年來,LED顯示系統在信息顯示領域得到了廣泛的應用,迅速發展成一種電子廣告媒體,而且已形成具有相當發展潛力的電子產業。隨著北京申辦年奧運會的成功,必將進一步推動LED顯示屏產業的發展。 就目前的發展趨勢來看,LED視頻顯示系統是一個發展趨勢。而目前的LED視頻系統必須以PC機為視頻源,一對一的聯機、同步顯示,屬于同步顯示系統,使用不是很靈活方便。一般用于大型購物廣場的戶外播放視頻廣告、電視和電影,還可用于大型體育比賽場所,實時直播賽況。盡管異步顯示系統可脫機使用,方便靈活,但不能夠播放視頻信息。 從商業角度來說,技術先進的不一定就是能在市場上完全能行的通的。隨著電子廣告市場發展,城市街道的視頻廣告也必將是一種發展趨勢,因為具有動感的彩色視頻廣告比普通的廣告壁紙更能吸引人們眼球,同時也為城市添加一道靚麗的風景。而具有壽命長、成本低、亮度高、視角大、可視距離遠等特點的LED顯示系統比較適合此場所的顯示要求。針對這一特點,開發一套小型、可脫機播放視頻的LED顯示系統,具有重要的意義和市場價值,不僅有助于城市電子廣告產業的發展,也必將推進小型LED視頻系統的研究進程以及在其他領域的廣泛應用。 因此,本課題以此作為研究工作的起點。本文在分析LED顯示屏工作原理后,針對目前LED異步顯示系統存在的缺點,結合LED同步顯示系統的主要功能及技術指標,提出解決關鍵問題的總體技術方案。該系統采用ARM+FPGA的硬件構架,利用ARM處理器可移植操作系統、自帶LCD控制器、可實現圖形界面系統的特點,將ARM系統作為視頻源,FPGA用于顯示數據重構、灰度掃描控制的電路設計,有效解決了該系統的關鍵技術問題。 本文的核心是ARM系統軟硬件設計及FPGA邏輯設計兩大部分。首先根據系統的總體設計方案實現控制系統硬件平臺的設計:然后在此基礎上通過對嵌入式Linux內核的移植、LCD驅動程序的開發及Qtopia圖形界面系統的實現,完成了ARM系統的軟件平臺設計;最后重點介紹了FPGA的邏輯設計及仿真分析,并驗證了各模塊的功能設計的正確性。

    標簽: ARM LED 視頻 控制系統設計

    上傳時間: 2013-06-26

    上傳用戶:luke5347

  • 基于ARM和μCOSⅡ的調速器試驗臺的研究

    隨著科學技術的飛速發展,各科學領域對測試技術提出了越來越高的要求。調速器試驗臺是調試、校驗調速器性能的一種試驗工具,是船舶修造廠、尤其調速器修造專業廠必須具有的試驗設備。基于ARM嵌入式平臺和uC/OS-II實時操作系統的嵌入式控制調速器試驗臺是基于國內外調速器測試技術的發展趨勢和工作的實際要求。本調速試驗臺充分利用了嵌入式單片機技術和傳感器技術,通過采用多種傳感器采集系統所需要的數據,例如直流電機的轉速、調速器的齒條位移等等,經過單片機系統處理并輸出結果來實現調速器試驗臺的功能,并運用新型的全彩液晶顯示屏將各種試驗數據顯示出來。 本文主要是針對調速試驗臺控制系統的研究,在分析了嵌入式軟硬件可實現模塊化設計的基礎上,借鑒了“開發平臺”的設計思想,首先,在ARM嵌入式最小系統的基礎上架構通用的硬件平臺,對測控平臺的硬件結構進行設計,特別是對于關鍵的接口電路進行了比較深入的研究,針對不同的應用,集成了多種接口電路。其次,在實現嵌入式實時多任務操作系統uC/OS-II在ARM上可移植的基礎上,架構了通用的軟件平臺,對接口電路驅動程序進行模塊化設計。最后,研究了基于參數實時可變型的一種新型的PID控制算法,并將此PID算法作為調速試驗臺的控制算法。 通過對本系統的研究開發,提高了調速器試驗臺的測試精度,也使性能更加穩定可靠,實現了整個測試過程的自動化,從而減輕了試驗人員的勞動強度,提高了工作效率,降低了試驗成本,也同時消除了安全隱患,因此對本課題的研究具有較大的現實意義。

    標簽: ARM COS 調速器 試驗臺

    上傳時間: 2013-07-20

    上傳用戶:ggwz258

  • 基于ARM的嵌入式無線工業供水測控系統

    隨著科學技術的不斷發展,嵌入式系統得到了廣泛的應用。在當今的工業控制領域,控制邏輯和功能變得越來越復雜,簡單的嵌入式系統己經不能滿足工業生產需求,而帶有高性能處理器以及完整操作系統的嵌入式系統的引入將逐漸成為工業控制自動化發展的方向。 本文對用于工業供水設備測控的工業供水測控系統展開研究。首先,在ARM嵌入式最小系統的基礎上建立通用的硬件平臺,對平臺的硬件結構進行設計,特別是對于關鍵的接口電路進行了比較深入的研究,針對供水設備測控的不同要求,集成了多種接口電路。其次,在實現嵌入式實時多任務操作系統μC/OS-Ⅱ在ARM上可移植的基礎上,建立了測控系統的軟件平臺,對接口電路驅動程序進行模塊化設計。最后,在研制出的測控平臺上,加入了電力參數與傳感器數據監測電路以及開關量輸入/輸出電路,特別是對工頻交流信號有效值的測量進行了較深入的硬件設計以及軟件算法研究,并對測控系統的無線通訊部分進行了設計。 在上述工作的基礎上,開發出嵌入式無線工業供水測控系統樣機。工業現場近半年來試運行的結果表明:該基于ARM的嵌入式無線工業供水測控系統設計合理,性能穩定可靠,達到了設計的要求。

    標簽: ARM 嵌入式無線 工業 測控系統

    上傳時間: 2013-06-23

    上傳用戶:giser

主站蜘蛛池模板: 榆社县| 和静县| 墨竹工卡县| 长垣县| 苗栗县| 曲阜市| 桐城市| 渝北区| 津南区| 广平县| 启东市| 丹阳市| 灵武市| 菏泽市| 乌拉特前旗| 沙洋县| 抚顺市| 同仁县| 象州县| 航空| 台山市| 石泉县| 珠海市| 万山特区| 岳西县| 葵青区| 永春县| 建平县| 榆社县| 常宁市| 湘潭县| 黄大仙区| 稻城县| 德州市| 田林县| 长子县| 西宁市| 海安县| 深州市| 岢岚县| 鄂温|