該系統(tǒng)是一款磁卡閱讀存儲(chǔ)器,根據(jù)用戶要求解決了普通閱讀器只能實(shí)時(shí)連接計(jì)算機(jī),不能單獨(dú)使用的問題。而且針對(duì)作為特殊用途的磁卡,要求三道磁道都記錄數(shù)據(jù),并且第三磁道記錄格式與標(biāo)準(zhǔn)規(guī)定的記錄格式不同時(shí),系統(tǒng)配套的應(yīng)用程序?qū)ζ渥隽苏_譯碼、顯示。 @@ 整個(gè)系統(tǒng)包括單片機(jī)控制的閱讀存儲(chǔ)器硬件部分,和配套使用的計(jì)算機(jī)界面應(yīng)用程序軟件部分。其中硬件電路包括磁條譯碼芯片、外部存儲(chǔ)器芯片、串口電平轉(zhuǎn)換芯片等等,所有的工作過程都是由單片機(jī)控制。我們這里選用紫外線擦除的87C52單片機(jī),電路使用的集成電路芯片都是采用SMT封裝器件,極大縮小了讀存器的體積,使用簡(jiǎn)單,攜帶方便。 @@ 磁條譯碼芯片采用的是中青科技有限公司出品的M3-230.LQ F/2F解碼器集成電路。該IC實(shí)現(xiàn)了磁信號(hào)到電信號(hào)的轉(zhuǎn)換。外部存儲(chǔ)器則是使用的8K Bytes的24LC65集成芯片,擴(kuò)展8片,總?cè)萘窟_(dá)到8×8K。 @@ MAXIM公司出品的MAX232實(shí)現(xiàn)了單片機(jī)TTL電平到RS232接口電平的轉(zhuǎn)換,從而與計(jì)算機(jī)串口實(shí)現(xiàn)硬件連接。 @@ 計(jì)算機(jī)界面顯示程序采用當(dāng)今使用最廣的面向?qū)ο缶幊陶Z言Visual Basic 6.0版本(以后簡(jiǎn)稱VB),并且使用VB帶有的串口通信控件MScomm,通過設(shè)置其屬性,使其和下位機(jī)單片機(jī)協(xié)議保持一致,進(jìn)而進(jìn)行正確的串口通信。關(guān)于磁道上數(shù)據(jù)記錄的譯碼,則是通過對(duì)每條磁道上數(shù)據(jù)記錄進(jìn)行多次實(shí)驗(yàn),認(rèn)真分析,進(jìn)而得到了各條磁道各自的編碼規(guī)則,按照其規(guī)則對(duì)其譯碼顯示。這部分程序也是通過VB編程語言實(shí)現(xiàn)的。另外,計(jì)算機(jī)應(yīng)用程序部分還實(shí)現(xiàn)了對(duì)下位機(jī)讀存器的擦除控制。 @@關(guān)鍵詞:磁卡,閱讀存儲(chǔ)器,單片機(jī),串口通信,track3數(shù)據(jù)譯碼
上傳時(shí)間: 2013-08-05
上傳用戶:黃華強(qiáng)
隨著電力電子技術(shù)的發(fā)展,高壓換流設(shè)備在工業(yè)應(yīng)用中日益廣泛。其核心元件晶閘管(SCR)的電壓與電流越來越高(已達(dá)到10KV/10KA以上),應(yīng)用場(chǎng)合要求也越來越高。在國際上,晶閘管的光控技術(shù)發(fā)展日益成熟。根據(jù)對(duì)國內(nèi)晶閘管技術(shù)發(fā)展前景和需求的展望,本文采用自供電驅(qū)動(dòng)技術(shù)與光控技術(shù)相結(jié)合,研發(fā)光控自供電晶閘管驅(qū)動(dòng)控制板,然后與晶閘管本體相結(jié)合即形成光控晶閘管工程化實(shí)現(xiàn)模型,其可作為光控晶閘管的替代技術(shù)。 在工程應(yīng)用中,光控晶閘管的典型應(yīng)用場(chǎng)合為四象限高壓變頻器和國家大型直流輸變電系統(tǒng)等。隨著國家節(jié)能工程的實(shí)施,高壓變頻器的應(yīng)用范圍越來越廣泛,已成為工業(yè)節(jié)能中的重要環(huán)節(jié)。高壓直流換流系統(tǒng)難度大,技術(shù)復(fù)雜,要求高,本論文研究的光控晶閘管替代技術(shù)只作為其儲(chǔ)備技術(shù)之一。本論文以電流源型高壓變頻器作為該光控晶閘管替代技術(shù)的應(yīng)用背景重點(diǎn)闡述。 電流源型高壓變頻器為了提高單機(jī)容量,通常是數(shù)個(gè)SCR串聯(lián)使用。隨著系統(tǒng)容量越來越大,裝置對(duì)高壓開關(guān)器件的要求也越來越高。如果一組串聯(lián)SCR中某一個(gè)SCR該導(dǎo)通時(shí)沒有導(dǎo)通,那么加在該組SCR上的電壓都將加到該SCR上形成過電壓,造成該器件的擊穿損壞,甚至于一組串聯(lián)SCR都被燒壞。為了克服上述問題,保證高壓變頻器中串聯(lián)晶閘管能夠安全可靠的工作,提高系統(tǒng)可靠性,有必要為晶閘管配備后備驅(qū)動(dòng)系統(tǒng)。本文提出了給SCR驅(qū)動(dòng)電路增設(shè)自供電驅(qū)動(dòng)系統(tǒng)——SPDS (Self—Powered Drive System)的解決辦法。SPDS基本功能是通過高位取能電路利用RC緩沖電路中的能量為監(jiān)測(cè)電路和后備觸發(fā)電路提供正常工作所需要的能量。它的優(yōu)點(diǎn)是由于緩沖電路與晶閘管同電位,自供電驅(qū)動(dòng)系統(tǒng)要求的電壓隔離水平可以從幾千伏降低到幾百伏,節(jié)省了高壓隔離變壓器,節(jié)省了成本和體積,提高了系統(tǒng)可靠性。國外對(duì)相關(guān)內(nèi)容已經(jīng)有了深入研究,并將其應(yīng)用在高壓變頻器產(chǎn)品中。在國內(nèi),目前還沒有查到相關(guān)文獻(xiàn)。本文為基于晶閘管的電流源型高壓變頻器設(shè)計(jì)了一種高壓晶閘管自供電驅(qū)動(dòng)系統(tǒng),填補(bǔ)了國內(nèi)空白,為自供電驅(qū)動(dòng)系統(tǒng)的推廣應(yīng)用和其他高壓開關(guān)器件自供電驅(qū)動(dòng)系統(tǒng)的研制提供了參考。 本文詳細(xì)介紹了串聯(lián)高壓晶閘管驅(qū)動(dòng)系統(tǒng)的要求和RC緩沖電路的工作特 點(diǎn),進(jìn)而提出了SPDS的工作原理和具體實(shí)現(xiàn)方式,闡述了SPDS各部分組成及其功能。SPDS的核心技術(shù)是取能回路和觸發(fā)方式的設(shè)計(jì)。本文在比較各種高壓取能方式和觸發(fā)方式優(yōu)缺點(diǎn)的基礎(chǔ)上,選擇采用RC緩沖取能方式和光纖觸發(fā)方式。 論文基于Multisim10仿真軟件,結(jié)合高壓晶閘管自供電驅(qū)動(dòng)系統(tǒng)取能電路的原理,對(duì)高壓晶閘管自供電驅(qū)動(dòng)系統(tǒng)的核心部分——SPDS取能電路進(jìn)行了仿真。通過搭建帶SPDS取能電路的單相晶閘管仿真電路和電流源型高壓變頻器前側(cè)變流電路的仿真模型,詳細(xì)討論了影響RC取能回路正常工作的各種因素。同時(shí),通過設(shè)定仿真電路的參數(shù),分析了其工作狀況。根據(jù)得到的仿真波形圖,證明了高壓晶閘管自供電驅(qū)動(dòng)系統(tǒng)可以達(dá)到有效觸發(fā)晶閘管導(dǎo)通的設(shè)計(jì)目標(biāo),具有可行性。 為考察SPDS的實(shí)際工作性能,本文搭建了簡(jiǎn)易的SPDS低壓硬件實(shí)驗(yàn)平臺(tái),為其高壓條件下的工程化應(yīng)用打好了基礎(chǔ)。 在論文的最后,對(duì)高壓晶閘管自供電驅(qū)動(dòng)系統(tǒng)的發(fā)展方向進(jìn)行了展望。 關(guān)鍵詞:高壓變頻器;晶閘管驅(qū)動(dòng);自供電系統(tǒng);高壓換流;光控晶閘管
上傳時(shí)間: 2013-05-26
上傳用戶:riiqg1989
卷積碼是廣泛應(yīng)用于衛(wèi)星通信、無線通信等多種通信系統(tǒng)的信道編碼方式。Viterbi算法是卷積碼的最大似然譯碼算法,該算法譯碼性能好、速度快,并且硬件實(shí)現(xiàn)結(jié)構(gòu)比較簡(jiǎn)單,是最佳的卷積碼譯碼算法。隨著可編程邏輯技術(shù)的不斷發(fā)展,使用FPGA實(shí)現(xiàn)Viterbi譯碼器的設(shè)計(jì)方法逐漸成為主流。不同通信系統(tǒng)所選用的卷積碼不同,因此設(shè)計(jì)可重配置的Viterbi譯碼器,使其能夠滿足多種通信系統(tǒng)的應(yīng)用需求,具有很重要的現(xiàn)實(shí)意義。 本文設(shè)計(jì)了基于FPGA的高速Viterbi譯碼器。在對(duì)Viterbi譯碼算法深入研究的基礎(chǔ)上,重點(diǎn)研究了Viterbi譯碼器核心組成模塊的電路實(shí)現(xiàn)算法。本設(shè)計(jì)中分支度量計(jì)算模塊采用只計(jì)算可能的分支度量值的方法,節(jié)省了資源;加比選模塊使用全并行結(jié)構(gòu)保證處理速度;幸存路徑管理模塊使用3指針偶算法的流水線結(jié)構(gòu),大大提高了譯碼速度。在Xilinx ISE8.2i環(huán)境下,用VHDL硬件描述語言編寫程序,實(shí)現(xiàn)(2,1,7)卷積碼的Viterbi譯碼器。在(2,1,7)卷積碼譯碼器基礎(chǔ)上,擴(kuò)展了Viterbi譯碼器的通用性,使其能夠?qū)Σ煌木矸e碼譯碼。譯碼器根據(jù)不同的工作模式,可以對(duì)(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四種廣泛運(yùn)用的卷積碼譯碼,并且可以修改譯碼深度等改變譯碼器性能的參數(shù)。 本文用Simulink搭建編譯碼系統(tǒng)的通信鏈路,生成測(cè)試Viterbi譯碼器所需的軟判決輸入。使用ModelSim SE6.0對(duì)各種模式的譯碼器進(jìn)行全面仿真驗(yàn)證,Xilinx ISE8.2i時(shí)序分析報(bào)告表明譯碼器布局布線后最高譯碼速度可達(dá)200MHz。在FPGA和DSP組成的硬件平臺(tái)上進(jìn)一步測(cè)試譯碼器,譯碼器運(yùn)行穩(wěn)定可靠。最后,使用Simulink產(chǎn)生的數(shù)據(jù)對(duì)本文設(shè)計(jì)的Viterbi譯碼器的譯碼性能進(jìn)行了分析,仿真結(jié)果表明,在同等條件下,本文設(shè)計(jì)的Viterbi譯碼器與Simulink中的Viterbi譯碼器模塊的譯碼性能相當(dāng)。
上傳時(shí)間: 2013-06-24
上傳用戶:myworkpost
MP3音樂是目前最為流行的音樂格式,因其音質(zhì)、復(fù)雜度與壓縮比的完美折中,占據(jù)著廣闊的市場(chǎng),不僅在互聯(lián)網(wǎng)上廣為流傳,而且在便攜式設(shè)備領(lǐng)域深受人們喜愛。本文以MPEG-1的MP3音頻解碼器為研究對(duì)象,在實(shí)時(shí)性、面積等約束條件下,研究MP3解碼電路的設(shè)計(jì)方法,實(shí)現(xiàn)FPGA原型芯片,研究MP3原型芯片的驗(yàn)證方法。 論文的主要貢獻(xiàn)如下: (1)使用算法融合方法合并MP3解碼過程的相關(guān)步驟,以減少緩沖區(qū)存儲(chǔ)單元的容量和訪存次數(shù)。如把重排序步驟融合到反量化模塊,可以減少一半的讀寫RAM操作;把IMDCT模塊內(nèi)部的三個(gè)算法步驟融合在一起進(jìn)行設(shè)計(jì),可以省去存儲(chǔ)中間計(jì)算結(jié)果的緩存區(qū)單元。 (2)反量化、立體聲處理等模塊中,采用流水線設(shè)計(jì)技術(shù),設(shè)置寄存器把較長的組合邏輯路徑隔開,提高了電路的性能和可靠性;使用連續(xù)訪問公共緩存技術(shù),合理規(guī)劃各計(jì)算子模塊的工作時(shí)序,將數(shù)據(jù)計(jì)算的時(shí)間隱藏在訪存過程中;充分利用頻率線的零值區(qū)特性,有效地減少數(shù)據(jù)計(jì)算量,加快了數(shù)據(jù)處理的速度。 (3)設(shè)計(jì)了MP3硬件解碼器的FPGA原型芯片。采用Verilog HDL硬件描述語言設(shè)計(jì)RTL級(jí)電路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA開發(fā)板為平臺(tái),實(shí)現(xiàn)MP3解碼器的FPGA原型芯片。MP3硬件解碼器在Stratix II EP2S180器件內(nèi)的資源利用率約為5%,其中組合邏輯查找表ALUT為7189個(gè),寄存器共有4024個(gè),系統(tǒng)頻率可達(dá)69.6MHz,充分滿足了MP3解碼過程的實(shí)時(shí)性要求。實(shí)驗(yàn)結(jié)果表明,MP3音頻解碼FPGA原型芯片可正常播放聲音,解碼音質(zhì)良好。
上傳時(shí)間: 2013-07-01
上傳用戶:xymbian
近年來,網(wǎng)絡(luò)音樂,特別是網(wǎng)絡(luò)電臺(tái)的風(fēng)行,受到越來越多的大眾追捧。網(wǎng)絡(luò)音樂以其及時(shí)、海量、靈活、個(gè)性化、時(shí)尚的風(fēng)格,吸引了越來越多消費(fèi)者的加入和眾多商家的關(guān)注。但是,作為網(wǎng)絡(luò)音樂的終端--流媒體播放器,最直接面向大眾的窗口,卻顯得單一,大部分商家只提供PC上的流媒體播放器。正出于此,本課題把目光投向那些不使用PC或者不愿長時(shí)間使用PC的用戶,為他們量身定制流媒體播放設(shè)備,讓用戶不必使用PC也可享受網(wǎng)絡(luò)音樂帶來的快樂。 本課題的研發(fā)正是基于上述背景,研發(fā)支持無線網(wǎng)絡(luò)的嵌入式多功能流媒體播放設(shè)備。本課題的研究目標(biāo)是實(shí)現(xiàn)一個(gè)嵌入式流媒體播放器(亦稱為InternetRadio),Internet Radio是一個(gè)可以在家中自由移動(dòng)、任意擺放的網(wǎng)絡(luò)流媒體播放設(shè)備。只要處在有網(wǎng)絡(luò)環(huán)境中,Internet Radio的音樂平臺(tái)讓用戶不必打開計(jì)算機(jī),就能接收全球數(shù)千個(gè)不同風(fēng)格、不同國家的各種類型音樂電臺(tái)。除了可以直接透過因特網(wǎng)收聽網(wǎng)絡(luò)廣播外,還可以播放儲(chǔ)存于計(jì)算機(jī)硬盤或MP3設(shè)備中的音樂。 本系統(tǒng)采用ARM920T作為處理器,基于嵌入式Linux操作系統(tǒng)、vTuner網(wǎng)絡(luò)電臺(tái)地址數(shù)據(jù)庫、Mplayer播放器軟件和FLTK界面開發(fā)工具來實(shí)現(xiàn)。系統(tǒng)實(shí)現(xiàn)了除一般意義的音頻流媒體播放和接收調(diào)頻廣播等功能之外,還增加了本地相框和網(wǎng)絡(luò)數(shù)碼相框Flickr在線分享的流行時(shí)尚元素。本論文具體分析了系統(tǒng)的硬件平臺(tái),主要論述了軟件的實(shí)現(xiàn),系統(tǒng)的主要軟件功能包括bootloader和嵌入式Linux系統(tǒng)的移植,根文件系統(tǒng)的構(gòu)建,播放器軟件程序的研究、比較、移植和編寫,系統(tǒng)與網(wǎng)絡(luò)電臺(tái)地址數(shù)據(jù)庫vTuner和網(wǎng)絡(luò)相框Flickr的交互,Microwindows、Nxlib和FLTK的移植和基于FLTK的圖形界面開發(fā),以及基于FLIK開發(fā)出良好的人機(jī)交互界面。作為項(xiàng)目的主要核心人員,作者負(fù)責(zé)系統(tǒng)的軟件架構(gòu)設(shè)計(jì)、Linux系統(tǒng)的移植、播放器軟件的研究和開發(fā)、GUI開發(fā)工具和圖形庫的移植、圖片播放的實(shí)現(xiàn)、用戶與設(shè)備交互的實(shí)現(xiàn)和大部分界面程序的編碼等關(guān)鍵工作。
上傳時(shí)間: 2013-07-10
上傳用戶:小楓殘?jiān)?/p>
性價(jià)比超高的U盤讀寫模塊-PB375A PB375A是一個(gè)傻瓜化、簡(jiǎn)單化的U盤讀寫解決方案。您無需了解繁瑣USB HOST底層協(xié)議和FAT文件系統(tǒng),只需要將您的系統(tǒng)mcu與模塊通過SPI或者UART通信,操作幾個(gè)簡(jiǎn)單命令,便可完成讀寫創(chuàng)建刪除文件等等功能,讓您的系統(tǒng)非常簡(jiǎn)單快速的增加U盤讀寫功能。該解決方案是目前國內(nèi)性價(jià)比最高的解決方案。可以根據(jù)您的需求提供芯片或者模塊,為您不斷壓縮成本,占領(lǐng)市場(chǎng)先機(jī)。 基本不需要占用單片機(jī)系統(tǒng)的存儲(chǔ)空間,最少只需要幾個(gè)字節(jié)的RAM 和幾百字節(jié)的代碼。 價(jià)格 :相比51MCU+SL811/CH375方案有著極其強(qiáng)的價(jià)格優(yōu)勢(shì) 功能:新建、刪除、讀寫數(shù)據(jù),打開關(guān)閉文件 檢測(cè)U盤是否存在,滿足單片機(jī)及嵌入式系統(tǒng)讀寫操作U盤的要求。 技術(shù)特征 # ● 用于嵌入式系統(tǒng)/單片機(jī)讀寫U 盤、閃盤、閃存盤、USB 移動(dòng)硬盤、USB 讀卡器等。 ● 支持符合USB 相關(guān)規(guī)范基于Bulk-Only 傳輸協(xié)議的各種U 盤/閃存盤/外置硬盤。 ● 支持文件系統(tǒng)FAT12 和FAT16 及FAT32 ● 文件操作功能:新建、刪除、讀寫數(shù)據(jù),打開關(guān)閉文件等。 ● SPI接口,支持3.3V電平 ● 單芯片解決方案,該模塊只需要一個(gè)主控芯片外加少量的電容電阻便可,相對(duì)于51MCU+SL811/CH375的模塊,無論模塊尺寸還是成本都有著極大的優(yōu)勢(shì)。 ● 模塊尺寸:31mm*36mm ● 該模塊可根據(jù)要求進(jìn)行定制 # 豐富的例程代碼幫助您更好的開發(fā) # 更多詳情請(qǐng)查看資料或與我們聯(lián)系
上傳時(shí)間: 2013-04-24
上傳用戶:安首宏A
遙感圖像在人類生活和軍事領(lǐng)域的應(yīng)用日益廣泛,適合各種要求的遙感圖像編碼技術(shù)具有重要的現(xiàn)實(shí)意義。基于小波變換的內(nèi)嵌編碼技術(shù)已成為當(dāng)前靜止圖像編碼領(lǐng)域的主流,其中就包括基于分層樹集合分割排序(Set Partitioning inHierarchical Trees,SPIHT)的內(nèi)嵌編碼算法。這種算法具有碼流可隨機(jī)獲取以及良好的恢復(fù)圖像質(zhì)量等特性,因此成為實(shí)際應(yīng)用中首選算法。隨著對(duì)圖像編碼技術(shù)需求的不斷增長,尤其是在軍事應(yīng)用領(lǐng)域如衛(wèi)星偵察等方面,這種編碼算法亟待轉(zhuǎn)換為可應(yīng)用的硬件編碼器。 在靜止圖像編碼領(lǐng)域,高性能的圖像編碼器設(shè)計(jì)一直是相關(guān)研究人員不懈追求的目標(biāo)。本文針對(duì)靜止圖像編碼器的設(shè)計(jì)作了深入研究,并致力于高性能的圖像編碼算法實(shí)現(xiàn)結(jié)構(gòu)的研究,提出了具有創(chuàng)新性的降低計(jì)算量、存儲(chǔ)量,提高壓縮性能的算法實(shí)現(xiàn)結(jié)構(gòu),并成功應(yīng)用于圖像編碼硬件系統(tǒng)中。這個(gè)方案還支持壓縮比在線可調(diào),即在不改變硬件框架的條件下可按用戶要求實(shí)現(xiàn)16倍到2倍的壓縮,以適應(yīng)不同的應(yīng)用需求。本文所做的工作包括了兩個(gè)部分。 1.一種基于行的實(shí)時(shí)提升小波變換實(shí)現(xiàn)結(jié)構(gòu):該結(jié)構(gòu)同時(shí)處理行變換和列變換,并且在圖像邊界采用對(duì)稱擴(kuò)展輸出邊界數(shù)據(jù),使得圖像小波變換時(shí)間與傳統(tǒng)的小波變換相比提高了將近2.6倍,提高了硬件系統(tǒng)的實(shí)時(shí)性。該結(jié)構(gòu)還合理地利用和調(diào)度內(nèi)部緩沖器,不需要外部緩沖器,大大降低了硬件系統(tǒng)對(duì)存儲(chǔ)器的要求。 2.一種采用左遍歷的比特平面并行SPIHT編碼結(jié)構(gòu):在該編碼結(jié)構(gòu)中,空間定位生成樹采用深度優(yōu)先遍歷方式,比特平面同時(shí)處理極大地提高了編碼速度。
上傳時(shí)間: 2013-06-17
上傳用戶:abc123456.
·《變頻器可編程序控制器及觸摸屏綜合應(yīng)用技術(shù)》PDF
上傳時(shí)間: 2013-07-16
上傳用戶:GeekyGeek
在馬達(dá)控制類應(yīng)用中, 正交編碼器可以反饋馬達(dá)的轉(zhuǎn)子位置及轉(zhuǎn)速信號(hào)。TM32F10x系列MCU集成了正交編碼器接口,增量編碼器可與MCU直接連接而無需外部接口電路。該應(yīng)用筆記詳細(xì)介紹了STM32F10x與正交編碼器的接口,并附有相應(yīng)的例程,使用戶可以很快地掌握其使用方法。
標(biāo)簽: STM 32 正交編碼器 應(yīng)用筆記
上傳時(shí)間: 2013-06-09
上傳用戶:郭靜0516
用 FPGA 可編程器件和 VHDL 硬件描述語言來實(shí)現(xiàn) Flash 編程器
標(biāo)簽: Flash FPGA VHDL 可編程器件
上傳時(shí)間: 2013-08-10
上傳用戶:450976175
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1