占空比可調矩形波產生電路 multisim仿真
上傳時間: 2013-11-08
上傳用戶:zhengjian
功能簡介 虛儀聲卡萬用儀是一個功能強大的基于個人電腦的虛擬儀器。它由聲卡實時雙蹤示波器、聲卡實時雙蹤頻譜分析儀和聲卡雙蹤信號發生器組成,這三種儀器可同時使用。本儀器內含一個獨特設計的專門適用于聲卡信號采集的算法,它能連續監視輸入信號,只有當輸入信號滿足觸發條件時,才采集一幀數據,即先觸發后采集,因而不會錯過任何觸發事件。這與同類儀器中常用的先采集一長段數據,然后再在其中尋找觸發點的方式,即先采集后觸發,截然不同。因此本儀器能達到每秒50幀的快速屏幕刷新率,從而實現了真正的實時信號采集、分析和顯示。本儀器還支持各種復雜的觸發方式包括超前觸發和延遲觸發。 虛儀聲卡萬用儀發揮了以電腦屏幕作為顯示的虛擬儀器的優點,支持圖形顯示的放大和滾動,并將屏幕的絕大部分面積用于數據顯示,使您能夠深入研究被測信號的任何細節。而市面上有些同類儀器則在人機界面上過分追求“形”似,將傳統儀器的面板簡單地模擬到電腦屏幕上,占用了大量寶貴的屏幕資源,僅留下較小面積供數據顯示用。 虛儀聲卡萬用儀提供了一套完整的信號測試與分析功能,包括:雙蹤波形、波形相加、波形相減、李莎如圖、電壓表、瞬態信號捕捉、RMS絕對幅度譜、相對幅度譜、八度分析(1/1、1/3、1/6、1/12、1/24)、THD、THD+N、SNR、SINAD、頻率響應、阻抗測試、相位譜、自相關函數、互相關函數、函數發生器、任意波形發生器、白噪聲發生器、粉紅噪聲發生器、多音合成發生器和掃頻信號發生器等。 虛儀聲卡萬用儀將采集到的數據和分析后的數據保存為標準的WAV波形文件或TXT文本文件。它也支持WAV波形文件的輸入和BMP圖像文件的輸出和打印。支持24比特采樣分辨率。支持WAV波形文件的合并和數據抽取。
上傳時間: 2013-10-25
上傳用戶:silenthink
特征: 分辨率: 24 位(無失碼) 有效位數: 21位( PGA = 128 特征: 分辨率:24位(無失碼) 有效位數:21位 輸出碼率:10Hz/80Hz(可選) 通道固定增益:128倍 對50Hz、60Hz噪聲抑制:-100dB 工作電壓:2.5v – 6v 可選擇的內外置晶振 簡單的SPI接口 應用場合: 電子秤、數字壓力傳感器; 血壓計等醫療儀器; 微弱信號測量及工業控制 其他相關資料需求:18938649401@189.cn 18938649401
上傳時間: 2013-11-19
上傳用戶:英雄
針對室內CCD交匯測量的試驗環境,通過添加輔助光源照明,在基于CCD立靶測量原理的條件下,分析了室內立靶影響捕獲率的原因,并建立了室內立靶的捕獲率模型。該模型能夠為室內立靶測量系統的捕獲率計算和研究提供依據。同時,對立靶捕獲率進行了仿真分析,仿真結果表明,該系統的捕獲率能夠達到90%。
上傳時間: 2013-10-17
上傳用戶:13160677563
提出一種基于USB的彩色CCD高清圖像采集系統設計方案。圖像數據的來源采用的是SONY公司的 ICX205AK芯片,結合USB2.0接口,復雜可編程邏輯器件CPLD設計了一個高速的彩色CCD圖像采集系統。文中詳細闡述了系統內不同模塊的硬件電路設計思路和軟件運行流程。整個系統由電源系統、CCD傳感器、A/D模數轉換器、CPLD控制器、USB2.0高速接口、上位機控制程序等各個部分組成。本系統的硬件電路可以協調正常工作完成分辨率為140萬的高清圖像采集,最高采集幀率達7.5 frame/s。
上傳時間: 2013-10-24
上傳用戶:tianming222
本電路針對過程控制應用提供一款完全可編程的通用模擬前端(AFE),支持2/3/4線RTD配置、帶冷結補償的熱電偶輸入、單極性和雙極性輸入電壓、4 mA至20 mA輸入,串行控制的8通道單刀單擲開關ADG1414用于配置選定的測量模式。
上傳時間: 2013-10-23
上傳用戶:taozhihua1314
訊號路徑設計講座(9)針對高速應用的電流回授運算放大器電流回授運算放大器架構已成為各類應用的主要解決方案。該放大器架構具有很多優勢,并且幾乎可實施于任何需要運算放大器的應用當中。電流回授放大器沒有基本的增益頻寬產品的局限,隨著訊號振幅的增加,而頻寬損耗依然很小就證明了這一點。由于大訊號具有極小的失真,所以在很高的頻率情況下這些放大器都具有極佳的線性度。電流回授放大器在很寬的增益范圍內的頻寬損耗很低,而電壓回授放大器的頻寬損耗卻隨著增益的增加而增加。準確地說就是電流回授放大器沒有增益頻寬產品的限制。當然,電流回授放大器也不是無限快的。變動率受制于晶體管本身的速度限制(而非內部偏置(壓)電流)。這可以在給定的偏壓電流下實現更大的變動率,而無需使用正回授和其它可能影響穩定性的轉換增強技術。那么,我們如何來建立這樣一個奇妙的電路呢?電流回授運算放大器具有一個與差動對相對的輸入緩沖器。輸入緩沖器通常是一個射極追隨器或類似的器件。非反向輸入是高阻抗的,而緩沖器的輸出(即放大器的反向輸入)是低阻抗的。相反,電壓回授放大器的2個輸入均是高阻抗的。電流回授運算放大器輸出的是電壓,而且與透過稱為互阻抗Z(s)的復變函數流出或流入運算放大器的反向輸入端的電流有關。在直流電情況下,互阻抗很高(與電壓回授放大器類似),并且隨著頻率的增加而單極滾降。
上傳時間: 2013-10-19
上傳用戶:黃蛋的蛋黃
摘要: 介紹了時鐘分相技術并討論了時鐘分相技術在高速數字電路設計中的作用。 關鍵詞: 時鐘分相技術; 應用 中圖分類號: TN 79 文獻標識碼:A 文章編號: 025820934 (2000) 0620437203 時鐘是高速數字電路設計的關鍵技術之一, 系統時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現代電子系統對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設計上面。但隨著系統時鐘頻率的升高。我們的系統設計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串擾(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設計提出了更高的要求: 我們應引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統時鐘高于100MHz 的情況下, 應使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統所需要的電流增大, 發 熱量增多, 對系統的穩定性和集成度有不利的影響。 4) 高頻時鐘相應的電磁輻射(EM I) 比較嚴重。 所以在高速數字系統設計中對高頻時鐘信號的處理應格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術, 以低頻的時鐘實現高頻的處 理。 1 時鐘分相技術 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術, 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產生的相位差不夠準確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現高精度的時間分辨。 近年來半導體技術的發展, 使高質量的分相功能在一 片芯片內實現成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優異的時鐘 芯片。這些芯片的出現, 大大促進了時鐘分相技術在實際電 路中的應用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應用的實例加以說明。2 應用實例 2. 1 應用在接入網中 在通訊系統中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數據, 與其同步的時鐘信號并不傳輸。 但本地接收到數據時, 為了準確地獲取 數據, 必須得到數據時鐘, 即要獲取與數 據同步的時鐘信號。在接入網中, 數據傳 輸的結構如圖2 所示。 數據以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數據 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統時鐘頻率應在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統設計帶來很多的困擾。 我們在這里使用鎖相環和時鐘分相技術, 將一個16MHz 晶振作為時鐘源, 經過鎖相環 89429 升頻得到68MHz 的時鐘, 再經過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數據同步性最好的一個。選擇的依據是: 在每個數據幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數據, 如果經某個時鐘鎖存后的數據在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數據的同步性最好(相關)。 根據這個判別原理, 我們設計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數據進行移位, 將移位的數據與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關器的結果經過優先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現了同步時鐘的獲取, 這部分 電路目前已實際地應用在某通訊系統的接 入網中。 2. 2 高速數據采集系統中的應用 高速、高精度的模擬- 數字變換 (ADC) 一直是高速數據采集系統的關鍵部 分。高速的ADC 價格昂貴, 而且系統設計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術應用于采集系統 ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產生的相位不準確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現在使用時鐘分相芯片, 我們可以把分相 技術應用在高速數據采集系統中: 以4 分相后 圖6 分相技術提高系統的數據采集率 的80MHz 采樣時鐘分別作為ADC 的 轉換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經過 緩沖、調理, 送入ADC 進行模數轉換, 采集到的數據寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數 據重組, 可以使系統時鐘為80MHz 的采 集系統達到320MHz 數據采集率(如圖6 所示)。 3 總結 靈活地運用時鐘分相技術, 可以有效地用低頻時鐘實現相當于高頻時鐘的時間性能, 并 避免了高速數字電路設計中一些問題, 降低了系統設計的難度。
上傳時間: 2013-12-17
上傳用戶:xg262122
磁珠由氧磁體組成,電感由磁心和線圈組成,磁珠把交流信號轉化為熱能,電感把交流存儲起來,緩慢的釋放出去。 磁珠對高頻信號才有較大阻礙作用,一般規格有100歐/100mMHZ ,它在低頻時電阻比電感小得多。電感的等效電阻可有Z=2X3.14xf 來求得。 鐵氧體磁珠 (Ferrite Bead) 是目前應用發展很快的一種抗干擾元件,廉價、易用,濾除高頻噪聲效果顯著。 在電路中只要導線穿過它即可(我用的都是象普通電阻模樣的,導線已穿過并膠合,也有表面貼裝的形式,但很少見到賣的)。當導線中電流穿過時,鐵氧體對低頻電流幾乎沒有什么阻抗,而對較高頻率的電流會產生較大衰減作用。高頻電流在其中以熱量形式散發,其等效電路為一個電感和一個電阻串聯,兩個元件的值都與磁珠的長度成比例。 磁珠種類很多,制造商應提供技術指標說明,特別是磁珠的阻抗與頻率關系的曲線。 有的磁珠上有多個孔洞,用導線穿過可增加元件阻抗(穿過磁珠次數的平方),不過在高頻時所增加的抑制噪聲能力不可能如預期的多,而用多串聯幾個磁珠的辦法會好些。 鐵氧體是磁性材料,會因通過電流過大而產生磁飽和,導磁率急劇下降。大電流濾波應采用結構上專門設計的磁珠,還要注意其散熱措施。 鐵氧體磁珠不僅可用于電源電路中濾除高頻噪聲(可用于直流和交流輸出),還可廣泛應用于其他電路,其體積可以做得很小。特別是在數字電路中,由于脈沖信號含有頻率很高的高次諧波,也是電路高頻輻射的主要根源,所以可在這種場合發揮磁珠的作用。 鐵氧體磁珠還廣泛應用于信號電纜的噪聲濾除。 以常用于電源濾波的HH-1H3216-500為例,其型號各字段含義依次為:HH 是其一個系列,主要用于電源濾波,用于信號線是HB系列;1 表示一個元件封裝了一個磁珠,若為4則是并排封裝四個的;H 表示組成物質,H、C、M為中頻應用(50-200MHz),T低頻應用(<50MHz),S高頻應用(>200MHz);3216 封裝尺寸,長3.2mm,寬1.6mm,即1206封裝;500 阻抗(一般為100MHz時),50 ohm。 其產品參數主要有三項:阻抗[Z]@100MHz (ohm) : Typical 50, Minimum 37;直流電阻DC Resistance (m ohm): Maximum 20;額定電流Rated Current (mA): 2500. 磁珠有很高的電阻率和磁導率, 他等效于電阻和電感串聯, 但電阻值和電感值都隨頻率變化。 他比普通的電感有更好的高頻濾波特性,在高頻時呈現阻性,所以能在相當寬的頻率范圍內保持較高的阻抗,從而提高調頻濾波效果。 磁珠主要用于高頻隔離,抑制差模噪聲等。
標簽: 電感
上傳時間: 2013-11-05
上傳用戶:貓愛薛定諤
本文簡單探討了verilog HDL設計中的可綜合性問題,適合HDL初學者閱讀 用組合邏輯實現的電路和用時序邏輯實現的 電路要分配到不同的進程中。 不要使用枚舉類型的屬性。 Integer應加范圍限制。 通常的可綜合代碼應該是同步設計。 避免門級描述,除非在關鍵路徑中。
上傳時間: 2013-10-21
上傳用戶:smallfish