基于∑-△噪聲整形技術和過采樣技術的數(shù)模轉換器(DAC)可以可靠地把數(shù)字信號轉換成為高精度的模擬信號。采用這一結構進行數(shù)模轉換具有諸多優(yōu)點,例如極低的失配噪聲和高的可靠性,便于作為IP模塊嵌入到其他芯片系統(tǒng)中等,更重要的是可以得到其他DAC結構所無法達到的精度和動態(tài)范圍。在高精度測量、音頻轉換、汽車電子等領域有著廣泛的應用價值。 由于非線性和不穩(wěn)定性的存在,高階∑-△調制器的設計與實現(xiàn)存在較大的難度。本設計綜合大量文獻中的經(jīng)驗原則和方法,首先闡述了∑-△調制器的一般原理,并討論了一般結構調制器的設計過程,然后描述了穩(wěn)定的高階高精度調制器的設計流程。根據(jù)市場需求,設定了整個設計方案的性能指標,并據(jù)此設計了達到16bit精度和滿量程輸入范圍的三階128倍過采樣調制器。 本設計采用∑-△結構,根據(jù)系統(tǒng)要求設計了量化器位數(shù)、調制器過采樣比和階數(shù)。在分析高階單環(huán)路調制器穩(wěn)定性的基礎上,成功設計了六位量化三階單環(huán)路調制器結構。在16比特的輸入信號下,達到了90dB左右的信噪比。該設計已經(jīng)在Cyclone系列FPGA器件下得到硬件實現(xiàn)和驗證,并實現(xiàn)了實時音頻驗證。測試表明,該DAC模塊輸出信號的信噪比能滿足16比特數(shù)據(jù)轉換應用的分辨率要求,并具備良好的兼容性和通用性。 本設計可作為IP核廣泛地在其他系統(tǒng)中進行復用,具有很強的應用性和一定的創(chuàng)新性。
上傳時間: 2013-07-10
上傳用戶:chuandalong
通用異步收發(fā)器UART(Universal Asynchronous Receiver/Transmitter)是廣泛使用的串行傳輸協(xié)議。串行外設用到異步串行接口一般采用專用集成電路實現(xiàn)。但是這類芯片一般包含許多輔助模塊,而時常不需要使用完整的UART的功能和輔助功能,或者當在FPGA上設計時,需要將UART功能集成到FPGA內部而不能使用芯片。藍牙主機控制器接口則是實現(xiàn)主機設備與藍牙模塊之間互操作的控制部件。當在使用藍牙設備的時候尤其是在監(jiān)控場所,接口控制器在控制數(shù)據(jù)與計算機的傳輸上就起了至關重要的作用。 論文針對信息技術的發(fā)展和開發(fā)過程中的實際需要,設計了一個藍牙HCI-UART(Host Controller Interface-Universal Asynchronous Receiver/Transmitter)控制接口的模塊。使用VHDL將其核心功能集成,既可以單獨使用,也可集成到系統(tǒng)芯片中,并且整個設計緊湊、穩(wěn)定且可靠,其用途廣泛,具有一定的使用價值。 本設計采用TOP-DOWN設計方法,整體上分為UART接口和藍牙主機控制器接口兩部分。首先根據(jù)UART和藍牙主機控制器接口的實現(xiàn)原理和設計指標要求進行系統(tǒng)設計,對系統(tǒng)劃分模塊以及各個模塊的信號連接;然后進行模塊設計,設計出每個模塊的功能,并用VHDL語言編寫代碼來實現(xiàn)模塊功能;再使用ISE8.2I自帶的仿真器對各模塊進行功能仿真和時序仿真;最后進行硬件驗證,在Virtex-II開發(fā)板上對系統(tǒng)進行功能驗證。實現(xiàn)了發(fā)送、接收和波特率發(fā)生等功能,驗證了結果,表明設計正確,功能良好,符合設計要求。
上傳時間: 2013-07-13
上傳用戶:wfl_yy
隨著計算機技術的突飛猛進以及移動通訊技術在日常生活中的不斷深入,數(shù)據(jù)采集不斷地向多路、高速、智能化的方向發(fā)展。本文針對此需求,實現(xiàn)了一種應用FPGA的多路、高速的數(shù)據(jù)采集系統(tǒng),從而為測量儀器提供良好的采集數(shù)據(jù)。 本文設計了一種基于AD+FPGA+DSP的多路數(shù)據(jù)采集處理系統(tǒng),針對此系統(tǒng)設計了基于AD9446的模數(shù)轉換采集板,再將模數(shù)轉換采集板的數(shù)據(jù)傳送至基于FPGA的采集控制模塊進行數(shù)據(jù)的壓縮以及緩沖存儲,最后由DSP調入數(shù)據(jù)進行數(shù)據(jù)的處理。本文的設計主要分為兩部分,一部分為模數(shù)轉換采集板的設計與調試,另一部分為采集控制模塊的設計與仿真。 經(jīng)設計與調試,模數(shù)轉換模塊可為系統(tǒng)提供穩(wěn)定可靠的數(shù)據(jù),能穩(wěn)定工作在百兆的頻率下;采集控制模塊能實時地完成數(shù)據(jù)壓縮與數(shù)據(jù)緩沖,并能通過時鐘管理模塊來控制前端AD的采樣,該模塊也能穩(wěn)定工作在百兆的頻率下。該系統(tǒng)為多路、高速的數(shù)據(jù)采集系統(tǒng),并能穩(wěn)定工作,從而能滿足電子測量儀器的要求。關鍵詞:數(shù)據(jù)采集;FPGA;AD9446
標簽: FPGA 高速數(shù)據(jù) 采集
上傳時間: 2013-06-04
上傳用戶:zzy7826
普通GPS接收機在特殊環(huán)境下,如在高樓林立的城市中心,林木遮擋的森林公路,特別是在隧道和室內環(huán)境的情況下,由于衛(wèi)星信號非常微弱,載噪比(Carrier Noise Ratio,C/No)通常都在34dB-Hz以下,很難有效捕獲到衛(wèi)星信號,導致無法正常定位。惡劣條件下的定位有廣闊的發(fā)展和應用前景,特別是在交通事故、火災和地震等極端環(huán)境下,快速準確定位當事者所處位置對于降低事態(tài)損失和營救受傷者是極為重要的。歐美和日本等發(fā)達國家也都制定了相應的提高惡劣條件下高靈敏度定位能力的發(fā)展政策。而高靈敏度GPS接收機定位的關鍵在于GPS微弱信號的處理。 本課題的主要研究內容是針對GPS微弱信號改進處理方法。針對傳統(tǒng)GPS接收機信號捕獲中的串行搜索方法提出了基于批處理的微弱信號捕獲方法,來提高低信噪比情況下微弱信號的捕獲能力,實現(xiàn)快速高靈敏度的準確捕獲;針對捕獲微弱信號處理大量數(shù)據(jù)導致的運算量激增,運用雙塊零拓展(Double Block Zero Padding,DBZP)處理方法減少運算量同時縮短捕獲時間。針對傳統(tǒng)GPS接收機延遲鎖相環(huán)跟蹤算法提出了基于卡爾曼濾波的新型捕獲算法,減小延遲鎖相環(huán)失鎖造成的信號跟蹤丟失概率,來提高惡劣環(huán)境下低信噪比信號的跟蹤能力,實現(xiàn)微弱信號的連續(xù)可靠跟蹤。通過提高GPS微弱信號的捕獲與跟蹤能力,進而使GPS接收機在惡劣環(huán)境下衛(wèi)星信號微弱時能夠實現(xiàn)較好的定位與導航。 通過擬合GPS接收機實際接收到的原始數(shù)據(jù),構造出不同載噪比的數(shù)字信號,分別對提出的針對微弱信號的捕獲與跟蹤算法進行仿真比較驗證,結果表明,對接收機后端信號處理部分作出的算法改進使得GPS接收機可以更好的處理微弱信號,并且具有較高的靈敏度和精度。文章同時針對提出的數(shù)據(jù)處理特征使用FPGA技術對算法主要的數(shù)據(jù)處理部分進行了初步的構架實現(xiàn)并進行了板級驗證,結果表明,利用FPGA技術可以較好的實現(xiàn)算法的數(shù)據(jù)處理功能。文章最后給出了結論,通過提出的基于批處理和基于DBZP方法的捕獲算法以及基于卡爾曼濾波的信號跟蹤算法,可以有效地解決微弱GPS信號處理的難題,進而實現(xiàn)微弱信號環(huán)境下的定位與導航。
上傳時間: 2013-05-31
上傳用戶:cccole0605
一般由信源發(fā)出的數(shù)字基帶信號含有豐富的低頻分量,甚至直流分量,這些信號往往不宜直接用于傳輸,易產生碼間干擾進而直接影響傳輸?shù)?b>可靠性,因而要對其進行編碼以便傳輸。傳統(tǒng)的井下信號在傳輸過程中普遍采用曼徹斯特碼的編解碼方式,而該方式的地面解碼電路復雜。FPGA(現(xiàn)場可編程門陣列)作為一種新興的可編程邏輯器件,具有較高的集成度,能將編解碼電路集成在一片芯片上,而HDB3碼(三階高密度雙極性碼)具有解碼規(guī)則簡單,無直流,低頻成份少,可打破長連0和提取同步方便等優(yōu)點。基于上述情況,本文提出了基于FPGA的}tDB3編譯碼設計方案。 該研究的總體設計方案包括用MATLAB進行HDB3編譯碼算法的驗證,基于FPGA的HDB3碼編譯碼設計與仿真,結果分析與比較三大部分。為了保證該設計的可靠性,首先是進行編譯碼的算法驗證;其次通過在FPGA的集成設計環(huán)境QuartusⅡ軟件中完成HDB3碼的編譯、綜合、仿真等步驟,通過下載電纜下載到特定的FPGA芯片上,用邏輯分析儀進行時序仿真;最后將算法驗證結果與仿真結果作一對比,分析該研究的可行性與可靠性。 研究表明,基于FPGA的HDB3編譯碼設計具有體積小,譯碼簡單,編程靈活,集成度高,可靠等優(yōu)點。
上傳時間: 2013-05-26
上傳用戶:teddysha
眾所周知,信息傳輸?shù)暮诵膯栴}是有效性和可靠性,調制解調技術的發(fā)展正是體現(xiàn)了這一思想。從最早的模擬調幅調頻技術的日益完善,到現(xiàn)在數(shù)字調制技術的廣泛運用,使得信息的傳輸更為有效和可靠。QAM調制作為一種新的調制技術,因其具有很高的頻帶利用率而得到了廣泛的應用。 本文對基于FPGA的16QAM調制解調進行了討論和研究。首先對16QAM調制解調原理進行了闡述,建立了16QAM調制解調系統(tǒng)的數(shù)學模型,然后通過分析提出了基于FPGA的16QAM調制解調系統(tǒng)的設計方案。最后編寫Verilog代碼實現(xiàn)了算法仿真。 FPGA芯片采用的是Altera公司的大規(guī)模集成電路芯片Cyclone系列的EPlC20F32417,并通過軟件編程對其進行了相關調試。文中詳細介紹了基帶成形濾波器、載波恢復和定時同步的基本原理及其設計方法。首先用Matlab對整個16QAM系統(tǒng)進行了軟件仿真;然后用硬件描述語言Verilog HDL在QuartusⅡ環(huán)境下完成了系統(tǒng)關鍵算法的編寫、行為仿真和綜合,最后詳細闡述了異步串口(UART)的FPGA實現(xiàn),把我們編寫的Verilog程序下載到EPlC20F32417芯片上效果很好。
上傳時間: 2013-04-24
上傳用戶:talenthn
單片機與DSP之間通信問題一直是大家關注得焦點,目前已出現(xiàn)的不少解決方案但大多針對于5V工作電壓的DSP系 統(tǒng),筆者對諸方案進行詳細比較分析,發(fā)現(xiàn)多數(shù)并未從根本上解決不同系統(tǒng)之間通信的電平轉換問題,面對工作電壓并不唯一的 DSP芯片系列,在此提出一種全新的串行通信模式,經(jīng)濟有效地解決了通信中電平轉換問題可靠地實現(xiàn)數(shù)據(jù)交換,并且在實際開發(fā) 的直流無刷電機變頻器人機界面與控制核心TMS320LF2407 DSP之間串行通信中驗證了其可行性。
上傳時間: 2013-07-18
上傳用戶:abc123456.
論文以反應式步進電機為研究對象,應用了先進的FPGA/CPLD技術,設計了一種全數(shù)字的步進電機控制系統(tǒng),通過了仿真、綜合和下載的各個程序測試環(huán)節(jié),并在實驗中得到了良好的應用。 本論文分析了反應式步進電機工作原理以及其具體的控制過程,然后闡述了FPGA的設計原理以及所涉及到的相關芯片,接著對所要應用的硬件語言VerilogHDL方面的知識進行了簡要地介紹,這些為論文的具體設計部分提供了理論基礎。 本系統(tǒng)針對需要實現(xiàn)對步進電機的調速,設計出了一種符合要求的連續(xù)可調的脈沖信號發(fā)生器,整個脈沖信號發(fā)生器有兩個大的模塊組成,最后用一個頂層的模塊將二者連接起來,并且每個子模塊以及頂層的模塊都通過了仿真測試。系統(tǒng)采用了模塊化的設計思路,為系統(tǒng)的設計和維護提供了方便,同時也提高了系統(tǒng)性能的可擴展性。系統(tǒng)采用一種軟件硬化的設計思路,應用了VerilogHDL硬件語言,該語言較容易理解。軟件也是采用了目前應用比較廣泛的幾種。在最后的實物實驗中也取得了良好的效果,從而證明了設計的正確性。論文針對VerilogHDL硬件語言的應用技巧以及實際編寫程序中經(jīng)常遇到的問題都做了詳細的解釋,并提出了幾個解決問題的方法;對于如何合理的選擇芯片,文章也做了仔細說明。 FPGA+VerilogHDL+EDA工具構成的數(shù)字系統(tǒng)現(xiàn)場集成技術,是本系統(tǒng)設計的核心部分,該門技術具有操作靈活、利用廣泛以及價廉等特點。該門技術具有旺盛的生命力和廣闊的前景,必然推動著整個集成電路產業(yè)系統(tǒng)集成的進一步發(fā)展。整個系統(tǒng)設計采用了全數(shù)字化的控制方案,使系統(tǒng)更加緊湊、更加合理以及經(jīng)濟節(jié)約。由于系統(tǒng)的全數(shù)字化,使得整個系統(tǒng)運行變得十分可靠,調試也極為方便。作為一種先進技術的應用,論文在很多方面做了新的嘗試。
標簽: FPGA 步進電機控制 系統(tǒng)研究
上傳時間: 2013-05-20
上傳用戶:zoushuiqi
本文介紹一種基于AT89C51單片機的超聲波測距系統(tǒng),闡述了超聲測距系統(tǒng)的構成、工作原理,給出了硬件電路框圖和軟件編程的設計方法。該系統(tǒng)具有硬件結構簡單、工作可靠、測量誤差小等特點。
上傳時間: 2013-07-28
上傳用戶:sunzhp
分,5'1Zk硬件和軟件的角度介紹了智能電壓數(shù)據(jù)采集裝置各部分的原理、功能,給出了串行通訊的程序流程圖及部分程序。經(jīng)調試證明,該程序簡單、可靠,具有較高的應用價值。
上傳時間: 2013-07-07
上傳用戶:凌云御清風