亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

后臺處理

  • 基于DSP與TLV320AIC23B的音頻處理系統

    ·摘要:  介紹了基于DSP的音頻處理技術,提供采用音頻編解碼芯片TLV320AIC23和DSP理器實現的音頻處理系統的典型解決方案.音頻編解碼芯片完成模擬音頻信號與數字信號之間的相互轉換,包括語音信號采集和語音信號發送兩部分.DSP處理器則完成對經模數轉換后的語音信號在數字域處理的過程.該方案可以充分發揮DSP所具有的靈活性好、處理速度快的特點.  

    標簽: DSP 320 23B AIC

    上傳時間: 2013-07-05

    上傳用戶:yzhl1988

  • MPEG4網絡傳輸(DSnetwork)修改后的cpp和.h文件

    ·詳細說明:MPEG4網絡傳輸(DSnetwork)修改后的cpp和.h文件,(精)-MPEG4 network transmission (DSnetwork) revises after cpp and h the document, (fine) 相關函數/類: ZeroMemory SetRectEmpty   文件列表:   修改   ..

    標簽: DSnetwork MPEG4 cpp 網絡傳輸

    上傳時間: 2013-04-24

    上傳用戶:qazwsxedc

  • DTMF的撥號采用實驗儀的鍵盤輸入(解碼后在液晶屏上顯示)

    ·詳細說明:使用TI的TMS320VC5402 DSP實現。DTMF的撥號采用實驗儀的鍵盤輸入,解碼后在液晶屏上顯示- Uses TI TMS320VC5402 DSP to realize. The DTMF digit dialing uses tests the meter the keyboard entry, after the decoding demonstrated on the l

    標簽: DTMF 實驗儀 鍵盤 輸入

    上傳時間: 2013-07-25

    上傳用戶:哇哇哇哇哇

  • 用FPGA制作的NES游戲主機(80后都知道的游戲主機)的VHDL代碼

    用FPGA制作的NES游戲主機(80后都知道的游戲主機)的VHDL代碼,在QuartusII下編譯通過。有興趣的朋友一起交流。

    標簽: 主機 代碼

    上傳時間: 2013-08-10

    上傳用戶:Shaikh

  • CADENCE pcblayout 完成后進行輸出工廠加工廠文件

    CADENCE pcblayout 完成后進行輸出工廠加工廠文件。有詳細步驟。

    標簽: pcblayout CADENCE 輸出 工廠

    上傳時間: 2013-09-04

    上傳用戶:dancnc

  • 時鐘分相技術應用

    摘要: 介紹了時鐘分相技術并討論了時鐘分相技術在高速數字電路設計中的作用。 關鍵詞: 時鐘分相技術; 應用 中圖分類號: TN 79  文獻標識碼:A   文章編號: 025820934 (2000) 0620437203 時鐘是高速數字電路設計的關鍵技術之一, 系統時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現代電子系統對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設計上面。但隨著系統時鐘頻率的升高。我們的系統設計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串擾(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設計提出了更高的要求: 我們應引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統時鐘高于100MHz 的情況下, 應使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統所需要的電流增大, 發 熱量增多, 對系統的穩定性和集成度有不利的影響。 4) 高頻時鐘相應的電磁輻射(EM I) 比較嚴重。 所以在高速數字系統設計中對高頻時鐘信號的處理應格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術, 以低頻的時鐘實現高頻的處 理。 1 時鐘分相技術 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術, 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產生的相位差不夠準確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現高精度的時間分辨。 近年來半導體技術的發展, 使高質量的分相功能在一 片芯片內實現成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優異的時鐘 芯片。這些芯片的出現, 大大促進了時鐘分相技術在實際電 路中的應用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應用的實例加以說明。2 應用實例 2. 1 應用在接入網中 在通訊系統中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數據, 與其同步的時鐘信號并不傳輸。 但本地接收到數據時, 為了準確地獲取 數據, 必須得到數據時鐘, 即要獲取與數 據同步的時鐘信號。在接入網中, 數據傳 輸的結構如圖2 所示。 數據以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數據 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統時鐘頻率應在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統設計帶來很多的困擾。 我們在這里使用鎖相環和時鐘分相技術, 將一個16MHz 晶振作為時鐘源, 經過鎖相環 89429 升頻得到68MHz 的時鐘, 再經過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數據同步性最好的一個。選擇的依據是: 在每個數據幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數據, 如果經某個時鐘鎖存后的數據在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數據的同步性最好(相關)。 根據這個判別原理, 我們設計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數據進行移位, 將移位的數據與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關器的結果經過優先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現了同步時鐘的獲取, 這部分 電路目前已實際地應用在某通訊系統的接 入網中。 2. 2 高速數據采集系統中的應用 高速、高精度的模擬- 數字變換 (ADC) 一直是高速數據采集系統的關鍵部 分。高速的ADC 價格昂貴, 而且系統設計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術應用于采集系統 ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產生的相位不準確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現在使用時鐘分相芯片, 我們可以把分相 技術應用在高速數據采集系統中: 以4 分相后 圖6 分相技術提高系統的數據采集率 的80MHz 采樣時鐘分別作為ADC 的 轉換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經過 緩沖、調理, 送入ADC 進行模數轉換, 采集到的數據寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數 據重組, 可以使系統時鐘為80MHz 的采 集系統達到320MHz 數據采集率(如圖6 所示)。 3 總結 靈活地運用時鐘分相技術, 可以有效地用低頻時鐘實現相當于高頻時鐘的時間性能, 并 避免了高速數字電路設計中一些問題, 降低了系統設計的難度。

    標簽: 時鐘 分相 技術應用

    上傳時間: 2013-12-17

    上傳用戶:xg262122

  • PCB布線后檢查有錯誤的處理方法

    PCB布線后檢查有錯誤的處理方法

    標簽: PCB 布線 處理方法 錯誤

    上傳時間: 2013-11-15

    上傳用戶:ginani

  • Allegro后仿真流程介紹

    Allegro后仿真流程介紹

    標簽: Allegro 仿真流程

    上傳時間: 2014-11-26

    上傳用戶:851197153

  • DCDC模塊輸入端電壓反加后的影響分析

    在航天等空間產品中使用的分布式供電系統中,總體電路一般只提供27~30 V的直流一次電源,各單機產品大多采用DC/DC模塊將該一次電源轉換為所需的二次電源,并實現一次地與二次地的隔離。分析了INTERPOINT公司的DC/DC模塊的輸入端反接后,輸入電壓對DC/DC模塊、電源保護濾波電路及負載的影響,通過仿真與驗證試驗,得出電源模塊輸入端反接后單機產品中電源保護電路發生作用,對產品中負載無影響,可以繼續使用。電源模塊失效分析對航天產品中電源模塊中出現類似的故障后的處理提供了參考。

    標簽: DCDC 模塊 輸入端

    上傳時間: 2013-11-05

    上傳用戶:kangqiaoyibie

  • 基于P89LPC922單片機的汽車后車窗控制器設計

    介紹一種應用于長城賽弗SUV汽車后門車窗多功能控制器,能實現對電動玻璃車窗、車窗雨刮器、噴水器以及電加熱除霜器等控制。介紹了基于NXP P89LPC922單片機多功能汽車后車窗控制器的控制功能、硬件電路原理和軟件設計方法。 Abstract:  This paper presents a multipurpose automotive rear windows controller for CHANGCHENG SAFE SUV.The controller can control rear power-operated window,rear wiping,washing water pump and rear defroster of the windows. In this paper, it is introduced in detail that the functions and the design of the circuit and program of the controller based on NXP P89LPC922 MCU.

    標簽: P89 LPC 922 89

    上傳時間: 2013-11-13

    上傳用戶:z754970244

主站蜘蛛池模板: 云阳县| 安义县| 札达县| 卢湾区| 玉溪市| 霍林郭勒市| 庄河市| 伊宁市| 澄城县| 桦南县| 蒙自县| 印江| 普陀区| 平邑县| 五大连池市| 梧州市| 靖边县| 江阴市| 昌吉市| 灵宝市| 平潭县| 原平市| 阜新市| 开江县| 古田县| 平江县| 岳普湖县| 黄石市| 广饶县| 资中县| 札达县| 莲花县| 巴马| 内黄县| 红安县| 鱼台县| 崇义县| 万宁市| 政和县| 离岛区| 漳州市|