高性能 CPU ——CIP51♦ 高速流水線結構 CPU (25−100 MIPS)♦ 完全兼容 8051 源碼和機器碼級♦ 大多數(shù)指令執(zhí)行時間為 1−2 時鐘周期 (標準8051為12−24)♦ 可在系統(tǒng)編程FLASH (2 KB —128 KB)♦ 指令高速緩存 (對于50−100 MIPS 產品)♦ 大容量內部SRAM 256B —8KB+256B♦ 擴展中斷系統(tǒng)(最多可達22個中斷源, 可軟件模擬中斷)♦ 多復位源 雙向復位♦ 多時鐘 內部時鐘頻率可編程 多種外部時鐘方式♦ JTAG接口 在系統(tǒng)仿真 邊界掃描 在系統(tǒng)編程
上傳時間: 2013-11-14
上傳用戶:langliuer
描述ATtiny15/L是一款基于AVRRISC的低功耗CMOS的8位單片機。通過在一個時鐘周期內執(zhí)行一條指令,ATtiny15/L可以取得接近1MIPS/MHz的性能,從而使得設計人員可以在功耗和執(zhí)行速度之間取得平衡。AVR核將32個工作寄存器和豐富的指令集聯(lián)結在一起。所有的工作寄存器都與ALU算邏單元直接相連,允許在一個時鐘周期內執(zhí)行的單條指令同時訪問兩個獨立的寄存器。這種結構提高了代碼效率,使AVR得到了比普通CISC單片機高將近10倍的性能。ATtiny15/L具有4個單端及一個20倍增益的差分ADC通道。高速PWM輸出使得ATtiny15/L十分適合于電池充電器應用和電源調節(jié)電路。
上傳時間: 2014-12-27
上傳用戶:yinglimeng
AT89LP216是一款低功耗、高性能CMOS8位單片機,它有2k字節(jié)ISPFlash存儲器。產品生產采用Atmel的高密度非易失性存儲器技術而且和工業(yè)標準de的MCS51指令集相兼容。AT89LP216基于一個加強性CPU內核,每時鐘周期讀取單子節(jié)指令。在經(jīng)典8051結構中,每次讀取需要6個時鐘周期,使得執(zhí)行指令需要12、24或者48個時鐘周期。在AT89LP216CPU中,指令只需要1到4個時鐘周期就可以達到傳統(tǒng)8051速度的6到12倍。70%的指令字節(jié)數(shù)與執(zhí)行的時鐘周期數(shù)相等,而且其他指令只需要一個額外時鐘。在相同功耗下增強型CPU內核可達到20MIPS,而傳統(tǒng)8051CPU只能達到4MIPS。相反地,在相同的工作速率下,新CPU內核比傳統(tǒng)的8051擁有更低的時鐘速率和功耗。AT89LP216也擁有下列標準的特性:2K字節(jié)ISPFlash存儲器,128字節(jié)RAM、多達12個I/O口、2個16位定時器/計數(shù)器,兩PWM輸出,一個可編程看門狗定時器,一個全雙工串口,一個串行外圍接口,一個內部RC振蕩器,片上石英振蕩器和一個4級、6矢量中斷系統(tǒng)。AT89LP216里的兩個定時器/計數(shù)器增加了兩個新模式。模式0可以被設置為9到16位的定時器/計數(shù)器,模式1可被設置位16位自動裝載定時器/計數(shù)器。此外,定時器/計數(shù)器可以獨立驅動PWM輸出。AT89LP216里面的I/O口能被獨立配置為4種工作模式的其中一種。在準雙工模式中,I/O口的工作模式和傳統(tǒng)8051一樣。在輸入模式中,接口是三態(tài)門。推挽輸出模式提供足夠的CMOS驅動,開漏模式則起到一個下拉的作用。另外,Port1的所有8個引腳可以作為通用中斷接口。AT89LP216的I/O口能承受的電壓可超出電源電壓達到5.5V。當器件的電源電壓為2.4V而I/O口輸入5.5V時,所有I/O口的反向電流總和不超過100μA。
上傳時間: 2013-10-24
上傳用戶:曹云鵬
基于硬件集實現(xiàn)了8路彩燈控制,應用555定時器設計了頻率為1 Hz的時鐘電路,為系統(tǒng)提供時鐘信號;將74LS161設計成16進制電路,利用其輸出的低三位QCQBQA生成自動加1,循環(huán)變化的地址信號,為譯碼器提供3位地址輸入;將74LS138設計成8路時分電子開關,控制8路彩燈輪流通斷。基于Multisim對設計電路仿真,仿真結果證明了設計電路功能與理論分析的一致性,對電路的仿真波形表明,系統(tǒng)彩燈循環(huán)周期為8 s,每燈持續(xù)點亮時間為1 s。
上傳時間: 2013-11-16
上傳用戶:二十八號
在s3型試驗板上實現(xiàn):使LED1~LED8這8個二極管實現(xiàn)1、3、5、7及2.4、6、8的交替點亮,周期約1S。在我的文檔中建立一個文件目錄(csl),然后建立csluv2的工程項目.最后建立源程序文件(cs1.C)。
上傳時間: 2013-10-09
上傳用戶:古谷仁美
將汽車控制器線束接入該測試儀器,做好汽車控制信號與儀器端口的一一對應。然后通過上位機的參數(shù)設置(試驗次數(shù)和間隔周期等參數(shù)),到這里我們就可以點擊開始測試按鈕,進行測試試驗。 系統(tǒng)功能描述它具有32路TTL數(shù)字信號測量,8路模擬信號測量,40個5V雙刀雙擲繼電器的自診斷控制,通過USB總線與計算機進行數(shù)據(jù)傳輸和受控制指令的傳輸,將和測試數(shù)據(jù)上傳,由上位計算機對數(shù)據(jù)進行分析、統(tǒng)計和存儲,內部實時時鐘指示,還可通過RS485進行遠程數(shù)據(jù)上傳。工作原理是,系統(tǒng)上電后,固件開始運行,通過初始化和自檢程序后進入菜單選擇界面,按照使用目的進入對應菜單進行操作。
上傳時間: 2013-11-07
上傳用戶:RQB123
摘要:本文結合實例介紹了以新型單片機為核心設計CCD驅動系統(tǒng)的一種簡明方法。該方法基于集成度高、超高速(單周期指令50ns)C8051F040單片機為核心,從根本上克服了傳統(tǒng)單片機CCD驅動系統(tǒng)中驅動頻率低的弱點。驅動脈沖由單片機的通用輸入輸出口產生,各路驅動脈沖間的時序關系由軟件控制且精確可調,同時也智化了外圍電路。這種方法具有簡明、實用等優(yōu)點。關鍵詞:CCD;C8051F04;驅動頻率
上傳時間: 2013-11-07
上傳用戶:牛津鞋
在單片機系統(tǒng)中使用CPLD,可使系統(tǒng)構成靈活,提高可靠性,縮短開發(fā)周期。介紹在MCS-51應用系統(tǒng)中的CPLD應用設計實例,詳細分析CPLD的應用和實現(xiàn)方法,提出設計中選用和使用CPLD的經(jīng)驗。內容適用于嵌入式系統(tǒng)設計和智能化儀表設計。
標簽: CPLD 單片機 應用系統(tǒng) 應用設計
上傳時間: 2014-01-22
上傳用戶:urgdil
時序是用定時單位來描述的,MCS-51的時序單位有四個,它們分別是節(jié)拍、狀態(tài)、機器周期和指令周期,接下來我們分別加以說明。
上傳時間: 2013-11-11
上傳用戶:362279997
單片機體積小,重量輕,具有很強的靈活性,而且價格不高,越來越得到廣泛的應用。而C語言是一種編譯型設計語言。它兼顧了多種高級語言的特點,并具備匯編語言的功能。用C語言來編寫目標系統(tǒng)軟件,會大大縮短開發(fā)周期,且明顯的增加軟件的可讀性,便于改進和擴充,以研制出規(guī)模更大、性能更完備的系統(tǒng)。用C語言進行8051單片機程序設計是單片機開發(fā)與應用的必然趨勢。單片機的程序設計應該以C語言為主,以匯編語言為輔。而且采用C語言也不必對單片機和硬件接口的結構有很深入的了解,編譯器可以自動完成變量的存儲單元的分配,編程者就可以專注于應用軟件部分的設計,大大加快軟件的開發(fā)速度。采用C語言可以很容易地進行單片機的程序移植工作,有利于產品中單片機的重新選型。為此,特開設了單片機的C語言應用程序設計這門選修課。
上傳時間: 2013-10-19
上傳用戶:851197153