賽靈思spartan6系列FPGA片內(nèi)資源設(shè)計(jì)指導(dǎo)
標(biāo)簽: spartan6 FPGA 賽靈思 資源
上傳時(shí)間: 2013-10-28
上傳用戶:hahayou
為了實(shí)現(xiàn)軟硬件協(xié)同設(shè)計(jì)和提高仿真速度的需求,采用SystemC語(yǔ)言的建模方法,通過(guò)對(duì)片上網(wǎng)絡(luò)體系結(jié)構(gòu)的研究,提出了一種片上網(wǎng)絡(luò)的建模方案,并對(duì)一個(gè)mesh結(jié)構(gòu)完成了SystemC的建模設(shè)計(jì)。該模型可在系統(tǒng)級(jí)和寄存器傳輸級(jí)上使用同一個(gè)測(cè)試平臺(tái),且具有仿真速度快的特點(diǎn),達(dá)到了設(shè)計(jì)要求。
標(biāo)簽: SystemC 片上網(wǎng)絡(luò) 建模
上傳時(shí)間: 2013-10-23
上傳用戶:ks201314
通過(guò)分析流水線結(jié)構(gòu)和單周期結(jié)構(gòu)的片上網(wǎng)絡(luò)路由器,提出了一種低延時(shí)片上網(wǎng)絡(luò)路由器的設(shè)計(jì),并在SMIC 0.13um Mixed-signal/RF 1.2V/3.3V工藝進(jìn)行流片驗(yàn)證。芯片測(cè)試結(jié)果表明,該路由器可以在300 MHz時(shí)鐘頻率下工作,并且在相同負(fù)載下,與其他結(jié)構(gòu)的路由器相比較,其能夠在較低延時(shí)下完成數(shù)據(jù)包傳送功能。
標(biāo)簽: 低延時(shí) 片上網(wǎng)絡(luò) 路由器
上傳時(shí)間: 2014-12-28
上傳用戶:bakdesec
NE602單片頻率轉(zhuǎn)換器
標(biāo)簽: 602 NE 頻率轉(zhuǎn)換器
上傳時(shí)間: 2013-11-08
上傳用戶:wivai
J-Link V8個(gè)人使用經(jīng)驗(yàn)寫成的用戶手冊(cè)
標(biāo)簽: J-Link 經(jīng)驗(yàn) 用戶手冊(cè)
上傳時(shí)間: 2013-10-07
上傳用戶:hulee
教你如何制作一個(gè)J-Link V8仿真器! 已經(jīng)成功!
標(biāo)簽: J-Link DIY 仿真器
上傳時(shí)間: 2013-10-15
上傳用戶:truth12
片內(nèi)光通信技術(shù)綜述
標(biāo)簽: 光通信 技術(shù)綜述
上傳時(shí)間: 2013-11-19
上傳用戶:kr770906
介紹了限力矩離合器的結(jié)構(gòu)及其摩擦片所使用的油槽結(jié)構(gòu);根據(jù)熱力學(xué)理論,建立溫度場(chǎng)的數(shù)學(xué)模型;計(jì)算了限力矩離合器摩擦片的熱流密度和對(duì)流換熱系數(shù)以及熱流分配系數(shù);建立了考慮油槽結(jié)構(gòu)的摩擦片三維瞬態(tài)熱傳導(dǎo)模型。通過(guò)COMSOL對(duì)摩擦片進(jìn)行熱分析,模擬摩擦片在接合過(guò)程中不同時(shí)刻的瞬態(tài)溫度場(chǎng),得出摩擦片溫度分布規(guī)律,為限矩離合器摩擦片的結(jié)構(gòu)設(shè)計(jì)提供了一定的理論依據(jù)。
標(biāo)簽: COMSOL 限矩離合器 摩擦 分
上傳時(shí)間: 2013-11-22
上傳用戶:czl10052678
無(wú)線感測(cè)器已變得越來(lái)越普及,短期內(nèi)其開(kāi)發(fā)和部署數(shù)量將急遽增加。而無(wú)線通訊技術(shù)的突飛猛進(jìn),也使得智慧型網(wǎng)路中的無(wú)線感測(cè)器能夠緊密互連。此外,系統(tǒng)單晶片(SoC)的密度不斷提高,讓各式各樣的多功能、小尺寸無(wú)線感測(cè)器系統(tǒng)相繼問(wèn)市。儘管如此,工程師仍面臨一個(gè)重大的挑戰(zhàn):即電源消耗。
標(biāo)簽: 能量采集 無(wú)線感測(cè)器
上傳時(shí)間: 2013-10-30
上傳用戶:wojiaohs
設(shè)計(jì)了一種片上系統(tǒng)(SoC)復(fù)位電路。該電路能對(duì)外部輸入信號(hào)進(jìn)行同步化處理以抑制亞穩(wěn)態(tài),采用多級(jí)D觸發(fā)器進(jìn)行濾波提升抗干擾能力,并且控制產(chǎn)生系統(tǒng)所需的復(fù)位時(shí)序以滿足軟硬件協(xié)同設(shè)計(jì)需求。同時(shí),完成了可測(cè)性設(shè)計(jì)(DFT)。基于Xilinx spartan-6 FPGA進(jìn)行了驗(yàn)證。結(jié)果表明該電路可以抑制90 ?滋s以下的外部干擾信號(hào),并能正確產(chǎn)生系統(tǒng)所需的復(fù)位信號(hào)。
標(biāo)簽: 片上系統(tǒng) 復(fù)位電路
上傳時(shí)間: 2014-12-29
上傳用戶:guojin_0704
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1