亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

單片機外圍器件

  • 基于FPGA的調制解調器的研究和設計.rar

    當今電子系統的設計是以大規模FPGA為物理載體的系統芯片的設計,基于FPGA的片上系統可稱為可編程片上系統(SOPC)。SOPC的設計是以知識產權核(IPCore)為基礎,以硬件描述語言為主要設計手段,借助以計算機為平臺的EDA工具進行的。 本文在介紹了FPGA與SOPC相關技術的基礎上,給出了SOPC技術開發調制解調器的方案。在分析設計軟件Matlab/DSP(Digital Signal Processing)。builder以及Quartus Ⅱ開發軟件進行SOPC(System On a Programmable Chip)設計流程后,依據調制解調算法提出了一種基于DSP Builder調制解調器的SOPC實現方案,模塊化的設計方法大大縮短了調制解調器的開發周期。 在SOPC技術開發調制解調器的過程中,用MATLAB/Simulink的圖形方式調用Altera DSP Builder和其他Simulink庫中的圖形模塊(Block)進行系統建模,在Simulink中仿真通過后,利用DSP Builder將Simulink的模型文件(.mdl)轉化成通用的硬件描述語言VHDL文件,從而避免了VHDL語言手動編寫系統的煩瑣過程,將精力集中于算法的優化上。 基于DSP Builder的開發功能,調制解調器電路中的低通濾波器可直接調用FIRIP Core,進一步提高了開發效率。 在進行編譯、仿真調試成功后,經過QuartusⅡ將編譯生成的編程文件下載到ALTERA公司Cyclone Ⅱ系列的FPGA芯片EP2C5F256C6,完成器件編程,從而給出了一種調制解調器的SOPC系統實現方案。

    標簽: FPGA 調制解調器

    上傳時間: 2013-06-24

    上傳用戶:liuchee

  • 基于FPGA的數據采集與處理技術的研究.rar

    目前,數字信號處理廣泛應用于通信、雷達、聲納、語音與圖像處理等領域,信號處理算法理論己趨于成熟,但其具體硬件實現方法卻值得探討。FPGA是近年來廣泛應用的超大規模、超高速的可編程邏輯器件,由于其具有高集成度、高速、可編程等優點,大大推動了數字系統設計的單片化、自動化,縮短了單片數字系統的設計周期、提高了設計的靈活性和可靠性,在超高速信號處理和實時測控方面有非常廣泛的應用。本文對FPGA的數據采集與處理技術進行研究,基于FPGA在數據采樣控制和信號處理方面的高性能和單片系統發展的新熱點,把FPGA作為整個數據采集與處理系統的控制核心。主要研究內容如下: FPGA的單片系統研究。針對數據采集與處理,對FPGA進行選型,設計了基于FPGA的單片系統的結構。把整個控制系統分為三個部分:多通道采樣控制模塊,數據處理模塊,存儲控制模塊。 多通道采樣控制模塊的設計。利用4片AD7506和一片AD7862對64路模擬量進行周期采樣,分別設計了通道選擇控制模塊和A/D轉換控制模塊,并進行了仿真,完成了基于FPGA的多通道采樣控制。 數據處理模塊的設計。FFT算法在數字信號處理中占有重要的地位,因此本文研究了FFT的硬件實現結構,提出了用FPGA實現FFT的一種設計思想,給出了總體實現框圖。分別設計了旋轉因子復數乘法器,碟形運算單元,存儲器,控制器,并分別進行了仿真。重點設計實現了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設計實現了蝶形處理單元中的旋轉因子乘法器,從而提高了蝶形處理器的運算速度,降低了運算復雜度。理論分析和仿真結果表明,狀態機控制器成功地對各個模塊進行了有序、協調的控制。 存儲控制模塊的設計。利用閃存芯片K9K1G08UOA對采集處理后的數據進行存儲,設計了FPGA與閃存的硬件連接,設計了存儲控制模塊。 本文對FFT算法的硬件實現進行了研究,結合單片系統的特點,把整個系統分為多通道采樣控制模塊,數據處理模塊,存儲控制模塊進行設計和仿真。設計采用VHDL編寫程序的源代碼。仿真測試結果表明,此FPGA單片系統可完成對實時信號的高速采集與處理。

    標簽: FPGA 數據采集 處理技術

    上傳時間: 2013-04-24

    上傳用戶:362279997

  • 基于FPGA的JPEG壓縮編碼的研究與實現.rar

    隨著移動終端、多媒體、通信、圖像掃描技術的發展,圖像應用日益廣泛,壓縮編碼技術對圖像處理中大量數據的存儲和傳輸至關重要。同時, FPGA單片規模的不斷擴大,在FPGA芯片內實現復雜的數字信號處理系統也成為現實,因此采用FPGA實現圖像壓縮已成為一種必然趨勢。JPEG靜態圖像壓縮標準應用非常廣泛,是圖像壓縮中主要的標準之一。研究JPEG圖像壓縮在FPGA上的實現,具有廣闊的應用背景。 論文從實際工程應用出發,通過設計圖像壓縮的IP核,完成JPEG壓縮算法在FPGA上的實現。首先闡述JPEG基本模式的壓縮編碼的標準,然后在設計規劃過程中,采用SOC的設計思想,給出整個系統的內部結構、層次劃分,對各個模塊的HDL實現進行詳細的描述,最后完成整體驗證。方案采用了IP核復用的設計技術,基于Xilinx公司本身的IP核,進行了再次開發。在研究JPEG標準的核心算法DCT的基礎上,加以改進,設計了適合器件結構的基于DA算法的DCT變換的IP核。通過結構和算法的優化,提高了速度,減少占用過多的片內資源。 設計基于Xilinx的Virtex- II系列的FPGA的硬件平臺,在ISE7.1中編譯綜合,最后通過Modelsim仿真驗證。分辨率為352×288大小的源圖像,在不同的壓縮等級設置下,均測試通過。仿真驗證的結果表明:基于FPGA的JPEG壓縮編碼占用較少的硬件資源,可在較高的工作頻率下運行,設計在速度和資源利用率方面達到了較優的狀態,能夠滿足一般圖像壓縮的要求。 整個設計可以作為單獨的JPEG編碼芯片也可以作為IP核添加到其他系統中去,具有一定的使用價值。

    標簽: FPGA JPEG 壓縮編碼

    上傳時間: 2013-04-24

    上傳用戶:nairui21

  • 基于FPGA的步進電機正弦波細分驅動器設計.rar

    本文提出了一種基于SOPC 片上可編程的全數字化步進電機控制系統,本系統是以 FPGA 為核心控制器件,將驅動邏輯功能模塊和控制器成功地集成在FPGA 上實現,充分 發揮了硬件邏輯電路對數字信號高速的并行處理能力,可以使步進電機繞組電流細分達到 4096,且細分數可以自動調節,極大地提高了控制精度和驅動器的集成度,減小了驅動器 體積。

    標簽: FPGA 步進電機 正弦波

    上傳時間: 2013-05-21

    上傳用戶:pei5

  • 大功率單片開關電源設計.rar

    0 引言   開關電源具有效率高、重量輕、體積小,穩壓范圍寬等突出優點,從20世紀中期問世以來,發展極其迅猛,在計算機、通信、航天、辦公和家用電器等方面得到了廣泛的應用,大有取代線性穩壓電源之勢。提高電路的集成化是開關電源的追求之一,對中小功率開關電源來說是實現單片集成化。開關集成穩壓器是指將控制電路、功率開關管和保護電路等集成在一個芯片內,而由開關集成穩壓器構成的開關電源就稱之為單片開關電源。

    標簽: 大功率 單片開關 電源設計

    上傳時間: 2013-04-24

    上傳用戶:zl5712176

  • 實用電子電路設計與調試.zip

    本書對常用電子電路的設計和調試方法進行了介紹。其中包括分立元件放大電路,集成運放應用電路,波形產生、轉換電路,功放電路,常用光電子器件應用電路,電源電路,數字電路和單片機應用電路的設計與調試等。對各種電路的構成、各元器件功用作簡要介紹,對每一元器件選擇給出估算公式或經驗數據,使之選擇有依據。把重點放在集成電路包括單片集成測量放大器、集成光電隔離放大器、集成有源濾波器等集成電路的應用設計上。由簡到繁、由易到難列舉了大量的實用電路設計和綜合應用設計示例。   本書通俗易懂。讀者通過本書的學習,對電子電路設計與調試有一清晰的思路,培養電子電路設計能力和調試能力。本書對大、中專電類專業高年級學生和工程技術人員是有實用價值的參考書,也可作為高校相關專業的教材和課程設計、畢業設計參考書。

    標簽: zip 實用電子電路 調試

    上傳時間: 2013-04-24

    上傳用戶:15528028198

  • 基于FPGA的出租車計費器設計.rar

    本文介紹了一種采用單片FPGA 芯片進行出租車計費器的設計方法,主要闡述如何使用新興的EDA 器件取代傳統的電子設計方法,利用FPGA 的可編程性,簡潔而又多變的設計方法,縮短了研發周期,同時使出租車計費器體積更小功能更強大。本設計不僅實現了出租車計費器所需的一些基本功能,同時考慮到出租車行業的一些特殊性,更注重了把一些新的思路加入到設計中。主要包括采用了FPGA 芯片,使用VHDL 語言進行編程,使其具有了更強的移植性,更加利于產品升級;利用LCD 液晶顯示取代了傳統的LED顯示,使其在顯示時更靈活多變,可以按需要改變顯示內容而不拘泥于硬件; 靈活的計價標準設定使得油價波動等成本因數和出租車價格聯動成為可能; 同時也增加了統計功能、密碼設定、超速警報、路橋費等新的功能使得本設計更加具有實用價值。

    標簽: FPGA 出租車計費器

    上傳時間: 2013-05-25

    上傳用戶:wyc199288

  • GAL器件的開發與應用.rar

    GAL器件的開發與應用.rar GAL器件的開發與應用.rar

    標簽: GAL 器件

    上傳時間: 2013-07-14

    上傳用戶:feichengweoayauya

  • USB接口引擎的軟核設計與FPGA兌現.rar

    USB(UniversalSerialBus,通用串行總線)是當今消費電子產品和儀器設備中應用最廣的接口協議之一,然而目前國內的USB芯片只有極少數幾款,產品研究善處于起步階段,絕大部分產品主要由國外的IC設計芯片廠商如Cypress、NEC等一些國際著名公司提供。因而,如果能夠自主開發設計USB芯片以替代國外同類產品,將會有很好的市場前景和利潤空間。 本論文課題是針對基于FPGA(FieldProgrammableGateArray,現場可編程門陣列器件)的數字電子產品應用設計一種實際可復用的USB接口引擎軟核。該軟核主要是用于處理USB標準協議包的通信處理,通過外接MCU(MultipointControlUnit,微控制器)就可以實現完整的USB接口通訊功能。它的功能相當于一些USB引擎的專用芯片如:Philips的PDIUSBD12等,其優點是結構簡單、靈活性高、復用設計方便。 功能仿真和綜合測試結果顯示本論文所設計的接口引擎軟核符合設計要求,并且軟核的性能和市場上同類產品基本一致。本論文的創新之處在于:1、從可配置性角度出發設計了低速、全速、高速三種可選模式;2、支持最多31個可配置端點;3、采用了可綜合、可移植的RTL(RegisterTransferLevel,寄存器傳輸級)代碼設計規則,同時也開發了可綜合的驗證測試代碼;4、完全由硬件實現USB通信功能。

    標簽: FPGA USB 接口

    上傳時間: 2013-07-18

    上傳用戶:JasonC

  • 基于單片FPGA的雷達處理機實現

    根據雷達、圖像、通信等領域對信號高速處理的要求,研究人員正尋求新的高速的數字信號處理實現方法,以滿足這種高速地處理數據的需要。 本文對單片FPGA的雷達處理機實現進行了研究。文章根據線性調頻信號脈沖壓縮理論,選擇合適的加窗函數,對線性調頻信號進行脈沖壓縮,得出仿真結果;完成了雷達信號處理部分的PCB制版;確定了與其他PCB板之間的接口關系;編寫了FPGA程序,采用DA算法并根據FIR原理實現32階濾波器,進行了脈沖壓縮處理?! ?/p>

    標簽: FPGA 雷達 處理機

    上傳時間: 2013-04-24

    上傳用戶:suonidaoke

主站蜘蛛池模板: 定边县| 呼伦贝尔市| 旅游| 含山县| 郓城县| 伊宁市| 类乌齐县| 龙江县| 东莞市| 从江县| 上高县| 万全县| 扎赉特旗| 临桂县| 西乌| 乌拉特前旗| 特克斯县| 定陶县| 梅河口市| 德阳市| 西林县| 息烽县| 万载县| 南丰县| 驻马店市| 灌阳县| 巴青县| 黄梅县| 太原市| 富裕县| 佳木斯市| 张家港市| 武城县| 乌鲁木齐县| 大田县| 昔阳县| 阿瓦提县| 磐安县| 柳州市| 棋牌| 浮梁县|