以兩片由TI 公司生產(chǎn)的數(shù)字信號處理器TMS320C6203B 為核心,用可編程邏輯陣列CPLD 進(jìn)行邏輯控
制,采用現(xiàn)場可編程門陣列FPGA 作圖像的預(yù)處理和進(jìn)行雙數(shù)字信號處理器(DSP) 之間的通訊,實(shí)現(xiàn)了實(shí)時相關(guān)的圖像
處理。此系統(tǒng)實(shí)時性好,可直接利用數(shù)字圖像的灰度特征,在低信噪比的情況下目標(biāo)跟蹤點(diǎn)漂移小,目標(biāo)跟蹤能夠較好
地適應(yīng)不同灰度分布的背景。
標(biāo)簽:
C6203
6203B
320C
6203
上傳時間:
2016-05-11
上傳用戶:kytqcool