亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

單片機通信

  • 串口通信程序.rar

    串口通信串口通信串口通信串口通信串口通信串口通信串口通信串口通信串口通信串口通信

    標簽: 串口通信 程序

    上傳時間: 2013-05-20

    上傳用戶:netwolf

  • 射頻與微波功率放大器設計.rar

    本書主要闡述設計射頻與微波功率放大器所需的理論、方法、設計技巧,以及將分析計算與計算機輔助設計相結合的優化設計方法。這些方法提高了設計效率,縮短了設計周期。本書內容覆蓋非線性電路設計方法、非線性主動設備建模、阻抗匹配、功率合成器、阻抗變換器、定向耦合器、高效率的功率放大器設計、寬帶功率放大器及通信系統中的功率放大器設計。  本書適合從事射頻與微波動功率放大器設計的工程師、研究人員及高校相關專業的師生閱讀。 作者簡介 Andrei Grebennikov是M/A—COM TYCO電子部門首席理論設計工程師,他曾經任教于澳大利亞Linz大學、新加坡微電子學院、莫斯科通信和信息技術大學。他目前正在講授研究班課程,在該班上,本書作為國際微波年會論文集。 目錄 第1章 雙口網絡參數  1.1 傳統的網絡參數  1.2 散射參數  1.3 雙口網絡參數間轉換  1.4 雙口網絡的互相連接  1.5 實際的雙口電路   1.5.1 單元件網絡   1.5.2 π形和T形網絡  1.6 具有公共端口的三口網絡  1.7 傳輸線  參考文獻 第2章 非線性電路設計方法  2.1 頻域分析   2.1.1 三角恒等式法   2.1.2 分段線性近似法   2.1.3 貝塞爾函數法  2.2 時域分析  2.3 NewtOn.Raphscm算法  2.4 準線性法  2.5 諧波平衡法  參考文獻 第3章 非線性有源器件模型  3.1 功率MOSFET管   3.1.1 小信號等效電路   3.1.2 等效電路元件的確定   3.1.3 非線性I—V模型   3.1.4 非線性C.V模型   3.1.5 電荷守恒   3.1.6 柵一源電阻   3.1.7 溫度依賴性  3.2 GaAs MESFET和HEMT管   3.2.1 小信號等效電路   3.2.2 等效電路元件的確定   3.2.3 CIJrtice平方非線性模型   3.2.4 Curtice.Ettenberg立方非線性模型   3.2.5 Materka—Kacprzak非線性模型   3.2.6 Raytheon(Statz等)非線性模型   3.2.7 rrriQuint非線性模型   3.2.8 Chalmers(Angek)v)非線性模型   3.2.9 IAF(Bemth)非線性模型   3.2.10 模型選擇  3.3 BJT和HBT汀管   3.3.1 小信號等效電路   3.3.2 等效電路中元件的確定   3.3.3 本征z形電路與T形電路拓撲之間的等效互換   3.3.4 非線性雙極器件模型  參考文獻 第4章 阻抗匹配  4.1 主要原理  4.2 Smith圓圖  4.3 集中參數的匹配   4.3.1 雙極UHF功率放大器   4.3.2 M0SFET VHF高功率放大器  4.4 使用傳輸線匹配   4.4.1 窄帶功率放大器設計   4.4.2 寬帶高功率放大器設計  4.5 傳輸線類型   4.5.1 同軸線   4.5.2 帶狀線   4.5.3 微帶線   4.5.4 槽線   4.5.5 共面波導  參考文獻 第5章 功率合成器、阻抗變換器和定向耦合器  5.1 基本特性  5.2 三口網絡  5.3 四口網絡  5.4 同軸電纜變換器和合成器  5.5 wilkinson功率分配器  5.6 微波混合橋  5.7 耦合線定向耦合器  參考文獻 第6章 功率放大器設計基礎  6.1 主要特性  6.2 增益和穩定性  6.3 穩定電路技術   6.3.1 BJT潛在不穩定的頻域   6.3.2 MOSFET潛在不穩定的頻域   6.3.3 一些穩定電路的例子  6.4 線性度  6.5 基本的工作類別:A、AB、B和C類  6.6 直流偏置  6.7 推挽放大器  6.8 RF和微波功率放大器的實際外形  參考文獻 第7章 高效率功率放大器設計  7.1 B類過激勵  7.2 F類電路設計  7.3 逆F類  7.4 具有并聯電容的E類  7.5 具有并聯電路的E類  7.6 具有傳輸線的E類  7.7 寬帶E類電路設計  7.8 實際的高效率RF和微波功率放大器  參考文獻 第8章 寬帶功率放大器  8.1 Bode—Fan0準則  8.2 具有集中元件的匹配網絡  8.3 使用混合集中和分布元件的匹配網絡  8.4 具有傳輸線的匹配網絡    8.5 有耗匹配網絡  8.6 實際設計一瞥  參考文獻 第9章 通信系統中的功率放大器設計  9.1 Kahn包絡分離和恢復技術  9.2 包絡跟蹤  9.3 異相功率放大器  9.4 Doherty功率放大器方案  9.5 開關模式和雙途徑功率放大器  9.6 前饋線性化技術  9.7 預失真線性化技術  9.8 手持機應用的單片cMOS和HBT功率放大器  參考文獻

    標簽: 射頻 微波功率 放大器設計

    上傳時間: 2013-04-24

    上傳用戶:W51631

  • 485通信仿真源碼.rar

    關于485通信的一些資料 和自己寫的一個仿真 三機通訊(一個主機,2個從機)

    標簽: 485 通信 仿真

    上傳時間: 2013-06-18

    上傳用戶:gzming

  • GSM數字移動通信系統培訓教材.rar

    通信技術新手入門資料,手機軟件開發 GSM數字移動通信系統培訓教材.pdf

    標簽: GSM 數字移動 培訓教材

    上傳時間: 2013-04-24

    上傳用戶:西伯利亞狼

  • 通信電路.rar

    通信電路,主要為高頻電路,發射電路、接受電路、高頻放大、功率放大等電路。

    標簽: 通信電路

    上傳時間: 2013-06-14

    上傳用戶:zsjinju

  • 基于FPGA和DSP的實時圖像處理系統設計.rar

    數字信息時代帶來了“信息大爆炸”,使數據量大增,而數字圖像數據更是如此,如果不對圖像數據進行有效的壓縮,那么圖像信息的存儲與傳輸將無法進行。顯然,尋求一種高效的圖像壓縮系統具有很大的現實意義。 本文基于大規模現場可編程邏輯陣列(FPGA)和高速數字信號處理器(DSP)協同作業,來完成實時圖像處理的系統設計。出于對系統設計上的性能和功耗方面的考慮,系統中FPGA 選用的是ALTERA公司的Cyclone系列芯片EP1C12Q240C8,DSP選用的是TI公司的55x系列芯片TMS320VC5502。該系統集圖像采集、壓縮、顯示和存儲功能于一體,其中DSP為主處理器負責圖像處理,FPGA為協處理器負責系統的所有數字邏輯控制。FPGA和DSP的工作之間形成流水,并且借助于一片雙口RAM(CY7C025AV-15AI)完成兩者的通訊。結合FPGA和DSP自身的特點,本文提出一種新穎的信息通信方式,借助于一片雙口RAM,其內部按其存儲空間等分兩塊,利用乒乓技術完成對高速實時的圖像數據緩沖。 該系統從視頻采集、傳輸、壓縮到圖像存儲等整個過程的工作,分別由FPGA和DSP承擔。充分考慮到它們自身的優缺點,在滿足系統實時性要求的同時,結構靈活,便于以后的擴展與升級。結果表明,在TMS320VC5502實現了對采集圖像的JPEG壓縮,效果良好且滿足了實時性的要求,因此系統的功能得到了總體上的驗證。 關鍵詞:圖像處理;FPGA;DSP;JPEG

    標簽: FPGA DSP 實時圖像

    上傳時間: 2013-06-11

    上傳用戶:hjshhyy

  • 基于FPGA通信原理實驗系統的研究.rar

    通信與信息技術行業飛速發展,已成為我國支柱產業之一。隨著該行業的迅速發展,社會對具備實際動手能力人才的需求也不斷增加,高校通信教學改革勢在必行。在最初的通信原理實驗設備中每個實驗獨立占用一塊硬件資源,隨著EDA技術的發展,實驗設備廠商將CPLD/FPGA技術作為獨立的一項實驗內容,加入到通信原理實驗設備中。FPGA技術具備集成度高、速度快和現場可編程的優勢,適合高集成度和高速的時序運算。本文總結現有通信原理實驗設備的優缺點,采用FPGA技術設計出集驗證性和設計性于一體,具備較高的綜合性和系統性的通信原理實驗系統。  本系統提供了一個開放性的硬件、軟件平臺,從培養學生實際動手能力出發,利用FPGA在通用的硬件上實現所有實驗內容。學生在本系統上除了能完成已固化的實驗內容,還可以實現電子設計開發和驗證。這對培養學生的實踐能力大有裨益。  本文結合數字通信系統基本模型,把基于FPGA的通信原理實驗系統劃分為信號源模塊、發送端模塊、信道仿真模塊、接收端模塊和同步模塊幾部分。其中,模擬信號源采用DDS技術,能夠生成非常高的頻率精度,可作為任意波形發生器。發送端和接收端模塊結合到一起組成多體制調制解調器,形成多頻段、多波形的軟件無線電系統。載波同步采用全數字COSTAS環提取技術,具備良好的載波跟蹤特性,利用對載波相位不敏感 的Gardner算法跟蹤位同步信號。  本文首先介紹了通信原理實驗系統的研究現狀和意義;然后根據通信系統模型從《通信原理》各個章節中提煉出各模塊的實驗內容,分別列出各實驗的數字化實現模型;繼而根據各模塊資源需求選取合適FPGA芯片,并給出硬件設計方案;最后,給出各模塊在FPGA上具體實現過程、系統測試結果及分析。測試和實際運行結果表明設計方法正確,且功能和技術指標滿足設計要求。 關鍵詞:通信原理,實驗系統,FPGA,DDS,多體制調制解調,全數字COSTAS環,位同步

    標簽: FPGA 通信原理 實驗系統

    上傳時間: 2013-07-07

    上傳用戶:evil

  • TCN多功能車輛通信總線的FPGA設計.rar

    隨著列車自動化控制和現場總線技術的發展,基于分布式控制系統的列車通信網絡技術TCN(IEC-61375)在現代高速列車上得到廣泛應用。TCN協議將列車通信網絡分為絞線式列車總線WTB和多功能車輛總線MVB,其中WTB實現對開式列車中的互聯車輛間的數據傳輸和通信,MVB實現車載設備的協同工作和互相交換信息。 本文介紹了國內外列車通信網絡的發展情況和各自優勢,分析了MVB一類設備底層協議。研究利用FPGA實現MVB控制芯片MVBC,用ARM作為微處理器實現MVB一類設備的嵌入式解決方案。其中,在FPGA芯片中主要采用自頂向下的設計方法,RLT硬件描述語言實現MVB控制芯片MVBC一類設備的主要功能,包括幀編碼器、幀解碼器和邏輯接口單元。ARM主要完成了軟件程序的編寫和實時操作系統的移植。在eCos實時操作系統上,完成了驅動和上層應用程序,包括端口初始化、端口配置、幀收發指令和報文分析。 為了驗證設計的正確性,在設計的硬件平臺基礎上,搭建了MVB通信網絡的最小系統,對網絡進行系統功能測試。測試結果表明:設計方案正確,達到了設計的預期要求。

    標簽: FPGA TCN 多功能

    上傳時間: 2013-08-03

    上傳用戶:bruce5996

  • FPGA內全數字延時鎖相環的設計.rar

    現場可編程門陣列(FPGA)的發展已經有二十多年,從最初的1200門發展到了目前數百萬門至上千萬門的單片FPGA芯片。現在,FPGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統性能的重要因素。目前,為了消除FPGA芯片內的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(DLL)和鎖相環(PLL)兩種方法,而其各自又分為數字設計和模擬設計。雖然用模擬的方法實現的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設計難易程度以及可復用性等多方面考慮,我們更愿意采用數字的方法來實現。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎,對全數字延時鎖相環(DLL)電路進行分析研究和設計,在此基礎上設計出具有自主知識產權的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設計、晶體管級電路設計和仿真以及最后對設計好的電路仿真分析、電路的優化等做了大量的工作,通過比較DLL與PLL、數字DLL與模擬DLL,深入的分析了全數字DLL模塊電路組成結構和工作原理,設計出了符合指標要求的全數字DLL模塊電路,為開發自我知識產權的FPGA奠定了堅實的基礎。 本文先簡要介紹FPGA及其時鐘管理技術的發展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優劣。接著詳細論述了DLL模塊及各部分電路的工作原理和電路的設計考慮,給出了全數字DLL整體架構設計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應用參數。在設計中,用Verilog-XL對部分電路進行數字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設計采用TSMC0.18μmCMOS工藝庫建模,設計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達到了國外同類產品的相應指標。最后完成了輸出電路設計,可以實現時鐘占空比調節,2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。

    標簽: FPGA 全數字 延時

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

  • 基于FPGA的小型CPU中通信協議的研究及IPCore的開發.rar

    FPGA作為新一代集成電路的出現,引起了數字電路設計的巨大變革。隨著FPGA工藝的不斷更新與改善,越來越多的用戶與設計公司開始使用FPGA進行系統開發,因此,PFAG的市場需求也越來越高,從而使得FPGA的集成電路板的工藝發展也越來越先進,在如此良性循環下,不久的將來,FPGA可以主領集成電路設計領域。正是由于FPGA有著如此巨大的發展前景與市場吸引力,因此,本文采用FPGA作為電路設計的首選。 @@ 隨著FPGA的開發技術日趨簡單化、軟件化,從面向硬件語言的VHDL、VerilogHDL設計語言,到現在面向對象的System Verilog、SystemC設計語言,硬件設計語言開始向高級語言發展。作為一個軟件設計人員,會很容易接受面向對象的語言。現在軟件的設計中,算法處理的瓶頸就是速度的問題,如果采用專用的硬件電路,可以解決這個問題,本文在第一章第二節詳細介紹了軟硬結合的開發優勢。另外,在第一章中還介紹了知識產權核心(IP Core)的發展與前景,特別是IP Core中軟核的設計與開發,許多FGPA的開發公司開始爭奪軟核的開發市場。 @@ 數字電路設計中最長遇到的就是通信的問題,而每一種通信方式都有自己的協議規范。在CPU的設計中,由于需要高速的處理速度,因此其內部都是用并行總線進行通信,但是由于集成電路資源的問題,不可能所有的外部設備都要用并行總線進行通信,因此其外部通信就需要進行串行傳輸。又因為需要連接的外部設備的不同,因此就需要使用不同的串行通信接口。本文主要介紹了小型CPU中常用的三種通信協議,那就是SPI、I2C、UART。除了分別論述了各自的通信原理外,本文還特別介紹了一個小型CPU的內部構造,以及這三個通信協議在CPU中所處的位置。 @@ 在硬件的設計開發中,由于集成電路本身的特殊性,其開發流程也相對的復雜。本文由于篇幅的問題,只對總的開發流程作了簡要的介紹,并且將其中最復雜但是又很重要的靜態時序分析進行了詳細的論述。在通信協議的開發中,需要注意接口的設計、時序的分析、驗證環境的搭建等,因此,本文以SPI數據通信協議的設計作為一個開發范例,從協議功能的研究到最后的驗證測試,將FPGA 的開發流程與關鍵技術等以實例的方式進行了詳細的論述。在SPI通信協議的開發中,不僅對協議進行了詳細的功能分析,而且對架構中的每個模塊的設計都進行了詳細的論述。@@關鍵詞:FPGA;SPI;I2C;UART;靜態時序分析;驗證環境

    標簽: IPCore FPGA CPU

    上傳時間: 2013-04-24

    上傳用戶:vvbvvb123

主站蜘蛛池模板: 岐山县| 新竹县| 文山县| 蕲春县| 琼结县| 罗江县| 郴州市| 台江县| 正蓝旗| 东城区| 平安县| 拜城县| 犍为县| 宁阳县| 衡水市| 长宁区| 江都市| 秦安县| 彰化市| 丰宁| 西华县| 峡江县| 寻甸| 五大连池市| 苏尼特左旗| 丁青县| 佛教| 铜山县| 麻城市| 望城县| 大石桥市| 望江县| 阳信县| 黑水县| 蒲城县| 龙海市| 阿拉尔市| 酒泉市| 普兰店市| 泸州市| 武邑县|