通過對速率方程的數(shù)值求解,得到二極管泵浦調(diào)Q固體激光器的性能參數(shù),即由激光器的結(jié)構(gòu)參數(shù)和泵浦參數(shù),求解出激光器的輸出參數(shù)。然后將其求解得到的輸出與設(shè)計要求的激光器輸出進(jìn)行比較,由此對輸入的結(jié)構(gòu)參數(shù)和泵浦參數(shù)進(jìn)行反復(fù)調(diào)整,直至最終輸出參數(shù)滿足設(shè)計要求的誤差.
上傳時間: 2013-11-06
上傳用戶:wenwiang
研究了一種利用corid 算法的矢量及旋轉(zhuǎn)模式對載波同步中相位偏移進(jìn)行估計并校正的方法.設(shè)計并實現(xiàn)了基于corid 算法的數(shù)字鎖相環(huán).通過仿真驗證了設(shè)計的有效性和高效性.
標(biāo)簽: 載波同步 設(shè)計方案 鎖相環(huán)
上傳時間: 2013-11-21
上傳用戶:吾學(xué)吾舞
分析了調(diào)幅信號和載波信號之間的相位差與調(diào)制信號的極性的對應(yīng)關(guān)系,得出了相敏檢波電路輸出電壓的極性與調(diào)制信號的極性有對應(yīng)關(guān)系的結(jié)論。為了驗證相敏檢波電路的這一特性,給出3 個電路方案,分別選用理想元件和實際元件,采用Multisim 對其進(jìn)行仿真實驗,直觀形象地演示了相敏檢波電路的鑒相特性,是傳統(tǒng)的實際操作實驗所不可比擬的。關(guān)鍵詞:相敏檢波;鑒相特性;Multisim;電路仿真 Abstract : The corresponding relation between modulation signal polarity and difference phases of amplitudemodulated signal and the carrier signal ,the polarity of phase2sensitive detecting circuit output voltage and the polarity of modulation signal are correspondent . In order to verify this characteristic ,three elect ric circuit s plans are produced ,idea element s and actual element s are selected respectively. Using Multisim to carry on a simulation experiment ,and then demonst rating the phase detecting characteristic of the phase sensitive circuit vividly and directly. Which is t raditional practical experience cannot be com pared.Keywords :phase sensitive detection ;phase2detecting characteristic ;Multisim;circuit simulation
上傳時間: 2013-11-23
上傳用戶:guanhuihong
電子學(xué)名詞1、 電阻率---又叫電阻系數(shù)或叫比電阻。是衡量物質(zhì)導(dǎo)電性能好壞的一個物理量,以字母ρ表示,單位為歐姆*毫米平方/米。在數(shù)值上等于用那種物質(zhì)做的長1米截面積為1平方毫米的導(dǎo)線,在溫度20C時的電阻值,電阻率越大,導(dǎo)電性能越低。則物質(zhì)的電阻率隨溫度而變化的物理量,其數(shù)值等于溫度每升高1C時,電阻率的增加與原來的電阻電阻率的比值,通常以字母α表示,單位為1/C。2、 電阻的溫度系數(shù)----表示物質(zhì)的電阻率隨溫度而變化的物理量,其數(shù)值等于溫度每升高1C時,電阻率的增加量與原來的電阻率的比值,通常以字母α表示,單位為1/C。3、 電導(dǎo)----物體傳導(dǎo)電流的本領(lǐng)叫做電導(dǎo)。在直流電路里,電導(dǎo)的數(shù)值就是電阻值的倒數(shù),以字母ɡ表示,單位為歐姆。4、 電導(dǎo)率----又叫電導(dǎo)系數(shù),也是衡量物質(zhì)導(dǎo)電性能好壞的一個物理量。大小在數(shù)值上是電阻率的倒數(shù),以字母γ表示,單位為米/歐姆*毫米平方。5、 電動勢----電路中因其他形式的能量轉(zhuǎn)換為電能所引起的電位差,叫做電動勢或者簡稱電勢。用字母E表示,單位為伏特。6、 自感----當(dāng)閉合回路中的電流發(fā)生變化時,則由這電流所產(chǎn)生的穿過回路本身磁通也發(fā)生變化,因此在回路中也將感應(yīng)電動勢,這現(xiàn)象稱為自感現(xiàn)象,這種感應(yīng)電動勢叫自感電動勢。7、 互感----如果有兩只線圈互相靠近,則其中第一只線圈中電流所產(chǎn)生的磁通有一部分與第二只線圈相環(huán)鏈。當(dāng)?shù)谝痪€圈中電流發(fā)生變化時,則其與第二只線圈環(huán)鏈的磁通也發(fā)生變化,在第二只線圈中產(chǎn)生感應(yīng)電動勢。這種現(xiàn)象叫做互感現(xiàn)象。8、 電感----自感與互感的統(tǒng)稱。9、 感抗----交流電流過具有電感的電路時,電感有阻礙交流電流過的作用,這種作用叫做感抗,以Lx表示,Lx=2πfL。10、容抗----交流電流過具有電容的電路時,電容有阻礙交流電流過的作用,這種作用叫做容抗,以Cx表示,Cx=1/12πfc。11、脈動電流----大小隨時間變化而方向不變的電流,叫做脈動電流。12、振幅----交變電流在一個周期內(nèi)出現(xiàn)的最大值叫振幅。13、平均值----交變電流的平均值是指在某段時間內(nèi)流過電路的總電荷與該段時間的比值。正弦量的平均值通常指正半周內(nèi)的平均值,它與振幅值的關(guān)系:平均值=0.637*振幅值。14、有效值----在兩個相同的電阻器件中,分別通過直流電和交流電,如果經(jīng)過同一時間,它們發(fā)出的熱量相等,那么就把此直流電的大小作為此交流電的有效值。正弦電流的有效值等于其最大值的0.707倍。15、有功功率----又叫平均功率。交流電的瞬時功率不是一個恒定值,功率在一個周期內(nèi)的平均值叫做有功功率,它是指在電路中電阻部分所消耗的功率,以字母P表示,單位瓦特。16、視在功率----在具有電阻和電抗的電路內(nèi),電壓與電流的乘積叫做視在功率,用字母Ps來表示,單位為瓦特。17、無功功率----在具有電感和電容的電路里,這些儲能元件在半周期的時間里把電源能量變成磁場(或電場)的能量存起來,在另半周期的時間里對已存的磁場(或電場)能量送還給電源。它們只是與電源進(jìn)行能量交換,并沒有真正消耗能量。我們把與電源交換能量的速率的振幅值叫做無功功率。用字母Q表示,單位為芝。
標(biāo)簽: 電子學(xué)
上傳時間: 2013-11-23
上傳用戶:zhoujunzhen
摘要: 介紹了時鐘分相技術(shù)并討論了時鐘分相技術(shù)在高速數(shù)字電路設(shè)計中的作用。 關(guān)鍵詞: 時鐘分相技術(shù); 應(yīng)用 中圖分類號: TN 79 文獻(xiàn)標(biāo)識碼:A 文章編號: 025820934 (2000) 0620437203 時鐘是高速數(shù)字電路設(shè)計的關(guān)鍵技術(shù)之一, 系統(tǒng)時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現(xiàn)代電子系統(tǒng)對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設(shè)計上面。但隨著系統(tǒng)時鐘頻率的升高。我們的系統(tǒng)設(shè)計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串?dāng)_(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設(shè)計提出了更高的要求: 我們應(yīng)引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統(tǒng)時鐘高于100MHz 的情況下, 應(yīng)使用高速芯片來達(dá)到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統(tǒng)所需要的電流增大, 發(fā) 熱量增多, 對系統(tǒng)的穩(wěn)定性和集成度有不利的影響。 4) 高頻時鐘相應(yīng)的電磁輻射(EM I) 比較嚴(yán)重。 所以在高速數(shù)字系統(tǒng)設(shè)計中對高頻時鐘信號的處理應(yīng)格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術(shù), 以低頻的時鐘實現(xiàn)高頻的處 理。 1 時鐘分相技術(shù) 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術(shù), 就是把 時鐘周期的多個相位都加以利用, 以達(dá)到更高的時間分辨。在通常的設(shè)計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統(tǒng)的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統(tǒng)的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達(dá)到時鐘分相的目的。用這種方法產(chǎn)生的相位差不夠準(zhǔn)確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現(xiàn)高精度的時間分辨。 近年來半導(dǎo)體技術(shù)的發(fā)展, 使高質(zhì)量的分相功能在一 片芯片內(nèi)實現(xiàn)成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優(yōu)異的時鐘 芯片。這些芯片的出現(xiàn), 大大促進(jìn)了時鐘分相技術(shù)在實際電 路中的應(yīng)用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設(shè)計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(huán)(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進(jìn)行分相, 就可獲得高穩(wěn)定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應(yīng)用的實例加以說明。2 應(yīng)用實例 2. 1 應(yīng)用在接入網(wǎng)中 在通訊系統(tǒng)中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數(shù)據(jù), 與其同步的時鐘信號并不傳輸。 但本地接收到數(shù)據(jù)時, 為了準(zhǔn)確地獲取 數(shù)據(jù), 必須得到數(shù)據(jù)時鐘, 即要獲取與數(shù) 據(jù)同步的時鐘信號。在接入網(wǎng)中, 數(shù)據(jù)傳 輸?shù)慕Y(jié)構(gòu)如圖2 所示。 數(shù)據(jù)以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數(shù)據(jù) 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應(yīng)該達(dá)到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統(tǒng)時鐘頻率應(yīng)在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統(tǒng)設(shè)計帶來很多的困擾。 我們在這里使用鎖相環(huán)和時鐘分相技術(shù), 將一個16MHz 晶振作為時鐘源, 經(jīng)過鎖相環(huán) 89429 升頻得到68MHz 的時鐘, 再經(jīng)過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數(shù)據(jù)同步性最好的一個。選擇的依據(jù)是: 在每個數(shù)據(jù)幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數(shù)據(jù), 如果經(jīng)某個時鐘鎖存后的數(shù)據(jù)在這個指定位置最先檢測出這 個KWD, 就認(rèn)為下一相位的時鐘與數(shù)據(jù)的同步性最好(相關(guān))。 根據(jù)這個判別原理, 我們設(shè)計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環(huán)89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數(shù)據(jù)進(jìn)行移位, 將移位的數(shù)據(jù)與KWD 作比較, 若至少有7bit 符合, 則認(rèn)為檢 出了KWD。將4 路相關(guān)器的結(jié)果經(jīng)過優(yōu)先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產(chǎn)的 S4405 芯片, 對68MHz 的時鐘進(jìn)行了4 分 相, 成功地實現(xiàn)了同步時鐘的獲取, 這部分 電路目前已實際地應(yīng)用在某通訊系統(tǒng)的接 入網(wǎng)中。 2. 2 高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用 高速、高精度的模擬- 數(shù)字變換 (ADC) 一直是高速數(shù)據(jù)采集系統(tǒng)的關(guān)鍵部 分。高速的ADC 價格昂貴, 而且系統(tǒng)設(shè)計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術(shù)應(yīng)用于采集系統(tǒng) ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產(chǎn)生的相位不準(zhǔn)確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產(chǎn)生較 大的孔徑晃動(Aperture J itters) , 無法達(dá)到很 好的時間分辨。 現(xiàn)在使用時鐘分相芯片, 我們可以把分相 技術(shù)應(yīng)用在高速數(shù)據(jù)采集系統(tǒng)中: 以4 分相后 圖6 分相技術(shù)提高系統(tǒng)的數(shù)據(jù)采集率 的80MHz 采樣時鐘分別作為ADC 的 轉(zhuǎn)換時鐘, 對模擬信號進(jìn)行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經(jīng)過 緩沖、調(diào)理, 送入ADC 進(jìn)行模數(shù)轉(zhuǎn)換, 采集到的數(shù)據(jù)寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數(shù) 據(jù)重組, 可以使系統(tǒng)時鐘為80MHz 的采 集系統(tǒng)達(dá)到320MHz 數(shù)據(jù)采集率(如圖6 所示)。 3 總結(jié) 靈活地運用時鐘分相技術(shù), 可以有效地用低頻時鐘實現(xiàn)相當(dāng)于高頻時鐘的時間性能, 并 避免了高速數(shù)字電路設(shè)計中一些問題, 降低了系統(tǒng)設(shè)計的難度。
標(biāo)簽: 時鐘 分相 技術(shù)應(yīng)用
上傳時間: 2013-12-17
上傳用戶:xg262122
用ad9850激勵的鎖相環(huán)頻率合成器山東省濟(jì)南市M0P44 部隊Q04::00R 司朝良摘要! 提出了一種ad9850和ad9850相結(jié)合的頻率合成方案! 介紹了ad9850芯片ad9850的基本工作原理" 性能特點及引腳功能! 給出了以1!2345 作為參考信號源的鎖相環(huán)頻率合成器實例! 并對該頻率合成器的硬件電路和軟件編程進(jìn)行了簡要說明#關(guān)鍵詞! !!" 鎖相環(huán)頻率合成器數(shù)據(jù)寄存器
標(biāo)簽: 9850 ad 鎖相環(huán) 激勵
上傳時間: 2013-10-18
上傳用戶:hehuaiyu
為了提高交錯并聯(lián)變換器的性能,對四相交錯并聯(lián)雙向DC/DC變換器中不對稱耦合電感進(jìn)行分析,推導(dǎo)出等效穩(wěn)態(tài)電感和等效暫態(tài)電感的數(shù)學(xué)表達(dá)式。結(jié)合提出的耦合電感結(jié)構(gòu)進(jìn)行不對稱耦合電感對稱化研究。通過Saber和3D Maxwell軟件進(jìn)行仿真驗證和樣機(jī)實驗,驗證了理論分析和仿真結(jié)果的正確性。
標(biāo)簽: 交錯并聯(lián) 變換器 耦合電感 對稱
上傳時間: 2013-10-19
上傳用戶:wangfei22
電流型PWM整流器因其良好的功率因數(shù)和直流電流源特性,可望在某些場合取代產(chǎn)生大量諧波的二極管或晶閘管相控整流裝置,但是由于其本身的強(qiáng)耦合非線性特性,使得變流器常采用復(fù)雜的直接電流控制策略,從而使控制器的設(shè)計非常復(fù)雜。文中提出一種改進(jìn)的基于d-q坐標(biāo)系的間接電流控制方法,在電網(wǎng)電壓平衡情況下,通過解耦控制,能獲得線性的動態(tài)響應(yīng)。
標(biāo)簽: PWM 電流型 整流器 制器設(shè)計
上傳時間: 2014-12-24
上傳用戶:asaqq
一種單相電路無功電流實時檢測新方法的研究
上傳時間: 2013-10-28
上傳用戶:穿著衣服的大衛(wèi)
在汽車、工業(yè)和電信行業(yè)的設(shè)計師當(dāng)中,使用高功率升壓型轉(zhuǎn)換器的現(xiàn)像正變得越來越普遍。當(dāng)需要 300W 或更高的功率時,必須在功率器件中實現(xiàn)高效率 (低功率損耗),以免除增設(shè)龐大散熱器和采用強(qiáng)迫通風(fēng)冷卻的需要
標(biāo)簽: 348W 升壓型轉(zhuǎn)換器 功率 散熱器
上傳時間: 2014-12-01
上傳用戶:lhc9102
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1