亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

單芯片手機(jī)

  • 雙相DC-DC電源管理芯片均流控制電路的分析與設(shè)計(jì).rar

    電源是電子設(shè)備的重要組成部分,其性能的優(yōu)劣直接影響著電子設(shè)備的穩(wěn)定性和可靠性。隨著電子技術(shù)的發(fā)展,電子設(shè)備的種類越來越多,其對電源的要求也更加靈活多樣,因此如何很好的解決系統(tǒng)的電源問題已經(jīng)成為了系統(tǒng)成敗的關(guān)鍵因素。 本論文研究選取了BICMOS工藝,具有功耗低、集成度高、驅(qū)動能力強(qiáng)等優(yōu)點(diǎn)。根據(jù)電流模式的PWM控制原理,研究設(shè)計(jì)了一款基于BICMOS工藝的雙相DC-DC電源管理芯片。本電源管理芯片自動控制兩路單獨(dú)的轉(zhuǎn)換器工作,兩相結(jié)構(gòu)能提供大的輸出電流,但是在開關(guān)上的功耗卻很低。芯片能夠精確的調(diào)整CPU核心電壓,對稱不同通道之間的電流。本電源管理芯片單獨(dú)檢測每一通道上的電流,以精確的獲得每個通道上的電流信息,從而更好的進(jìn)行電流對稱以及電路的保護(hù)。 文中對該DC-DC電源管理芯片的主要功能模塊,如振蕩器電路、鋸齒波發(fā)生電路、比較器電路、平均電流電路、電流檢測電路等進(jìn)行了設(shè)計(jì)并給出了仿真驗(yàn)證結(jié)果。該芯片只需外接少數(shù)元件就可構(gòu)成一個高性能的雙相DC-DC開關(guān)電源,可廣泛應(yīng)用于CPU供電系統(tǒng)等。 通過應(yīng)用Hspice軟件對該變換器芯片的主要模塊電路進(jìn)行仿真,驗(yàn)證了設(shè)計(jì)方案和理論分析的可行性和正確性,同時(shí)在芯片模塊電路設(shè)計(jì)的基礎(chǔ)上,應(yīng)用0.8μmBICMOS工藝設(shè)計(jì)規(guī)則完成了芯片主要模塊的版圖繪制,編寫了DRC、LVS文件并驗(yàn)證了版圖的正確性。所設(shè)計(jì)的基于BICMOS工藝的DC-DC電源管理芯片的均流控制電路達(dá)到了預(yù)期的要求。

    標(biāo)簽: DC-DC 雙相

    上傳時(shí)間: 2013-06-06

    上傳用戶:dbs012280

  • 串聯(lián)電池組電壓測量方法的研究與應(yīng)用.rar

    串聯(lián)電池組廣泛應(yīng)用于手?jǐn)y式工具、筆記本電腦、通訊電臺、便攜式電子設(shè)備、航天衛(wèi)星、電動自行車、電動汽車及儲能裝置中。本文就電動汽車的串聯(lián)電池組加以研究。 隨著社會的發(fā)展以及能源、環(huán)保等問題的日益突出,電動汽車以其零排放,噪聲低等優(yōu)點(diǎn)越來越受到世界各國的重視,被稱作綠色環(huán)保車。作為發(fā)展電動車的關(guān)鍵技術(shù)之一的電池管理系統(tǒng)(BMS),是電動車產(chǎn)業(yè)化的關(guān)鍵。電動汽車的快速發(fā)展,它的能量源-動力電池組,成了電動汽車發(fā)展的瓶頸。電池技術(shù)和電池能量管理系統(tǒng)(BMS)的研究成為解決這一問題的關(guān)鍵,越來越受到人們的關(guān)注。 電動汽車電池組相關(guān)技術(shù)中的電池管理系統(tǒng)是目前國內(nèi)外研究的熱點(diǎn)。本文描述了電動公交用鋰電池配套的電池管理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)。 該電池管理系統(tǒng)在拓?fù)浣Y(jié)構(gòu)上采用集散式的檢測方法,即每箱電池都配備檢模塊,將各模塊所檢測的相關(guān)電池?cái)?shù)據(jù)通過內(nèi)部總線傳送給主控模塊,再由主模塊對整體數(shù)據(jù)進(jìn)行分析和存儲,并由CAN總線發(fā)送給電動公交各車載裝置。 本論文首先比較了現(xiàn)有的幾種電動汽車常用的電壓測量方法,然后提出了電池管理系統(tǒng)中的串聯(lián)電池組電壓測量方法的整體設(shè)計(jì)方案。即采集各個電池單體的基本信息到BMS控制芯片(單片機(jī)MC9S12D64)中進(jìn)行處理計(jì)算,從而得出電池工作狀態(tài)等信息。 介紹了CAN總線與電動汽車中心控制器進(jìn)行通信,實(shí)現(xiàn)整車的控制。在硬件設(shè)計(jì)中詳細(xì)介紹了小系統(tǒng)的設(shè)計(jì),電壓采集系統(tǒng)的設(shè)計(jì),CAN通信接口電路的設(shè)計(jì),以及抗干擾等方面的電路設(shè)計(jì)。并介紹了一些重要器件的選擇與參數(shù)確定。軟件實(shí)現(xiàn)方面,著重講述了檢測板電壓檢測的的功能模塊,最后對電池管理系統(tǒng)的進(jìn)一步發(fā)展給出了一些展望。 目前,本課題的研究在理論和實(shí)踐中都取得了很大的進(jìn)展,在經(jīng)過大量的軟硬件調(diào)試與改進(jìn)的基礎(chǔ)上,該方法已經(jīng)實(shí)現(xiàn)了良好、可靠的運(yùn)行,取得了很好的效果,為下一階段的準(zhǔn)備打下了很好的基礎(chǔ)。

    標(biāo)簽: 串聯(lián)電池組 電壓測量 法的研究

    上傳時(shí)間: 2013-06-01

    上傳用戶:F0717007

  • 射頻基站芯片F(xiàn)M1722應(yīng)用設(shè)計(jì).rar

    射頻基站芯片F(xiàn)M1722應(yīng)用設(shè)計(jì).................

    標(biāo)簽: 1722 FM 射頻

    上傳時(shí)間: 2013-06-16

    上傳用戶:cxl274287265

  • 射頻卡基站芯片U2270B的原理及應(yīng)用.rar

    RFID 低頻基站芯片開發(fā)及應(yīng)用文檔 方便開發(fā)

    標(biāo)簽: U2270B 射頻卡 基站芯片

    上傳時(shí)間: 2013-05-15

    上傳用戶:qiao8960

  • s3c2440芯片中文手冊.rar

    s3c2440芯片中文手冊,不要錯過呀,好東西,想要的速度下載

    標(biāo)簽: s3c2440 芯片

    上傳時(shí)間: 2013-04-24

    上傳用戶:abc123456.

  • SATA2.0硬盤加解密接口芯片數(shù)據(jù)通路的設(shè)計(jì)與FPGA實(shí)現(xiàn).rar

    SATA接口是新一代的硬盤串行接口標(biāo)準(zhǔn),和以往的并行硬盤接口比較它具有支持熱插拔、傳輸速率快、執(zhí)行效率高的明顯優(yōu)勢。SATA2.0是SATA的第二代標(biāo)準(zhǔn),它規(guī)定在數(shù)據(jù)線上使用LVDS NRZ串行數(shù)據(jù)流傳輸數(shù)據(jù),速率可達(dá)3Gb/s。另外,SATA2.0還具有支持NCQ(本地命令隊(duì)列)、端口復(fù)用器、交錯啟動等一系列技術(shù)特征。正是由于以上的種種技術(shù)優(yōu)點(diǎn),SATA硬盤業(yè)已被廣泛的使用于各種企業(yè)級和個人用戶。 硬盤作為主要的信息載體之一,其信息安全問題尤其引起人們的關(guān)注。由于在加密時(shí)需要實(shí)時(shí)處理大量的數(shù)據(jù),所以對硬盤數(shù)據(jù)的加密主要使用帶有密鑰的硬件加密的方式。因此將硬盤加密和SATA接口結(jié)合起來進(jìn)行設(shè)計(jì)和研究,完成基于SATA2.0接口的加解密芯片系統(tǒng)設(shè)計(jì)具有重要的使用價(jià)值和研究價(jià)值。 本論文首先介紹了SATA2.0的總線協(xié)議,其協(xié)議體系結(jié)構(gòu)包括物理層、鏈路層、傳輸層和命令層,并對系統(tǒng)設(shè)計(jì)中各個層次中涉及的關(guān)鍵問題進(jìn)行了闡述。其次,本論文對ATA協(xié)議和命令進(jìn)行了詳細(xì)的解釋和分析,并針對設(shè)計(jì)中涉及的命令和對其做出的修改進(jìn)行了說明。接著,本論文對SATA2.0加解密控制芯片的系統(tǒng)設(shè)計(jì)進(jìn)行了講解,包括硬件平臺搭建和器件選型、模塊和功能劃分、系統(tǒng)工作原理等,剖析了系統(tǒng)設(shè)計(jì)中的難點(diǎn)問題并給出解決問題的方法。然后,對系統(tǒng)數(shù)據(jù)通路的各個模塊的設(shè)計(jì)和實(shí)現(xiàn)進(jìn)行詳盡的闡述,并給出各個模塊的驗(yàn)證結(jié)果。最后,本文簡要的介紹了驗(yàn)證平臺搭建和測試環(huán)境、測試方法等問題,并分析測試結(jié)果。 本SATA2.0硬盤加解密接口電路在Xilinx公司的Virtex5 XC5VLX50T FPGA上進(jìn)行測試,目前工作正常,性能良好,已經(jīng)達(dá)到項(xiàng)目性能指標(biāo)要求。本論文在SATA加解密控制芯片設(shè)計(jì)與實(shí)現(xiàn)方面的研究成果,具有通用性、可移植性,有一定的理論及經(jīng)濟(jì)價(jià)值。

    標(biāo)簽: SATA FPGA 2.0

    上傳時(shí)間: 2013-04-24

    上傳用戶:JIUSHICHEN

  • STC芯片燒寫軟件.rar

    51單片機(jī)綜合學(xué)習(xí)系統(tǒng) STC芯片燒寫軟件

    標(biāo)簽: STC 芯片燒寫 軟件

    上傳時(shí)間: 2013-04-24

    上傳用戶:akk13

  • SST芯片燒寫軟件.rar

    51單片機(jī)綜合學(xué)習(xí)系統(tǒng) SST芯片燒寫軟件

    標(biāo)簽: SST 芯片燒寫 軟件

    上傳時(shí)間: 2013-07-21

    上傳用戶:plsee

  • MP3音頻解碼器的FPGA原型芯片設(shè)計(jì)與實(shí)現(xiàn).rar

    MP3音樂是目前最為流行的音樂格式,因其音質(zhì)、復(fù)雜度與壓縮比的完美折中,占據(jù)著廣闊的市場,不僅在互聯(lián)網(wǎng)上廣為流傳,而且在便攜式設(shè)備領(lǐng)域深受人們喜愛。本文以MPEG-1的MP3音頻解碼器為研究對象,在實(shí)時(shí)性、面積等約束條件下,研究MP3解碼電路的設(shè)計(jì)方法,實(shí)現(xiàn)FPGA原型芯片,研究MP3原型芯片的驗(yàn)證方法。 論文的主要貢獻(xiàn)如下: (1)使用算法融合方法合并MP3解碼過程的相關(guān)步驟,以減少緩沖區(qū)存儲單元的容量和訪存次數(shù)。如把重排序步驟融合到反量化模塊,可以減少一半的讀寫RAM操作;把IMDCT模塊內(nèi)部的三個算法步驟融合在一起進(jìn)行設(shè)計(jì),可以省去存儲中間計(jì)算結(jié)果的緩存區(qū)單元。 (2)反量化、立體聲處理等模塊中,采用流水線設(shè)計(jì)技術(shù),設(shè)置寄存器把較長的組合邏輯路徑隔開,提高了電路的性能和可靠性;使用連續(xù)訪問公共緩存技術(shù),合理規(guī)劃各計(jì)算子模塊的工作時(shí)序,將數(shù)據(jù)計(jì)算的時(shí)間隱藏在訪存過程中;充分利用頻率線的零值區(qū)特性,有效地減少數(shù)據(jù)計(jì)算量,加快了數(shù)據(jù)處理的速度。 (3)設(shè)計(jì)了MP3硬件解碼器的FPGA原型芯片。采用Verilog HDL硬件描述語言設(shè)計(jì)RTL級電路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA開發(fā)板為平臺,實(shí)現(xiàn)MP3解碼器的FPGA原型芯片。MP3硬件解碼器在Stratix II EP2S180器件內(nèi)的資源利用率約為5%,其中組合邏輯查找表ALUT為7189個,寄存器共有4024個,系統(tǒng)頻率可達(dá)69.6MHz,充分滿足了MP3解碼過程的實(shí)時(shí)性要求。實(shí)驗(yàn)結(jié)果表明,MP3音頻解碼FPGA原型芯片可正常播放聲音,解碼音質(zhì)良好。

    標(biāo)簽: FPGA MP3 音頻解碼器

    上傳時(shí)間: 2013-07-01

    上傳用戶:xymbian

  • USB20加密接口芯片的設(shè)計(jì)及其FPGA驗(yàn)證.rar

    信息安全在當(dāng)今的社會生產(chǎn)生活中已經(jīng)被廣為關(guān)注,對敏感信息進(jìn)行加密是提高信息安全性的一種常見的和有效的手段。 常見的加密方法有軟件加密和硬件加密。軟件加密的方法因?yàn)榧用芩俣鹊汀踩圆钜约鞍惭b不便,在一些高端或主流的加密處理中都采用硬件加密手段對數(shù)據(jù)進(jìn)行處理。硬件加密設(shè)備如加密狗和加密卡已經(jīng)廣泛地應(yīng)用于信息加密領(lǐng)域當(dāng)中。 但是加密卡和加密狗因?yàn)椴捎玫氖嵌嘈酒Y(jié)構(gòu),即采用獨(dú)立的USB通信芯片和獨(dú)立的加密芯片來分別實(shí)現(xiàn)數(shù)據(jù)的USB傳輸和加密功能,如果在USB芯片和加密芯片之間進(jìn)行數(shù)據(jù)竊聽的話,很輕易地就可以獲得未加密的明文數(shù)據(jù)。作者提出了一種新的基于單芯片實(shí)現(xiàn)的USB加密接口芯片的構(gòu)想,采用一塊芯片實(shí)現(xiàn)數(shù)據(jù)的USB2.0通信和AES加密功能,命名為USB2.0加密接口芯片。 USB2.0加密接口芯片采用了USB2.0接口標(biāo)準(zhǔn)和AES加密算法。該加密芯片可以實(shí)現(xiàn)與主機(jī)的快速通信,具有快速的密碼處理能力,對外提供USB接口,支持基于USB密碼載體的自身安全初始化方式。 根據(jù)設(shè)計(jì)思想,課題研究并設(shè)計(jì)了USB2.0加密接口芯片的總體硬件架構(gòu),設(shè)計(jì)了USB模塊和AES加密模塊。為了解決USB通信模塊與AES加密模塊之間存在的數(shù)據(jù)處理單元匹配以及速度匹配問題,本文設(shè)計(jì)了AESUSB緩沖器,優(yōu)化了AES有限域加密算法。最后,利用VerilogHDL語言在FPGA芯片上實(shí)現(xiàn)了USB2.0加密接口芯片的功能,并在此基礎(chǔ)之上對加密芯片的通信和加密性能進(jìn)行了測試和驗(yàn)證。

    標(biāo)簽: FPGA USB 20

    上傳時(shí)間: 2013-05-24

    上傳用戶:黃華強(qiáng)

主站蜘蛛池模板: 康乐县| 高台县| 丹东市| 绵竹市| 上栗县| 黎川县| 凯里市| 厦门市| 文安县| 信宜市| 巴马| 宿松县| 广丰县| 浦东新区| 灌阳县| 汉阴县| 嵩明县| 林州市| 安平县| 竹北市| 盖州市| 衢州市| 孝感市| 松桃| 勐海县| 滦南县| 静安区| 鄂温| 高密市| 诸城市| 灵石县| 西华县| 湄潭县| 图木舒克市| 汤阴县| 天等县| 湘乡市| 周至县| 晋江市| 湛江市| 正阳县|