RFID技術(shù)是一種新興的自動識別技術(shù),具有信息量大、讀取距離遠(yuǎn)、可同時讀取多張卡片等特點,被廣泛應(yīng)用于門禁、物流、管理等領(lǐng)域. 虛擬儀器是現(xiàn)代計算機(jī)技術(shù)和儀器技術(shù)深層次結(jié)合的產(chǎn)物.虛擬儀器充分利用了計算機(jī)的運(yùn)算、存儲、回放顯示及文件管理等智能化功能,同時把傳統(tǒng)儀器的專業(yè)化功能和面板控件軟件化,使之與計算機(jī)結(jié)合構(gòu)成一臺功能完全與傳統(tǒng)硬件儀器相同,同時又充分享用了計算機(jī)軟硬件資源的全新虛擬儀器系統(tǒng). Wiegand協(xié)議和ABA協(xié)議作為一種常用的通訊協(xié)議被廣泛的應(yīng)用于RFID讀卡器與上位機(jī)之間的通訊以及RFID讀卡器與控制器之間的通訊.本設(shè)計的目的是檢測Wiegand協(xié)議和ABA協(xié)議的數(shù)據(jù)通信是否符合協(xié)議規(guī)定,主要包括脈沖寬度、脈沖間隔等.本設(shè)計包含F(xiàn)PGA和上位機(jī)軟件兩部分,FPGA上完成對信號的采樣和對采樣數(shù)據(jù)的儲存和緩沖,上位機(jī)完成對采樣數(shù)據(jù)的處理,以及波形的顯示.FPGA上的設(shè)計應(yīng)用Verilog語言在Altera公司的Max+PlusII平臺上進(jìn)行開發(fā).上位機(jī)軟件設(shè)計基于NI公司的圖形化編程軟件LabVIEW.
上傳時間: 2013-05-20
上傳用戶:1134473521
文章包括以下四個部分 一、單電源運(yùn)放應(yīng)用:基礎(chǔ)知識 二、單電源運(yùn)放應(yīng)用:基本電路 三、單電源運(yùn)算放大器電路應(yīng)用:濾波 四、單電源運(yùn)算放大器的偏置與去耦電路設(shè)計
標(biāo)簽: 集成運(yùn)算放大器 電路 應(yīng)用實例
上傳時間: 2013-07-21
上傳用戶:crazykook
中興電磁兼容設(shè)計講座(PPT 84)的資料簡介: 靜電放電抗擾性試驗(.2) 射頻電磁場輻射抗擾性試驗(.3) 電快速瞬變脈沖群抗擾性試驗(.4) 雷擊浪涌抗擾性試驗(.5) 射頻場傳導(dǎo)抗擾性試驗(.6) 工頻磁場抗擾性試驗(.8) 電壓瞬時跌落,短時中斷和電壓漸 變的抗擾性試驗(.11)
標(biāo)簽: 中興 電磁兼容設(shè)計 講座
上傳時間: 2013-06-14
上傳用戶:15510133306
PADS基礎(chǔ)入門視頻教程 1、PADS Layout的目標(biāo)嵌入.avi 2、創(chuàng)建PCB封裝.avi 3、創(chuàng)建管腳封裝.avi 4、導(dǎo)線的連接.avi 5、繪制圖形.avi 6、基本元器件的放置.avi 7、建立覆銅的外邊框.avi 8、手動布線.avi 9、手工布局.avi 10、縮放操作.avi 11、顏色參數(shù)設(shè)置.avi 12、在多板向?qū)е薪⒍喟屙椖康姆椒?avi
上傳時間: 2013-06-29
上傳用戶:han0097
近年來,計算機(jī)圖形學(xué)應(yīng)用越來越廣泛,尤其是三維(3D)繪圖。3D繪圖使用3D模型和各種影像處理產(chǎn)生具有三維空間真實感的影像,應(yīng)用于虛擬真實情況以及多媒體的產(chǎn)品上,且多半是使用低成本的實時3D計算機(jī)繪圖技術(shù)為基礎(chǔ)。在初期3D圖形學(xué)剛起步時,由于圖形簡單,因此可以利用CPU來運(yùn)算,但隨著圖形學(xué)技術(shù)的發(fā)展,所要繪制的圖形越來越復(fù)雜,這時如果單純依賴CPU來處理,不能達(dá)到實時的要求,因此需要專門的硬件來加速圖形處理,GPU(圖形處理單元)因此出現(xiàn)了。不過由于3D圖形加速硬件的復(fù)雜性和短壽命,這極大地提高了對硬件開發(fā)環(huán)境的需要。為了更好的對設(shè)計進(jìn)行更改和測試,不能僅僅用專門定制的方法來設(shè)計,需要其他的方:硬件描述語言(HDL)和FPGA。 隨著計算機(jī)繪圖規(guī)模的需要,借助輔助硬件資源,來提高圖形處理單元(GPU)處理速度的需求越來越普遍。自從15年前現(xiàn)場可編程門陣列(FPGA)開始出現(xiàn)以來,其在可編程硬件領(lǐng)域所起的作用越來越大。它們在速度、體積和速度方面都有了很大的提高。這意味著FPGA在以前只能使用專用硬件的場合越來越重要。其中一個應(yīng)用領(lǐng)域就是3D圖形渲染,在這個研究領(lǐng)域里人們正在利用具有可編程性能的FPGA來幫助改進(jìn)圖形處理單元(GPU)的性能。 能夠在廉價、可動態(tài)重新配置的FPGA上實現(xiàn)復(fù)雜算法來輔助硬件設(shè)計。本文的設(shè)計就是通過在FPGA上實現(xiàn)3維圖形幾何處理管線部分功能來提高圖形處理速度。具體實現(xiàn)中使用硬件描述語言(Verilog HDL)進(jìn)行邏輯設(shè)計,并發(fā)現(xiàn)問題解決問題。 本文主要特色如下: 1.針對幾何變換換子系統(tǒng),提出一種硬件實現(xiàn)方案,該方案能對基本的幾何變換如:平移、縮放、旋轉(zhuǎn)和投影進(jìn)行操作。首先構(gòu)造出總體變換矩陣,隨后進(jìn)行矩陣乘法運(yùn)算,再進(jìn)行投影變換,最后輸出變換座標(biāo)。提出一種脈動陣列結(jié)構(gòu),用于兩個矩陣的乘法運(yùn)算。找到一種快捷的方法來實現(xiàn)矩陣相乘,將能大大提高系統(tǒng)的效率。 2.對于3D圖形裁剪,文中描述了一種裁剪引擎,它能夠處理3D圖形中的裁剪、透視除法以及視口映射的功能。硬件實現(xiàn)的難度取決于裁剪算法的復(fù)雜程度。我們在Sutherland-Hodgman裁剪算法的基礎(chǔ)上提出一種新的裁剪算法,該算法通過去除冗余頂點以提高處理速度,同時利用編碼來判斷線段可見性的方法使得硬件實現(xiàn)變得很容易。 3.最后,我們在FPGA上實現(xiàn)了幾何變換以及三維裁剪,并與C語言的模擬結(jié)果對比發(fā)現(xiàn)結(jié)果正確,且三維裁剪能夠以3M個三角形/s的速度運(yùn)行,滿足了圖形流水中的實時性要求。
上傳時間: 2013-04-24
上傳用戶:yerik
LM324是四運(yùn)放集成電路,它采用14腳雙列直插塑料封裝,外形如圖所示。它的內(nèi)部包含四組形式完全相同的運(yùn)算放大器, 除電源共用外,四組運(yùn)放相互獨立。每一組運(yùn)算放大器可用圖1所示的符號來表示,它有5個引出腳,其中“+”、“-”為兩個信號輸入端,“V+”、“V-”為正、負(fù)電源端,“Vo”為輸出端。兩個信號輸入端中,Vi-(-)為反相輸入端,表示運(yùn)放輸出端Vo的信號與該輸入端的位相反;Vi+(+)為同相輸入端,表示運(yùn)放輸出端Vo的信號與該輸入端的相位相同。
標(biāo)簽: 324 LM 運(yùn)算放大器 應(yīng)用電路
上傳時間: 2013-04-24
上傳用戶:eddy77
利用OpenGL、VC++編寫的C++,三維點云處理程序,對于學(xué)習(xí)圖形學(xué)、C++、OpenGL、文件讀寫很有幫助,是一個三維軟件公司編寫代碼一部分,尤其是OpenGL庫文件相當(dāng)管用。 有兩個數(shù)據(jù)文件 鼠標(biāo)默認(rèn)操作:具體還在頭文件中 中鍵拖動 旋轉(zhuǎn) 中鍵+Ctrl 平移 中鍵+Shift 面旋 滾輪滾動 縮放 中鍵+Ctrl + Shift 局部放大
標(biāo)簽: 處理程序
上傳時間: 2013-06-03
上傳用戶:木末花開
運(yùn)算放大器設(shè)計精華,助你用好運(yùn)放!一起努力
標(biāo)簽: 運(yùn)算 放大器設(shè)計
上傳時間: 2013-07-28
上傳用戶:奈雁歸dxh
ESD與PCB布局 強(qiáng)化切換式電源調(diào)整器靜電泄放耐受力的電路板布局
上傳時間: 2013-06-11
上傳用戶:1043041441
加AGC的MIC放大電路,可用于對講系統(tǒng)的前置放大和其它放面的話筒音頻放大。。這個文件是用PADS畫的。
上傳時間: 2013-07-18
上傳用戶:candice613
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1