亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

四路輸出

  • 基于ARM和嵌入式LINUX的無線視頻監(jiān)控系統(tǒng)的實現(xiàn)

    嵌入式系統(tǒng)是以應(yīng)用為中心,以計算機為基礎(chǔ),并且軟硬件可裁剪,適用于應(yīng)用系統(tǒng)對功能、可靠性、成本、體積、功耗有嚴(yán)格要求的專用計算機系統(tǒng)。嵌入式系統(tǒng)一般由嵌入式微處理器、外圍硬件設(shè)備、嵌入式操作系統(tǒng)以及用戶的應(yīng)用程序4部分組成,用于實現(xiàn)對其它設(shè)備的控制、監(jiān)視或管理等功能。其廣泛應(yīng)用于控制領(lǐng)域、消費電子產(chǎn)品等行業(yè),已成為現(xiàn)代電子領(lǐng)域的重要研究方向之一。而隨著電子技術(shù),多媒體技術(shù)及網(wǎng)絡(luò)技術(shù)快速發(fā)展,視頻監(jiān)控系統(tǒng)也正在向嵌入式,數(shù)字化,網(wǎng)絡(luò)化方向發(fā)展。嵌入式視頻監(jiān)控系統(tǒng)充分利用大規(guī)模集成電路和網(wǎng)絡(luò)的科技成果,實現(xiàn)體積小巧,性能穩(wěn)定,通訊便利的監(jiān)控產(chǎn)品。本項的目的正是建立一個完整的基于 ARM9 核心處理器和嵌入式 Linux 操作系統(tǒng)的嵌入式視頻監(jiān)控系統(tǒng)。 本項目是在 ARM 微處理器平臺上,移植嵌入式Linux操作系統(tǒng),并完成視頻采集、壓縮、傳輸任務(wù)。系統(tǒng)采用 ARM 微處理器 AT91RM9200作為主處理器,以視頻采集芯片 ADV7181 作為視頻采集設(shè)備,用 H.263視頻壓縮協(xié)議對視頻數(shù)據(jù)進行壓縮,最后通過中興通信公司 MG815+CDMA通信模塊傳輸?shù)椒?wù)器上。 本論文主要分成五個章節(jié): 第一章:首先介紹ARM和嵌入式Linux操作系統(tǒng)的特點和當(dāng)前的發(fā)展概況,然后說明了本文的課題背景及意義; 第二章:描述了硬件開發(fā)平臺。本系統(tǒng)采用了 ALTMEL 的AT91RM9200為核心的開發(fā)平臺,并擴展了以視頻采集模塊和CDMA無線傳輸模塊; 第三章:描述了本系統(tǒng)的軟件開發(fā)平臺,包括嵌入式Linux開發(fā)流程以及移植到具體硬件平臺需要完成的工作,如 U-Boot 的移植、Linux內(nèi)核的編譯與裁剪、文件系統(tǒng)的制作等; 第四章:首先論述了本系統(tǒng)中的難點 FIFO 設(shè)備的驅(qū)動編寫,隨后在對H.263視頻壓縮編碼敘述的基礎(chǔ)上針對塊匹配運動估計給出了一種改進的菱形搜索算法代替原有的三步搜索法,并且通過實驗結(jié)果證明,經(jīng)算法改進優(yōu)化的新菱形算法優(yōu)于原先的三步搜索法; 第五章:得出了實驗結(jié)果,完成了視頻數(shù)據(jù)的無線網(wǎng)絡(luò)傳輸。

    標(biāo)簽: LINUX ARM 嵌入式 無線視頻監(jiān)控系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:martinyyyl

  • LOBS邊緣節(jié)點突發(fā)包組裝和光板FPGA實現(xiàn)

    近年來提出的光突發(fā)交換OBS(Optical.Burst Switching)技術(shù),結(jié)合了光路交換(OCS)與光分組交換(OPS)的優(yōu)點,有效支持高突發(fā)、高速率的多種業(yè)務(wù),成為目前研究的熱點和前沿。 本論文圍繞國家“863”計劃資助課題“光突發(fā)交換關(guān)鍵技術(shù)和試驗系統(tǒng)”,主要涉及兩個方面:LOBS邊緣節(jié)點核心板和光板FPGA的實現(xiàn)方案,重點關(guān)注于邊緣節(jié)點核心板突發(fā)包組裝算法。 本文第一章首先介紹LOBS網(wǎng)絡(luò)的背景、架構(gòu),分析了LOBS網(wǎng)絡(luò)的關(guān)鍵技術(shù),然后介紹了本論文后續(xù)章節(jié)研究的主要內(nèi)容。 第二章介紹了LOBS邊緣節(jié)點的總體結(jié)構(gòu),主要由核心板和光板組成。核心板包括千兆以太網(wǎng)物理層接入芯片,突發(fā)包組裝FPGA,突發(fā)包調(diào)度FPGA,SDRAM以及背板驅(qū)動芯片($2064)等硬件模塊。光板包括$2064,發(fā)射FPGA,接收FPGA,光發(fā)射機,光接收機,CDR等硬件模塊。論文對這些軟硬件資源進行了詳細介紹,重點關(guān)注于各FPGA與其余硬件資源的接口。 第三章闡明了LOBS邊緣節(jié)點FPGA的具體實現(xiàn)方法,分為核心板突發(fā)包組裝FPGA和光板FPGA兩部分。核心板FPGA對數(shù)據(jù)和描述信息分別存儲,僅對描述信息進行處理,提高了組裝效率。在維護突發(fā)包信息時,實時查詢和更新FEC配置表,保證了對FEE狀態(tài)表維護的靈活性。在讀寫SDRAM時都采用整頁突發(fā)讀寫模式,對MAC幀整幀一次性寫入,讀取時采用超前預(yù)讀模式,對SDRAM內(nèi)存的使用采取即時申請方式,十分靈活高效。光板FPGA分為發(fā)射和接收兩個方向,主要是將進入FPGA的數(shù)據(jù)進行同步后按照指定的格式發(fā)送。 第四章總結(jié)了論文的主要內(nèi)容,并對LOBS技術(shù)進行展望。本論文組幀算法采用動態(tài)組裝參數(shù)表的方法,可以充分支持各種擴展,包括自適應(yīng)動態(tài)組裝算法。

    標(biāo)簽: LOBS FPGA 節(jié)點

    上傳時間: 2013-05-26

    上傳用戶:AbuGe

  • Protel四層板與內(nèi)層分割教程

    Protel四層板與內(nèi)層分割教程,上手者實用教程。

    標(biāo)簽: Protel 四層板 分割 教程

    上傳時間: 2013-06-19

    上傳用戶:neibuzhuzu

  • OFDM基帶調(diào)制系統(tǒng)在FPGA上的實現(xiàn)

    本文著重研究了OFDM調(diào)制解調(diào)技術(shù)在FPGA上的實現(xiàn)。全文內(nèi)容安排如下:  第一章介紹了PLD(可編程邏輯器件)和OFDM(正交頻分復(fù)用)技術(shù)的發(fā)展歷史。  第二章介紹了PLD的分類、工藝和結(jié)構(gòu)特點,以及FPGA的開發(fā)環(huán)境、開發(fā)流程和Verilog語言的特點。  第三章就OFDM系統(tǒng)中的基本概念進行了詳細的闡述。  第四、五章是OFDM算法的在FPGA上的實現(xiàn),首先對要實現(xiàn)的算法進行分析,給出了需要實現(xiàn)的指標(biāo)。然后給出了FPGA的實現(xiàn)方案,對系統(tǒng)的進行仿真,給出了仿真波形圖和系統(tǒng)性能分析。  第六章總結(jié)了全文的工作,對OFDM技術(shù)的實現(xiàn)需要進一步完善的方面進行了探討。

    標(biāo)簽: OFDM FPGA 基帶 調(diào)制系統(tǒng)

    上傳時間: 2013-08-05

    上傳用戶:躍躍,,

  • OFDM系統(tǒng)中信道均衡的技術(shù)研究及基于FPGA的實現(xiàn)

    最新的研究進展是OFDM的出現(xiàn),并且在2000年出現(xiàn)了第一個采用此技術(shù)的無線標(biāo)準(zhǔn)(HYPERLAN-Ⅱ)。由于它與TDMA及CDMA相比能處理更高數(shù)據(jù)速率,因此可以預(yù)想在第四代系統(tǒng)中也將使用此技術(shù)。 寬帶應(yīng)用和高速率數(shù)據(jù)傳輸是OFDM調(diào)制/多址技術(shù)通信系統(tǒng)的重要特征之一。作者通過參與國家863計劃項目“OFDM通信系統(tǒng)”一年以來的研發(fā)工作,對OFDM通信系統(tǒng)及相關(guān)技術(shù)有了深入的理解,積累了大量實際經(jīng)驗,并在相關(guān)工作中取得了部分研究成果。 另一方面,關(guān)于寬帶自適應(yīng)均衡技術(shù)的研究在近年來也引起了廣泛的關(guān)注。它是補償信道畸變的重要的技術(shù)之一。作者通過參與該項目FPGA部分的開發(fā)與調(diào)試工作,基于單片F(xiàn)PGA實現(xiàn)了均衡部分;此外,作者在頻域自適應(yīng)均衡算法方面也取得了一些理論成果。 本文的主體部分就是根據(jù)上述工作的內(nèi)容展開的。 首先介紹了本課題相關(guān)技術(shù)的發(fā)展情況,主要包括:OFDM系統(tǒng)的技術(shù)原理、技術(shù)優(yōu)勢、歷史和現(xiàn)狀,均衡技術(shù)的特點和發(fā)展等。末尾敘述了本課題的來源和研究意義,并簡介了作者的主要工作和貢獻。確定將WSSUS分布和瑞利衰落作為本文研究的信道模型。主要分析了常用的時域均衡器,均是單載波非擴頻數(shù)字調(diào)制中常用到的均衡器和均衡算法,為接下來的進一步研究作理論參考。 接著,論述了均衡必須用到的信道估計技術(shù)。重點就該方案的核心算法(頻域均衡算法)進行了數(shù)學(xué)上進行了較深入的研究,建立系統(tǒng)模型,并據(jù)此推導(dǎo)了三種頻域均衡的算法:頻域消除HICI,Gauss-Seidel迭代算法,頻域線性內(nèi)插。采用WSSUS信道模型進行了計算機仿真,得出了采用這些均衡算法在不同條件下的性能曲線。并且系統(tǒng)地、有重點地對該方案的原理和實質(zhì)進行了較深入的討論。歸納比較了各種算法的算法復(fù)雜度和能達到的性能,并且結(jié)合信道糾錯編解碼進行了細致的分析。進一步嘗試設(shè)計了無線局域網(wǎng)OFDM系統(tǒng)的設(shè)計,采用典型的歐洲Hyperlan2系統(tǒng)為例,把研究成果引入到實際的整個系統(tǒng)中來看。結(jié)合具體的系統(tǒng)指出了該均衡算法在抗衰落和相位偏移方面的應(yīng)用。 最后,描述了利用Xilinx的xc2v3000-4FG676型號芯片針對OFDM系統(tǒng)實現(xiàn)頻域自適應(yīng)均衡的方法,主要給出了設(shè)計方法、時序仿真結(jié)果和處理速度估值等;并結(jié)合最新的FPGA發(fā)展動態(tài)和特點,對基于FPGA實現(xiàn)其他均衡算法的升級空間進行了討論。 本文的結(jié)束語中,對作者在本文中所作貢獻進行了總結(jié),并指出了仍有待深入研究的幾個問題。

    標(biāo)簽: OFDM FPGA 信道

    上傳時間: 2013-04-24

    上傳用戶:

  • 基于FPGA的精簡指令集計算機的研究與開發(fā)

    大規(guī)模可編程邏輯器件CPLD和FPGA是當(dāng)今應(yīng)用最廣泛的兩類可編程專用集成電路(ASIC),電子設(shè)計工程師用它可以在辦公室或?qū)嶒炇依镌O(shè)計出所需的專用集成電路,從而大大縮短了產(chǎn)品上市時間,降低了開發(fā)成本.此外,可編程邏輯器件還具有靜態(tài)可重復(fù)編程和動態(tài)系統(tǒng)重構(gòu)的特性,使得硬件的功能可以象軟件一樣通過編程來修改,這樣就極大地提高了電子系統(tǒng)設(shè)計的靈活性和通用性.該設(shè)計完成了在一片可編程邏輯器件上開發(fā)簡易計算機的設(shè)計任務(wù),將單片機與單片機外圍電路集成化,能夠輸入指令、執(zhí)行指令、輸出結(jié)果,具有在電子系統(tǒng)中應(yīng)用的普遍意義,另外,也可以用于計算機組成原理的教學(xué)試驗.該文第一章簡要介紹了可編程ASIC和EDA技術(shù)的歷史、現(xiàn)狀、未來并對本課題作了簡要陳述.第二章在芯片設(shè)計的兩種輸入法即原理圖輸入法和HDL輸入法之間做出比較,決定選用HDL輸入法.第三章描述了具體的設(shè)計過程和設(shè)計手段,首先將簡易計算機劃分為運算器、CPU控制器、存儲器、鍵盤接口和顯示接口以及系統(tǒng)控制器,然后再往下分為下層子模塊.輸入法的語言使用的是Verilog HDL,鑒于篇幅所限,源代碼部分不在論文之中.第四章對設(shè)計的綜合與實現(xiàn)做了總結(jié),給出了時序仿真波形圖.該文針對FPGA和RISC這兩大課題,對RISC在FPGA上的實現(xiàn)進行了初淺的探索與嘗試.從計算機體系結(jié)構(gòu)入手,剖析了精簡指令集計算機的原理,通過該設(shè)計的實踐對ASIC和EDA的設(shè)計潛力有了更進一步的領(lǐng)悟.

    標(biāo)簽: FPGA 指令集 計算機

    上傳時間: 2013-05-21

    上傳用戶:hewenzhi

  • 基于FPGA的全數(shù)字化交流變頻調(diào)速系統(tǒng)

    本文主要介紹了如何運用可編程邏輯器件(FPGA)實現(xiàn)電機的變頻調(diào)速控制系統(tǒng)。  目前,電機控制芯片主要有兩種選擇。一種是專用集成芯片(ASIC),一種是單片機(MCU)或數(shù)字信號處理器(DSP)。而FPGA的數(shù)字資源豐富、工作頻率高、可在系統(tǒng)編程等特點使得開發(fā)靈活、開發(fā)周期相對短,可以取代前二種通用的方式。本文利用80C196KC和FPGA控制感應(yīng)電機,簡化了硬件和軟件設(shè)計,并充分利用了FPGA的快速性,利用FPGA,除本身可以用來控制電機以外:可以制成通用的“IP核”應(yīng)用到MCU(或DSP),或是作為片內(nèi)外設(shè),這樣就節(jié)約了片內(nèi)資源;另外,它還是ASIC設(shè)計的驗證的必經(jīng)階段,這是本文選題和工作的意義。本文設(shè)計的FPGA調(diào)速控制系統(tǒng)以及2個IP核,下載到芯片,通過驗證。  本文第一章緒論介紹了可編程邏輯器件的發(fā)展、應(yīng)用,以及EDA的發(fā)展歷程,還介紹了ASIC等。針對FPGA的快速發(fā)展,論述了它在變頻調(diào)速技術(shù)應(yīng)用中的優(yōu)勢。  第二章介紹了交流電動機變頻調(diào)速技術(shù)及其相關(guān)技術(shù)的發(fā)展和應(yīng)用情況。著重介紹了電壓空間矢量調(diào)制方式,以及矢量控制技術(shù)、技術(shù)發(fā)展。  第三章詳細介紹了SVPWM調(diào)速系統(tǒng)整個系統(tǒng)的FPGA設(shè)計,給出了設(shè)計思路、具體方案、邏輯時序分析;最后給出了軟件仿真結(jié)果和實驗波形對照。文中還給出了SVPWM調(diào)速系統(tǒng)運用的FPGA設(shè)計結(jié)果,驅(qū)動電機,得到實驗波形。論證了FPGA在調(diào)速系統(tǒng)應(yīng)用中的可行性和意義。  第四章介紹了作者針對課題相關(guān)的一些內(nèi)容所設(shè)計出的IP核,給出的實驗結(jié)果等。  論文最后,對本課題所做的工作進行了簡單的總結(jié)。

    標(biāo)簽: FPGA 全數(shù)字 交流變頻 調(diào)速系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:zhaiyanzhong

  • 基于FPGA的數(shù)字化通用PWM控制器設(shè)計

    如今電力電子電路的控制旨在實現(xiàn)高頻開關(guān)的計算機控制,并向著更高頻率、更低損耗和全數(shù)字化的方向發(fā)展。現(xiàn)場可編程門陣列器件(FieldProgrammableGateArrays)是近年來嶄露頭角的一類新型集成電路,它具有簡潔、經(jīng)濟、高速度、低功耗等優(yōu)勢,又具有全集成化、適用性強,便于開發(fā)和維護(升級)等顯著優(yōu)點。與單片機和DSP相比,F(xiàn)PGA的頻率更高、速度更快,這些特點順應(yīng)了電力電子電路的日趨高頻化和復(fù)雜化發(fā)展的需要。因此,在越來越多的領(lǐng)域中FPGA得到了日益廣泛的發(fā)展和應(yīng)用。  本文提出了一種采用現(xiàn)場可編程門陣列(FPGA)器件實現(xiàn)數(shù)字化通用PWM控制器的方案。該控制器能產(chǎn)生多路PWM脈沖,具有開關(guān)頻率可調(diào)、各路脈沖間的相位可調(diào)、接口簡單、響應(yīng)速度快、易修改、可現(xiàn)場編程等特點,可應(yīng)用于PWM的全數(shù)字化控制。文中對方案的實現(xiàn)進行了比較詳細的論述,包括A/D采樣控制、PI算法的實現(xiàn)、PWM波形的產(chǎn)生、各模塊的工作原理等。  本文還提出一種新型ZCT-PWMBoost變換器,詳細的分析了該變換器的工作過程,并采用基于FPGA的數(shù)字化通用PWM控制器對這種軟開關(guān)Boost變換器進行控制,給出了比較完滿的實驗結(jié)果。實驗結(jié)果驗證了該控制器以及該ZCTBoost變換器的可行性和有效性,

    標(biāo)簽: FPGA PWM 數(shù)字化 制器設(shè)計

    上傳時間: 2013-07-10

    上傳用戶:x4587

  • 基于FPGA的數(shù)字濾波器實現(xiàn)技術(shù)研究

    隨著數(shù)字信號處理技術(shù)應(yīng)用的不斷深入,數(shù)字信號處理系統(tǒng)的實現(xiàn)面臨著很多挑戰(zhàn),其中面臨的四個主要問題是:速度、設(shè)計規(guī)模、功耗和開發(fā)周期。因此許多數(shù)字信號處理的實現(xiàn)方法被提出,其中基于FPGA的實現(xiàn)技術(shù)就是其中的重要技術(shù)之一。 本文以數(shù)字信號處理系統(tǒng)的實現(xiàn)為應(yīng)用背景,著重研究了基于FPGA的數(shù)字濾波器實現(xiàn)技術(shù)。本文分為兩個主要部分: 第一部分以Xilinx公司的FPGA為例,總結(jié)了FPGA設(shè)計的基本方法及設(shè)計流程,并在此基礎(chǔ)上介紹了一種用于產(chǎn)品快速開發(fā)的設(shè)計方式—基于SystemGenerator的設(shè)計方式,這種設(shè)計方式向數(shù)字信號處理系統(tǒng)的設(shè)計者提供了自上而下的FPGA解決方案。 第二部分系統(tǒng)地研究了基于FPGA的數(shù)字濾波器實現(xiàn)技術(shù)。該部分首先研究了三種適合于FPGA的FIR濾波器實現(xiàn)方法,直接結(jié)構(gòu)、轉(zhuǎn)置結(jié)構(gòu)及分布式算法。其次,討論了針對直接結(jié)構(gòu)FIR濾波器的乘法器優(yōu)化技術(shù),CSD編碼和系數(shù)分解,以及針對轉(zhuǎn)置結(jié)構(gòu)FIR濾波器的乘法器優(yōu)化技術(shù),簡化加法器圖,并結(jié)合實例給出了它們的優(yōu)化效果。再次,介紹了直接結(jié)構(gòu)FIR濾波器中常用多操作數(shù)加法實現(xiàn)方法,二叉樹和Wallace樹,并在Wallace樹的基礎(chǔ)上提出了一種適合于FPGA的1比特多操作數(shù)加法結(jié)構(gòu),這種實現(xiàn)結(jié)構(gòu)在實現(xiàn)采樣字長與系數(shù)字長均為l比特的FIR濾波器時,使FPGA的資源利用率得到明顯提高。最后還給出了三種FIR濾波器實現(xiàn)方法在FPGA中應(yīng)用的優(yōu)缺點及其適用性,并給出了一個帶通濾波器的設(shè)計實例。 論文的研究成果已應(yīng)用于“北斗一號”導(dǎo)航定位接收機中。

    標(biāo)簽: FPGA 數(shù)字濾波器 實現(xiàn)技術(shù)

    上傳時間: 2013-08-01

    上傳用戶:Andy123456

  • 高速Viterbi譯碼器的FPGA實現(xiàn)

    本文提出了一種高速Viterbi譯碼器的FPGA實現(xiàn)方案。這種Viterbi譯碼器的設(shè)計方案既可以制成高性能的單片差錯控制器,也可以集成到大規(guī)模ASIC通信芯片中,作為全數(shù)字接收的一部分。 本文所設(shè)計的Viterbi譯碼器采用了基四算法,與基二算法相比,其譯碼速率在理論上約提升一倍。加一比一選單元是Viterbi譯碼器最主要的瓶頸所在,本文在加一比一選模塊中采用了全并行結(jié)構(gòu)的設(shè)計方法,這種方法雖然增加了硬件的使用面積,卻有效的提高了譯碼器的速率。在幸存路徑管理部分采用了兩路并行回溯的設(shè)計方法,與寄存器交換法相比,回溯算法更適用于FPGA開發(fā)設(shè)計。為了提高譯碼性能,減小譯碼差錯,本文采用較大譯碼深度的回溯算法以保證幸存路徑進行合并。實現(xiàn)了基于FPGA的誤碼測試儀,在FPGA內(nèi)部完成誤碼驗證和誤碼計數(shù)的工作。 與基于軟件實現(xiàn)譯碼過程的DSP芯片不同,F(xiàn)PGA芯片完全采用硬件平臺對Viterbi譯碼器加以實現(xiàn),這使譯碼速率得到很大的提升。針對于具體的FPGA硬件實現(xiàn),本文采用了硬件描述語言VHDL來完成設(shè)計。通過對譯碼器的綜合仿真和FPGA實現(xiàn)驗證了該方案的可行性。譯碼器的最高譯碼輸出速率可以達到60Mbps。

    標(biāo)簽: Viterbi FPGA 譯碼器

    上傳時間: 2013-04-24

    上傳用戶:181992417

主站蜘蛛池模板: 呼伦贝尔市| 恭城| 建始县| 桃园县| 龙川县| 博乐市| 开远市| 荣成市| 井研县| 凤翔县| 凌源市| 盈江县| 方正县| 信宜市| 通许县| 清镇市| 汽车| 东宁县| 德清县| 从化市| 潼南县| 南城县| 同江市| 旬阳县| 高青县| 离岛区| 汕头市| 勃利县| 汕头市| 多伦县| 汉源县| 锡林浩特市| 石家庄市| 龙门县| 兰坪| 故城县| 晋城| 根河市| 永吉县| 高清| 买车|