本文研究了在復雜背景下紅外圖像的背景和噪聲抑制算法,并且完成了硬件實現,主要包括以下內容: 1.通過對實際紅外圖像的背景和噪聲特性的研究分析,設計改進了一種基于加權廣義次序統計濾波器的背景抑制的算法。紅外圖像的噪聲通常為脈沖噪聲,具有高頻特性;而紅外圖像的背景變換比較緩慢,其頻譜成分多集中在低頻區域,所以本文在對圖像特性分析的基礎上,設計改進了基于加權廣義次序統計濾波器的背景抑制的算法。在對采集的起伏背景紅外圖像進行背景抑制后,用全局門限可以有效的分割出目標信息,輸出包含目標信息的二值化圖像,為后續處理提供數據。但是出于更復雜背景條件下算法有效性的目的,深入討論了局部自適應門限分割算法的設計。 2.在實時信號處理系統中,底層的圖像預處理算法目前難以用軟件實現;但是其運算結構相對比較簡單,適于用FPGA進行硬件實現。本文對算法的FPGA設計作了較為深入地研究,同時介紹了算法的VHDL實現,利用模塊化的優點對算法分模塊設計,對各個模塊的實現作了詳細介紹。 3.完成了紅外成像制導系統的預處理部分硬件電路設計,對FPGA中預處理算法的處理結果進行了驗證。通過算法在硬件上的實現,證明了算法的有效性。
上傳時間: 2013-07-02
上傳用戶:釣鰲牧馬
醫療保健行業的發展趨勢是通過非置入手段來實現早期疾病預測,降低病人開支,這一趨勢促使醫療成像設備在該領域扮演了越來越重要的角色。
上傳時間: 2013-04-24
上傳用戶:1966640071
隨著生物工程及醫學影像學的發展,磁共振成像在醫學診斷學方面發揮著越來越重要的角色。磁場的均勻性是大型醫療設備——核磁共振(MRI)成像的理論基礎,是評價該設備的一個重要的技術參數,磁場的均勻性分析也是電磁場理論分析的一個重要方向。良好、穩定的磁場均勻性對核磁共振圖像的信噪比(SNR)的提高有重要的意義,同時也是飽和壓脂序列實現的唯一條件。 該課題的主要內容是在介紹磁共振成像原理與磁共振超導磁體的超導勻場線圈的形狀及位置的基礎上,分析各個線圈中電流的大小與空間某點磁場強度的關系。同時借鑒磁共振成像原理,設計輔助測量水膜,對空間某一特定半徑的球體腔內各點的磁場強度進行自動化測量。在當前使用的被動式勻場的基礎上,利用分析軟件,對線圈的選擇及電流的大小進行計算與優化。實驗結果表明效果良好,磁場均勻度有很大的改善。 采用的主要方法是利用磁共振成像原理及傅里葉轉化技術去設計一種精確、方便、快捷的勻場方法。通過計算機模擬及有限元分析的方法進行計算、優化,最終得到理想的磁場均勻度。 良好的磁場均勻性是磁共振成像的基礎,是飽和壓脂序列(FATSAT)、平面回波成像(EPI)、彌散成像、頻譜分析等一系列近幾年新出現的先進序列實現的前提條件。從而為臨床醫學提供了一種先進的檢查手段,為疾病診治的及時性、準確性、可靠性及病灶確切位置的判斷都提供了基礎。 該文所介紹的磁場均勻性測量、分析方法以及在此基礎上設計的勻場計算分析軟件已在多臺磁共振安裝調試過程中得到應用,達到了預期的目的,能夠滿足現場調試的要求。該方法對于今后超導磁體磁共振的磁場均勻性調試,及在醫學影像學方面的發展有很好的應用價值。該項技術在該領域的推廣必然會提高磁場均勻性的精度,推動醫學影像學及臨床診斷學的發展。并能帶來良好的社會效益及經濟效益,具有關闊的應用前景。
上傳時間: 2013-04-24
上傳用戶:tianjinfan
現代社會中相控陣雷達的應用越來越廣泛,相控陣雷達在目標識別、空間探測、雷達成像等先進技術領域的研究不斷深入。相控陣雷達的各個部分開始采用全數字化的控制方式,這對波束控制器提出了更高的技術要求:運算速度快、設備量少、數據吞吐量大、工作方式多、集成度高。為適應這些要求,結合嵌入式技術的發展,論文先介紹了相控陣雷達波控系統的基本功能和發展趨勢,然后闡述了波束控制系統的實現方法,接著提出基于嵌入式ARM(Advanced RISC Machines)的雷達波束控制主控系統的詳細設計方案和開發調試過程,論證了基于ARM嵌入式處理器實現雷達波束控制主控系統的運算、控制、通信等功能的可行性,最后給出了波控分系統通常采用的幾種工程實現方法和其原理框圖,通過軟硬件相結合的設計滿足雷達波控系統對組件的控制功能,完善波控系統的通用化和系列化設計思想。
上傳時間: 2013-04-24
上傳用戶:KIM66
本書首版于1962年,目前已是第六版。得益于作者長期教學經驗的積累,本書已被國外許多著名大學選為電子、電力工程領域入門課程的教材。作者從3個最基本的科學定律(歐姆定律、基爾霍夫電壓定律和基爾霍夫電流定律)推導出了電路分析中常用的分析方法及分析工具。書中首先介紹電路的基本參量以及電路的基本概念,然后結合基爾霍夫電壓和電流定律,介紹節點和網孔分析法以及疊加定理、電源變換等常用電路分析方法,并將運算放大器作為電路元件加以介紹;交流電路的分析開始于電容、電感的時域電路特性,然后分析RLC電路的正弦穩態響應,并介紹交流電路的功率分析方法,接著還對多相電路、磁耦合電路的性能分析進行了介紹;為了使讀者更深入了解電路的頻域特性,本書還介紹了復頻率、拉普拉斯變換和s域分析、頻率響應、傅里葉分析、二端口網絡等內容。作者注重將理論和實踐相結合,很多例題、練習、章后習題還是正文中的應用實例都取自于業界的典型應用,這也是本書的一大特色。 本書可作為信息電子類、電氣工程類、計算機類和應用物理類本科生的雙語教學用書,也可作為從事電子技術、電氣工程、通信工程領域工作的工程技術人員的參考書
上傳時間: 2013-05-27
上傳用戶:cccole0605
在鋼鐵制造工業中,高溫熔化狀態鋼水中的鋼渣檢測問題是一直以來未能很好解決的難題,鋼渣是鋼鐵冶煉過程中的副產品,鋼渣本身會直接降低鑄坯質量進而影響生產出的鋼材質量,另外鋼渣也會破壞鋼鐵連鑄生產連續性給鋼廠效益帶來負面效應。因此連鑄過程中鋼渣檢測是一個具有較大生產實際意義的研究課題。 本文以鋼包到中間包敞開式澆注過程中,保護澆注后期移除長水口后澆注過程中的鋼水下渣檢測為研究對象。在調研了國內外下渣檢測技術與下渣檢測設備的應用情況后,提出了一套將嵌入式技術與紅外熱像檢測技術相結合的鋼水下渣檢測系統的解決方案,并搭建了系統的原型:硬件系統平臺以紅外熱像探測器為系統的傳感器,以ARM7嵌入式微處理器與DSP數字信號處理器為系統運算處理核心;軟件系統平臺包含基于在ARM7上移植的μC/OS-Ⅱ嵌入式操作系統構建的嵌入式應用程序,以及基于DSP各類支持庫的嵌入式應用程序。該下渣檢測系統設計方案具有非接觸式檢測、低成本、系統自成一體、直觀顯示鋼水注液狀態、量化鋼渣含量等特點,能夠協助現場工作人員檢測和判斷下渣,有效減少連鑄過程中鋼包到中間包的下渣量。 本文首先,介紹了課題研究的背景,明確了研究對象,分析了連鑄過程中的鋼水下渣問題,調研了現有的連鑄過程中鋼包到中間包的鋼水下
上傳時間: 2013-05-25
上傳用戶:斷點PPpp
這600本書幾乎包括了電氣工程專業的所有內容。 例如:電子學最基礎的 《Circuit.Analysis.Theory.And.Practice.》(電路分析)、 哈佛大學的經典教材 《The.Art.of.Electronics》(電子學的藝術)、DSP.Facts.and.Equipment。
上傳時間: 2013-08-02
上傳用戶:lw4463301
IAR下建立STM32工程,IAR下建立STM32工程
上傳時間: 2013-07-22
上傳用戶:heminhao
摘要:"紅外弱小目標檢測"是紅外搜索跟蹤系統、紅外雷達預警系統、紅外成像跟蹤系統的核心技術,因此紅外小目標的檢測是當前一項重要的研究課題.目前的發展方向是研究運算量小、性能高、利于硬件實時實現的檢測和跟蹤算法.該文在前人研究的基礎上,著重研究了Marr視覺計算理論在紅外小目標檢測技術中的應用.從Marr算法的理論基礎——高斯平滑濾波器與拉普拉斯算子的相關知識以及Marr的計算視覺理論基礎開始,進行了 2G(Laplacian of Gaussian,高斯—拉普拉斯)濾波器、LoG(Laplacian ofGaussian,高斯—拉普拉斯)模板以及 2G濾波器在人類視覺、邊緣檢測、邊緣處理的物理意義以及神經生理學意義方面的分析討論,提出了易于FPGA(Field Programmable Gate Array,現場可編程門陣列)實現的基于Marr計算視覺的紅外圖像小目標檢測方法.該方法可根據目標大小自動設計檢測模板,在濾除不相關的噪聲的同時又保留閉合的目標邊緣,從而檢測出目標.將該方法用FPGA實現,滿足了檢測過程中的實時性.考慮到工程中的應用,該文對該方法在FPGA中的具體實現給出了設計總體思路和詳細流程.由于FPGA具有對圖像數據的實時處理能力,而且該算法在FPGA中的具體實現中對資源的合理使用進行了綜合考慮,因此該算法能夠實時、有效地實現目標檢測.并在此基礎上對小目標的檢測研究前景進行展望.
上傳時間: 2013-07-04
上傳用戶:萌萌噠小森森
雙基地合成孔徑雷達(簡稱雙基地SAR或Bistatic SAR)是一種新的成像雷達,也是當今SAR技術的一個發展方向,在軍用及民用領域都具有良好的應用前景,近年來成為研究的熱點。本文則側重于研究雙基地SAR的距離一多普勒(R-D)成像算法的實現。 在雙基地SAR系統及成像算法的研究方面,推導了雙基地SAR的系統分辨特性及雷達方程,分析了主要系統參數之間的約束關系。針對正側視機載雙基地SAR系統,本文對距離一多普勒算法進行了推廣。最后得到點目標的仿真結果。 在成像算法的FPGA實現上,在System Generator環境下對算法進行定點仿真。完成距離一多普勒成像算法的硬件實現,其中包括了FFT快速傅立葉變換、硬件乘法器、:Rocket I/O接口設計、DCM數字時鐘管理等主要部分。針對硬件實現的特點,對算法的部分運算進行了簡化。 為了對算法實現進行驗證,設計開發了該算法的硬件測試平臺。主要基于ML310評估板上XC2VP30芯片中嵌入的Power PC 405,完成其硬件部分的設計,主要包括了Aurora協議接口、RS-232串行接口、DDR RAM接口以及其它如中斷、時鐘等部分。
上傳時間: 2013-07-26
上傳用戶:是王洪文