亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

圖像識(shí)別與模式識(shí)別PPT

  • 采用FPGA實(shí)現(xiàn)醫(yī)療成像

    醫(yī)療保健行業(yè)的發(fā)展趨勢(shì)是通過非置入手段來實(shí)現(xiàn)早期疾病預(yù)測(cè),降低病人開支,這一趨勢(shì)促使醫(yī)療成像設(shè)備在該領(lǐng)域扮演了越來越重要的角色。

    標(biāo)簽: FPGA 醫(yī)療成像

    上傳時(shí)間: 2013-04-24

    上傳用戶:1966640071

  • 基于ARM和DSP的紅外熱像下渣檢測(cè)系統(tǒng)研究與設(shè)計(jì)

    在鋼鐵制造工業(yè)中,高溫熔化狀態(tài)鋼水中的鋼渣檢測(cè)問題是一直以來未能很好解決的難題,鋼渣是鋼鐵冶煉過程中的副產(chǎn)品,鋼渣本身會(huì)直接降低鑄坯質(zhì)量進(jìn)而影響生產(chǎn)出的鋼材質(zhì)量,另外鋼渣也會(huì)破壞鋼鐵連鑄生產(chǎn)連續(xù)性給鋼廠效益帶來負(fù)面效應(yīng)。因此連鑄過程中鋼渣檢測(cè)是一個(gè)具有較大生產(chǎn)實(shí)際意義的研究課題。 本文以鋼包到中間包敞開式澆注過程中,保護(hù)澆注后期移除長(zhǎng)水口后澆注過程中的鋼水下渣檢測(cè)為研究對(duì)象。在調(diào)研了國(guó)內(nèi)外下渣檢測(cè)技術(shù)與下渣檢測(cè)設(shè)備的應(yīng)用情況后,提出了一套將嵌入式技術(shù)與紅外熱像檢測(cè)技術(shù)相結(jié)合的鋼水下渣檢測(cè)系統(tǒng)的解決方案,并搭建了系統(tǒng)的原型:硬件系統(tǒng)平臺(tái)以紅外熱像探測(cè)器為系統(tǒng)的傳感器,以ARM7嵌入式微處理器與DSP數(shù)字信號(hào)處理器為系統(tǒng)運(yùn)算處理核心;軟件系統(tǒng)平臺(tái)包含基于在ARM7上移植的μC/OS-Ⅱ嵌入式操作系統(tǒng)構(gòu)建的嵌入式應(yīng)用程序,以及基于DSP各類支持庫的嵌入式應(yīng)用程序。該下渣檢測(cè)系統(tǒng)設(shè)計(jì)方案具有非接觸式檢測(cè)、低成本、系統(tǒng)自成一體、直觀顯示鋼水注液狀態(tài)、量化鋼渣含量等特點(diǎn),能夠協(xié)助現(xiàn)場(chǎng)工作人員檢測(cè)和判斷下渣,有效減少連鑄過程中鋼包到中間包的下渣量。 本文首先,介紹了課題研究的背景,明確了研究對(duì)象,分析了連鑄過程中的鋼水下渣問題,調(diào)研了現(xiàn)有的連鑄過程中鋼包到中間包的鋼水下

    標(biāo)簽: ARM DSP 紅外熱像 檢測(cè)

    上傳時(shí)間: 2013-05-25

    上傳用戶:斷點(diǎn)PPpp

  • 機(jī)載雙基地SAR成像算法的FPGA設(shè)計(jì)與實(shí)現(xiàn)

    雙基地合成孔徑雷達(dá)(簡(jiǎn)稱雙基地SAR或Bistatic SAR)是一種新的成像雷達(dá),也是當(dāng)今SAR技術(shù)的一個(gè)發(fā)展方向,在軍用及民用領(lǐng)域都具有良好的應(yīng)用前景,近年來成為研究的熱點(diǎn)。本文則側(cè)重于研究雙基地SAR的距離一多普勒(R-D)成像算法的實(shí)現(xiàn)。 在雙基地SAR系統(tǒng)及成像算法的研究方面,推導(dǎo)了雙基地SAR的系統(tǒng)分辨特性及雷達(dá)方程,分析了主要系統(tǒng)參數(shù)之間的約束關(guān)系。針對(duì)正側(cè)視機(jī)載雙基地SAR系統(tǒng),本文對(duì)距離一多普勒算法進(jìn)行了推廣。最后得到點(diǎn)目標(biāo)的仿真結(jié)果。 在成像算法的FPGA實(shí)現(xiàn)上,在System Generator環(huán)境下對(duì)算法進(jìn)行定點(diǎn)仿真。完成距離一多普勒成像算法的硬件實(shí)現(xiàn),其中包括了FFT快速傅立葉變換、硬件乘法器、:Rocket I/O接口設(shè)計(jì)、DCM數(shù)字時(shí)鐘管理等主要部分。針對(duì)硬件實(shí)現(xiàn)的特點(diǎn),對(duì)算法的部分運(yùn)算進(jìn)行了簡(jiǎn)化。 為了對(duì)算法實(shí)現(xiàn)進(jìn)行驗(yàn)證,設(shè)計(jì)開發(fā)了該算法的硬件測(cè)試平臺(tái)。主要基于ML310評(píng)估板上XC2VP30芯片中嵌入的Power PC 405,完成其硬件部分的設(shè)計(jì),主要包括了Aurora協(xié)議接口、RS-232串行接口、DDR RAM接口以及其它如中斷、時(shí)鐘等部分。

    標(biāo)簽: FPGA SAR 機(jī)載 雙基地

    上傳時(shí)間: 2013-07-26

    上傳用戶:是王洪文

  • 基于DSPFPGA的H264AVC實(shí)時(shí)編碼器

    H.264/AVC是ITU-T和ISO聯(lián)合推出的新標(biāo)準(zhǔn),采用了近幾年視頻編碼方面的先進(jìn)技術(shù),以較高編碼效率和網(wǎng)絡(luò)友好性成為新一代國(guó)際視頻編碼標(biāo)準(zhǔn)。 本文以實(shí)現(xiàn)D1格式的H.264/AVC實(shí)時(shí)編碼器為目標(biāo),作者負(fù)責(zé)系統(tǒng)架構(gòu)設(shè)計(jì),軟硬件劃分以及部分模塊的硬件算法設(shè)計(jì)與實(shí)現(xiàn)。通過對(duì)H.264/AVC編碼器中主要模塊的算法復(fù)雜度的評(píng)估,算法特點(diǎn)的分析,同時(shí)考慮到編碼器系統(tǒng)的可伸縮性,可擴(kuò)展性,本文采用了DSP+FPGA的系統(tǒng)架構(gòu)。DSP充當(dāng)核心處理器,而FPGA作為協(xié)處理器,針對(duì)編碼器中最復(fù)雜耗時(shí)的模塊一運(yùn)動(dòng)估計(jì)模塊,設(shè)計(jì)相應(yīng)的硬件加速引擎,以提供編碼器所需要的實(shí)時(shí)性能。 H.264/AVC仍基于以前視頻編碼標(biāo)準(zhǔn)的運(yùn)動(dòng)補(bǔ)償混合編碼方案,其中一個(gè)主要的不同在于幀間預(yù)測(cè)采用了可變塊尺寸的運(yùn)動(dòng)估計(jì),同時(shí)運(yùn)動(dòng)向量精度提高到1/4像素。更小和更多形狀的塊分割模式的采用,以及更加精確的亞像素位置的預(yù)測(cè),可以改善運(yùn)動(dòng)補(bǔ)償精度,提高圖像質(zhì)量和編碼效率,但同時(shí)也大大增加了編碼器的復(fù)雜度,因此需要設(shè)計(jì)專門的硬件加速引擎。 本文給出了1/4像素精度的運(yùn)動(dòng)估計(jì)基于FPGA的硬件算法設(shè)計(jì)與實(shí)現(xiàn),包括整像素搜索,像素插值,亞像素(1/2,1/4)搜索以及多模式選擇(支持全部七種塊分割模式)。設(shè)計(jì)中,將多處理器技術(shù)和流水線技術(shù)相結(jié)合,提供高性能的并行計(jì)算能力,同時(shí),采用合理的存儲(chǔ)器組織結(jié)構(gòu)以提供高數(shù)據(jù)吞吐量,滿足運(yùn)算的帶寬要求,并使編碼器具有較好的可伸縮性。最后,在Modelsim環(huán)境下建立測(cè)試平臺(tái),完成了對(duì)整個(gè)設(shè)計(jì)的RTL級(jí)的仿真驗(yàn)證,并針對(duì)Altera公司的FPGA芯片stratixⅡ系列的EP2S60-4器件進(jìn)行優(yōu)化,從而使工作頻率最終達(dá)到134MHz,分析數(shù)據(jù)表明該模塊能夠滿足編碼器的實(shí)時(shí)性要求。

    標(biāo)簽: DSPFPGA H264 264 AVC

    上傳時(shí)間: 2013-07-24

    上傳用戶:sn2080395

  • 基于FPGA的H264視頻編碼器設(shè)計(jì)

    隨著多媒體編碼技術(shù)的發(fā)展,視頻壓縮標(biāo)準(zhǔn)在很多領(lǐng)域都得到了成功應(yīng)用,如視頻會(huì)議(H.263)、DVD(MPEG-2)、機(jī)頂盒(MPEG-2)等等,而網(wǎng)絡(luò)帶寬的不斷提升和高效視頻壓縮技術(shù)的發(fā)展使人們逐漸把關(guān)注的焦點(diǎn)轉(zhuǎn)移到了寬帶網(wǎng)絡(luò)數(shù)字電視(IPTV)、流媒體等基于傳輸?shù)臉I(yè)務(wù)上來。帶寬的增加為流式媒體的發(fā)展鋪平了道路,而高效的視頻壓縮標(biāo)準(zhǔn)的出臺(tái)則是流媒體技術(shù)發(fā)展的關(guān)鍵。H.264/AVC是由國(guó)際電信聯(lián)合會(huì)和國(guó)際標(biāo)準(zhǔn)化組織共同發(fā)展的下一代視頻壓縮標(biāo)準(zhǔn)之一。新標(biāo)準(zhǔn)中采用了新的視頻壓縮技術(shù),如多模式幀間預(yù)測(cè)、1/4像素精度預(yù)測(cè)、整數(shù)DCT變換、變塊尺寸運(yùn)動(dòng)補(bǔ)償、基于上下文的二元算術(shù)編碼(CABAC)、基于上下文的變長(zhǎng)編碼(CAVLC)等等,這些技術(shù)的采用大大提高了視頻壓縮的效率,更有利于寬帶網(wǎng)絡(luò)數(shù)字電視(IPTV)、流媒體等基于傳輸?shù)臉I(yè)務(wù)的實(shí)現(xiàn)。 本文主要根據(jù)視頻會(huì)議應(yīng)用的需要對(duì)JM8.6代碼進(jìn)行優(yōu)化,目標(biāo)是實(shí)現(xiàn)基于Baseline的低復(fù)雜度的CIF編碼器,并對(duì)部分功能模塊進(jìn)行電路設(shè)計(jì)。在設(shè)計(jì)方法上采用自頂向下的設(shè)計(jì)方法,首先對(duì)H.264編碼器的C代碼和算法進(jìn)行優(yōu)化,并對(duì)優(yōu)化后的結(jié)果進(jìn)行測(cè)試比較,結(jié)果顯示在圖像質(zhì)量沒有明顯降低的情況下,H.264編碼器編碼CIF格式視頻每秒達(dá)到15幀以上,滿足了視頻會(huì)議應(yīng)用的實(shí)時(shí)性要求。然后,以C模型為參考對(duì)H.264編碼器的部分功能模塊電路進(jìn)行設(shè)計(jì)。采用Verilog HDL實(shí)現(xiàn)了這些模塊,并在Quartus Ⅱ中進(jìn)行了綜合、仿真、驗(yàn)證。主要完成了Zig-zag掃描和CAVLC模塊的設(shè)計(jì),詳細(xì)說明模塊的工作原理和過程,然后進(jìn)行多組的仿真測(cè)試,結(jié)果與C模型相應(yīng)部分的結(jié)果一致,證明了設(shè)計(jì)的正確性。

    標(biāo)簽: FPGA H264 視頻編碼器

    上傳時(shí)間: 2013-06-11

    上傳用戶:kjgkadjg

  • 基于FPGA的視頻圖像處理系統(tǒng)

    隨著電子技術(shù)和計(jì)算機(jī)技術(shù)的飛速發(fā)展,視頻圖像處理技術(shù)近年來得到極大的重視和長(zhǎng)足的發(fā)展,其應(yīng)用范圍主要包括數(shù)字廣播、消費(fèi)類電子、視頻監(jiān)控、醫(yī)學(xué)成像及文檔影像處理等領(lǐng)域。當(dāng)前視頻圖像處理主要問題是當(dāng)處理的數(shù)據(jù)量很大時(shí),處理速度慢,執(zhí)行效率低。而且視頻算法的軟件和硬件仿真和驗(yàn)證的靈活性低。 本論文首先根據(jù)視頻信號(hào)的處理過程和典型視頻圖像處理系統(tǒng)的構(gòu)成提出了基于FPGA的視頻圖像處理系統(tǒng)總體框圖;其次選擇視頻轉(zhuǎn)換芯片SAA7113,完成視頻圖像采集模塊的設(shè)計(jì),主要分三步完成:1)配置視頻轉(zhuǎn)換芯片的工作模式,完成視頻轉(zhuǎn)化芯片SAA7113的初始化:2)通過分析輸出數(shù)據(jù)流的格式標(biāo)準(zhǔn),來識(shí)別奇偶場(chǎng)信號(hào)、場(chǎng)消隱信號(hào)和有效行數(shù)據(jù)的開始和結(jié)束信號(hào)三種控制信號(hào),并根據(jù)控制信號(hào),用Verilog硬件描述語言編程實(shí)現(xiàn)圖像數(shù)據(jù)的采集;3)分析SRAM的讀寫控制時(shí)序,采用兩塊SRAM完成圖像數(shù)據(jù)的存儲(chǔ)。然后編寫軟件測(cè)試文件,在ISE Simulator仿真環(huán)境進(jìn)行程序測(cè)試與運(yùn)行,并分析仿真結(jié)果,驗(yàn)證了數(shù)據(jù)采集和存儲(chǔ)的正確性;最后,對(duì)常用視頻圖像算法的MATLAB仿真,選擇適當(dāng)?shù)乃阕?,采用工具M(jìn)ATLAB、System Generator for DSP和ISE,利用模塊構(gòu)建方式,搭建視頻算法平臺(tái),實(shí)現(xiàn)圖像平滑濾波、銳化濾波算法,在Simulink中仿真并自動(dòng)生成硬件描述語言和網(wǎng)表,對(duì)資源的消耗做簡(jiǎn)要分析。 本論文的創(chuàng)新點(diǎn)是采用新的開發(fā)環(huán)境System Generator for DSP實(shí)現(xiàn)視頻圖像算法。這種開發(fā)視頻圖像算法的方式靈活性強(qiáng)、設(shè)計(jì)周期短、驗(yàn)證方便、是視頻圖像處理發(fā)展的必然趨勢(shì)。

    標(biāo)簽: FPGA 視頻圖像 處理系統(tǒng)

    上傳時(shí)間: 2013-07-28

    上傳用戶:lingzhichao

  • 紅外成像制導(dǎo)導(dǎo)彈自動(dòng)目標(biāo)識(shí)別應(yīng)用現(xiàn)狀的分析

    ·紅外成像制導(dǎo)導(dǎo)彈自動(dòng)目標(biāo)識(shí)別應(yīng)用現(xiàn)狀的分析

    標(biāo)簽: 紅外成像 制導(dǎo) 導(dǎo)彈

    上傳時(shí)間: 2013-07-29

    上傳用戶:Wibbly

  • 時(shí)間觸發(fā)嵌入式系統(tǒng)設(shè)計(jì)模式:使用8051系列微控制器開發(fā)可靠應(yīng)用

    ·圖書簡(jiǎn)介本書前所未有地提出一整套軟件模式,為開發(fā)嵌入式軟件系統(tǒng)提供幫助。書中討論了基于廣為使用的8051系列微控制器進(jìn)行設(shè)計(jì)并應(yīng)用軟件 的方法。此外還重點(diǎn)關(guān)注了其可靠性。 本書中一共有超過70個(gè)軟件模式,并介紹了如何將這些技巧應(yīng)用到你自己的項(xiàng)目中,作者為迅速創(chuàng)建各種各樣的嵌入式應(yīng)用提供了很多實(shí)用的資料和建議。本書從簡(jiǎn)單系列復(fù)雜系統(tǒng)。列舉了大量詳盡的的實(shí)例。中文版 26.2M英文版 7.08M&nb

    標(biāo)簽: 8051 時(shí)間觸發(fā) 嵌入式系統(tǒng) 微控制器

    上傳時(shí)間: 2013-07-14

    上傳用戶:程嬰sky

  • 《雷達(dá)成像原理》

    ·詳細(xì)說明:北京航空航天大學(xué)電子信息工程學(xué)院 許小劍編的《雷達(dá)成像原理》word版

    標(biāo)簽: 雷達(dá) 成像原理

    上傳時(shí)間: 2013-04-24

    上傳用戶:litianchu

  • STM32啟動(dòng)模式說明

    STM32啟動(dòng)模式說明 經(jīng)典講解,啟動(dòng)模式面面俱到

    標(biāo)簽: STM 32 模式

    上傳時(shí)間: 2013-07-07

    上傳用戶:dongbaobao

主站蜘蛛池模板: 威信县| 江油市| 伊春市| 嘉祥县| 乌拉特前旗| 临邑县| 南溪县| 宣城市| 宁河县| 衢州市| 安乡县| 甘孜| 榆中县| 方城县| 博湖县| 剑川县| 武义县| 满洲里市| 大厂| 锦州市| 根河市| 涞水县| 大荔县| 富源县| 云阳县| 磴口县| 东乡族自治县| 双峰县| 永年县| 岳阳县| 德兴市| 沈丘县| 临潭县| 平凉市| 东光县| 大理市| 乐都县| 凤城市| 综艺| 乌鲁木齐市| 兴城市|