亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

圖片解碼

  • 單片開關(guān)電源的設(shè)計和應(yīng)用

    單片開關(guān)電源集成電路于20世紀(jì)如年代中、后期問世以來,在國際上獲得廣泛應(yīng)用,已成為開發(fā)中、小功率無工頻變壓器式高效開關(guān)電源的首選產(chǎn)品。本書從實用角度出發(fā),全面系統(tǒng)深入地闡述了單片開關(guān)電源的設(shè)計與應(yīng)用。全書共10章。第1至4章分別介紹了六大系列TOPswitch、TOPSwitch—II、TinySwitch、TNY256、MC33370、TOPSwitch—FX等67種型號的單片開關(guān)電源集成電路的原理與應(yīng)用。第5章講述L4960、L4970/4970A系列15種型號的單片開關(guān)式穩(wěn)壓器。第6章介紹16種單片開關(guān)電源模塊的設(shè)計。第7章闡述單片開關(guān)電源的特殊應(yīng)用。第8、9、10章分別介紹單片開關(guān)電源的設(shè)計指南、電磁兼容性及酗試技術(shù)、外圍電路關(guān)鍵元器件的選擇。這是國內(nèi)第一部關(guān)于單片開關(guān)電源的專著,充分反映了該領(lǐng)域的國內(nèi)外最新研究成果。 第1章 單片開關(guān)電源概述 1.1 開關(guān)電源的發(fā)展趨勢 1.1.1 開關(guān)電源的發(fā)展歷史 1.1.2 單片開關(guān)電源的發(fā)展趨勢 1.2 開關(guān)電源的基本原理 1.2.1 開關(guān)電源的控制方式 1.2.2 脈寬調(diào)制式開關(guān)電源的基本原理 1.3 單片開關(guān)電源的產(chǎn)品分類及主要特點(diǎn) 1.4 單片開關(guān)電源的基本原理及反饋電路類型 1.4.1 單片開關(guān)電源的基本原理 1.4.2 單片開關(guān)電源的兩種工作模式 1.4.3 反饋電路的四種基本類型 1.5 單片開關(guān)電源典型產(chǎn)品的技術(shù)指標(biāo) 第2章 三端單片開關(guān)電源的原理與應(yīng)用 2.1 TOPSwitch—II系列的產(chǎn)品分類及性能特點(diǎn) 2.1.1 TOPSwitch—II的產(chǎn)品分類 2.1.2 TOPSwitch—II的性能特點(diǎn) 2.2 TOPSwitch—II系列單片開關(guān)電源的工作原理

    標(biāo)簽: 單片開關(guān) 電源

    上傳時間: 2013-10-29

    上傳用戶:潛水的三貢

  • 4x4鍵盤的設(shè)計與制作

    三種方法讀取鍵值􀂄 使用者設(shè)計行列鍵盤介面,一般常採用三種方法讀取鍵值。􀂉 中斷式􀂄 在鍵盤按下時產(chǎn)生一個外部中斷通知CPU,並由中斷處理程式通過不同位址讀資料線上的狀態(tài)判斷哪個按鍵被按下。􀂄 本實驗採用中斷式實現(xiàn)使用者鍵盤介面。􀂉 掃描法􀂄 對鍵盤上的某一行送低電位,其他為高電位,然後讀取列值,若列值中有一位是低,表明該行與低電位對應(yīng)列的鍵被按下。否則掃描下一行。􀂉 反轉(zhuǎn)法􀂄 先將所有行掃描線輸出低電位,讀列值,若列值有一位是低表明有鍵按下;接著所有列掃描線輸出低電位,再讀行值。􀂄 根據(jù)讀到的值組合就可以查表得到鍵碼。4x4鍵盤按4行4列組成如圖電路結(jié)構(gòu)。按鍵按下將會使行列連成通路,這也是見的使用者鍵盤設(shè)計電路。 //-----------4X4鍵盤程序--------------// uchar keboard(void) { uchar xxa,yyb,i,key; if((PINC&0x0f)!=0x0f) //是否有按鍵按下 {delayms(1); //延時去抖動 if((PINC&0x0f)!=0x0f) //有按下則判斷 { xxa=~(PINC|0xf0); //0000xxxx DDRC=0x0f; PORTC=0xf0; delay_1ms(); yyb=~(PINC|0x0f); //xxxx0000 DDRC=0xf0; //復(fù)位 PORTC=0x0f; while((PINC&0x0f)!=0x0f) //按鍵是否放開 { display(data); } i=4; //計算返回碼 while(xxa!=0) { xxa=xxa>>1; i--; } if(yyb==0x80) key=i; else if(yyb==0x40) key=4+i; else if(yyb==0x20) key=8+i; else if(yyb==0x10) key=12+i; return key; //返回按下的鍵盤碼 } } else return 17; //沒有按鍵按下 }

    標(biāo)簽: 4x4 鍵盤

    上傳時間: 2013-11-12

    上傳用戶:a673761058

  • PICC庫函數(shù)詳解

    PICC庫函數(shù)詳解

    標(biāo)簽: PICC 庫函數(shù)

    上傳時間: 2013-11-16

    上傳用戶:gyq

  • 信號與系統(tǒng)(奧本海默)中文習(xí)題詳解

    信號與系統(tǒng)(奧本海默)中文習(xí)題詳解

    標(biāo)簽: 信號與系統(tǒng)

    上傳時間: 2014-12-28

    上傳用戶:a67818601

  • DSP2812寄存器詳解

    DSP2812寄存器詳解

    標(biāo)簽: 2812 DSP 寄存器

    上傳時間: 2013-11-08

    上傳用戶:songyue1991

  • 數(shù)字信號處理學(xué)習(xí)指導(dǎo)與習(xí)題精解

    數(shù)字信號處理學(xué)習(xí)指導(dǎo)與習(xí)題精解

    標(biāo)簽: 數(shù)字信號處理

    上傳時間: 2014-12-28

    上傳用戶:225588

  • 收音機(jī)工作原理、安裝、焊接圖片詳解

    收音機(jī)工作原理、安裝、焊接圖片詳解

    標(biāo)簽: 收音機(jī) 工作原理 焊接

    上傳時間: 2013-11-18

    上傳用戶:jdm439922924

  • 賽靈思spartan6系列FPGA片內(nèi)資源設(shè)計指導(dǎo)

    賽靈思spartan6系列FPGA片內(nèi)資源設(shè)計指導(dǎo)

    標(biāo)簽: spartan6 FPGA 賽靈思 資源

    上傳時間: 2013-10-28

    上傳用戶:hahayou

  • Verilog_HDL的基本語法詳解(夏宇聞版)

            Verilog_HDL的基本語法詳解(夏宇聞版):Verilog HDL是一種用于數(shù)字邏輯電路設(shè)計的語言。用Verilog HDL描述的電路設(shè)計就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語言也是一種結(jié)構(gòu)描述的語言。這也就是說,既可以用電路的功能描述也可以用元器件和它們之間的連接來建立所設(shè)計電路的Verilog HDL模型。Verilog模型可以是實際電路的不同級別的抽象。這些抽象的級別和它們對應(yīng)的模型類型共有以下五種:   系統(tǒng)級(system):用高級語言結(jié)構(gòu)實現(xiàn)設(shè)計模塊的外部性能的模型。   算法級(algorithm):用高級語言結(jié)構(gòu)實現(xiàn)設(shè)計算法的模型。   RTL級(Register Transfer Level):描述數(shù)據(jù)在寄存器之間流動和如何處理這些數(shù)據(jù)的模型。   門級(gate-level):描述邏輯門以及邏輯門之間的連接的模型。   開關(guān)級(switch-level):描述器件中三極管和儲存節(jié)點(diǎn)以及它們之間連接的模型。   一個復(fù)雜電路系統(tǒng)的完整Verilog HDL模型是由若干個Verilog HDL模塊構(gòu)成的,每一個模塊又可以由若干個子模塊構(gòu)成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設(shè)計的模塊交互的現(xiàn)存電路或激勵信號源。利用Verilog HDL語言結(jié)構(gòu)所提供的這種功能就可以構(gòu)造一個模塊間的清晰層次結(jié)構(gòu)來描述極其復(fù)雜的大型設(shè)計,并對所作設(shè)計的邏輯電路進(jìn)行嚴(yán)格的驗證。   Verilog HDL行為描述語言作為一種結(jié)構(gòu)化和過程性的語言,其語法結(jié)構(gòu)非常適合于算法級和RTL級的模型設(shè)計。這種行為描述語言具有以下功能:   · 可描述順序執(zhí)行或并行執(zhí)行的程序結(jié)構(gòu)。   · 用延遲表達(dá)式或事件表達(dá)式來明確地控制過程的啟動時間。   · 通過命名的事件來觸發(fā)其它過程里的激活行為或停止行為。   · 提供了條件、if-else、case、循環(huán)程序結(jié)構(gòu)。   · 提供了可帶參數(shù)且非零延續(xù)時間的任務(wù)(task)程序結(jié)構(gòu)。   · 提供了可定義新的操作符的函數(shù)結(jié)構(gòu)(function)。   · 提供了用于建立表達(dá)式的算術(shù)運(yùn)算符、邏輯運(yùn)算符、位運(yùn)算符。   · Verilog HDL語言作為一種結(jié)構(gòu)化的語言也非常適合于門級和開關(guān)級的模型設(shè)計。因其結(jié)構(gòu)化的特點(diǎn)又使它具有以下功能:   - 提供了完整的一套組合型原語(primitive);   - 提供了雙向通路和電阻器件的原語;   - 可建立MOS器件的電荷分享和電荷衰減動態(tài)模型。   Verilog HDL的構(gòu)造性語句可以精確地建立信號的模型。這是因為在Verilog HDL中,提供了延遲和輸出強(qiáng)度的原語來建立精確程度很高的信號模型。信號值可以有不同的的強(qiáng)度,可以通過設(shè)定寬范圍的模糊值來降低不確定條件的影響。   Verilog HDL作為一種高級的硬件描述編程語言,有著類似C語言的風(fēng)格。其中有許多語句如:if語句、case語句等和C語言中的對應(yīng)語句十分相似。如果讀者已經(jīng)掌握C語言編程的基礎(chǔ),那么學(xué)習(xí)Verilog HDL并不困難,我們只要對Verilog HDL某些語句的特殊方面著重理解,并加強(qiáng)上機(jī)練習(xí)就能很好地掌握它,利用它的強(qiáng)大功能來設(shè)計復(fù)雜的數(shù)字邏輯電路。下面我們將對Verilog HDL中的基本語法逐一加以介紹。

    標(biāo)簽: Verilog_HDL

    上傳時間: 2013-11-23

    上傳用戶:青春給了作業(yè)95

  • ISE新建工程及使用IP核步驟詳解

    ISE新建工程及使用IP核步驟詳解

    標(biāo)簽: ISE IP核 工程

    上傳時間: 2013-11-18

    上傳用戶:peterli123456

主站蜘蛛池模板: 崇礼县| 萍乡市| 铁岭县| 临海市| 双辽市| 海阳市| 阿荣旗| 宁强县| 金溪县| 和林格尔县| 崇仁县| 武鸣县| 富顺县| 宜黄县| 永德县| 许昌县| 镇原县| 壶关县| 锦州市| 田林县| 花垣县| 威远县| 文安县| 常宁市| 永安市| 公安县| 平阳县| 繁昌县| 伊川县| 孝义市| 名山县| 沭阳县| 张家口市| 柞水县| 合作市| 老河口市| 长兴县| 漳平市| 临海市| 嵩明县| 新绛县|