本文主要研究了數(shù)字聲音廣播系統(tǒng)(DAB)內(nèi)交織器與解交織器的算法及硬件實現(xiàn)方法。時間交織器與解交織器的硬件實現(xiàn)可以有幾種實現(xiàn)方案,本文對其性能進行了分析比較,選擇了一種工程中實用的設計方案進行設計,并將設計結(jié)果以FPGA設計驗證。時間解交織器的交織速度、電路面積、占用內(nèi)存、是設計中主要因素,文中采用了單口SRAM實現(xiàn),減少了對存儲器的使用,利用lC設計的優(yōu)化設計方法來改善電路的面積。硬件實現(xiàn)是采用工業(yè)EDA標準Top-to-Down設計思想來設計時間解交織,使用verilogHDL硬件描述語言來描述解交織器,用Cadence Nc-verilog進行仿真,Debussy進行debug,在Altera公司的FPGA開發(fā)板上進行測試,然后用ASIC實現(xiàn)。測試結(jié)果證明:時間解交織器的輸出正確,實現(xiàn)速度較快,占用面積較小。
標簽:
FPGA
算法研究
上傳時間:
2013-04-24
上傳用戶:梧桐