在ISE中直接調(diào)用chipscope進(jìn)行在線邏輯分析
標(biāo)簽: chipscope ISE 邏輯分析
上傳時(shí)間: 2013-11-02
上傳用戶:13188549192
結(jié)合坐標(biāo)采集和處理在新型激光光幕靶中的應(yīng)用,針對傳統(tǒng)激光光幕靶處理器I/O緊缺、處理速度慢、存在錯(cuò)報(bào)、漏報(bào),無法測試子彈連發(fā)坐標(biāo)等問題,提出了一種以FPGA為核心的坐標(biāo)采集和處理系統(tǒng)的設(shè)計(jì)方法。設(shè)計(jì)中采用了自頂向下的設(shè)計(jì)方法,將該系統(tǒng)依據(jù)邏輯功能劃分為3個(gè)模塊,并在ISE 14.1和Modelsim中進(jìn)行設(shè)計(jì)、編譯、仿真,最后的仿真結(jié)果表明該系統(tǒng)能夠很好地采集到子彈的坐標(biāo)。
標(biāo)簽: FPGA 激光光幕靶 中的應(yīng)用
上傳時(shí)間: 2013-10-20
上傳用戶:1234xhb
主要是電子元器件在仿真中的符號
標(biāo)簽: proteus 電子元件 符號
上傳時(shí)間: 2013-10-22
上傳用戶:daoyue
狀態(tài)機(jī)在A_D采樣控制中的應(yīng)用
標(biāo)簽: 狀態(tài) 控制 中的應(yīng)用 采樣
上傳時(shí)間: 2013-11-19
上傳用戶:shinesyh
在PCB文件上面加上漢字一直都是很多網(wǎng)友比較感興趣的事情。PROTEL早期的版本加漢字比較困難,99SE改變了這一點(diǎn)。不但可以方便的加上漢字,加上照片也沒有問題,加照片的方法稍后再講,下面先來看看加漢字的具體方法:
標(biāo)簽: PROTEL PCB 99 SE
上傳時(shí)間: 2013-11-03
上傳用戶:18707733937
電容在EMC設(shè)計(jì)
標(biāo)簽: EMC 電容
上傳時(shí)間: 2013-10-24
上傳用戶:epson850
自2010年下半年以來,智能型手機(jī)出貨量大幅增長,再加上平板計(jì)算機(jī)熱銷,帶動應(yīng)用在這兩款產(chǎn)品上的HDI板需求強(qiáng)勁。2010年下半年,領(lǐng)先的線路板廠商紛紛擴(kuò)大HDI板產(chǎn)能,但在2011年第四季度,HDI板市場出現(xiàn)供過于求的跡象,HDI產(chǎn)能利用率開始下降。市調(diào)大師Naka指出,中國是最大的HDI板生產(chǎn)國,產(chǎn)值大約是42億美元,其次是日本。
標(biāo)簽: PCB 產(chǎn)業(yè) 轉(zhuǎn)移 基地
上傳時(shí)間: 2014-02-26
上傳用戶:miaochun888
MATLAB及其在FPGA中的應(yīng)用(第2版)本書緊密結(jié)合作者在MATIAB和FPGA應(yīng)用領(lǐng)域中的實(shí)際經(jīng)驗(yàn),講述了MATIAB的基本使用方法及其在FPGA設(shè)計(jì)中的應(yīng)用。書中略去對MATIAB和FPGA的一般性介紹,以大量設(shè)計(jì)實(shí)例為切入點(diǎn),將MATIAB強(qiáng)大的數(shù)值計(jì)算和算法仿真功能與當(dāng)今電子設(shè)計(jì)領(lǐng)域快速發(fā)展的FPGA設(shè)計(jì)技術(shù)相結(jié)合,重點(diǎn)講述了FPGA設(shè)計(jì)中的MATLAB聯(lián)合仿真問題,最后以三個(gè)大型設(shè)計(jì)實(shí)例結(jié)束全書的討論。 目錄
標(biāo)簽: MATLAB FPGA 中的應(yīng)用 電子書
上傳時(shí)間: 2013-11-15
上傳用戶:清風(fēng)冷雨
MATLAB及其在FPGA中的應(yīng)用(第2版)
標(biāo)簽: MATLAB FPGA 中的應(yīng)用
上傳用戶:panpanpan
信息處理機(jī)(圖1)用于完成導(dǎo)彈上多路遙測信息的采集、處理、組包發(fā)送。主要功能包括高速1553B總線的數(shù)據(jù)收發(fā)、422接口設(shè)備的數(shù)據(jù)加載與檢測、多路數(shù)據(jù)融合和數(shù)據(jù)接收、處理、組包發(fā)送的功能。其中,總線數(shù)據(jù)和其他422接口送來的數(shù)據(jù)同時(shí)進(jìn)行并行處理;各路輸入信息按預(yù)定格式進(jìn)行融合與輸出;數(shù)據(jù)輸出速率以高速同步422口的幀同步脈沖為源,如果高速同步422口異常不影響總線數(shù)據(jù)和其它422口的數(shù)據(jù)融合與輸出功能。在CPU發(fā)生異常或總線數(shù)據(jù)異常時(shí)不影響其它422口數(shù)據(jù)的融合與輸出功能;能夠?qū)目偩€上接收的數(shù)據(jù)進(jìn)行二次篩選、組包,并發(fā)送往總線,供其它設(shè)備接收。
標(biāo)簽: FPGA 信息處理 中的應(yīng)用
上傳用戶:xjz632
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1