亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

均衡模型(CGE)

  • 嵌入式系統(tǒng)中的模擬設(shè)計(jì)(英文版)

    嵌入式系統(tǒng)中的模擬設(shè)計(jì)(英文版) 嵌入式系統(tǒng)中的模擬設(shè)計(jì)(英文版)

    標(biāo)簽: 嵌入式系統(tǒng) 模擬設(shè)計(jì) 英文

    上傳時(shí)間: 2013-07-06

    上傳用戶:zhyiroy

  • ZigBee_xbee.rar

    ZigBee通信模型,架構(gòu)詳細(xì)介紹。以DIGI公司的xbee(series 2)模塊為例,中英文對照,

    標(biāo)簽: ZigBee_xbee

    上傳時(shí)間: 2013-07-21

    上傳用戶:R50974

  • 漢字ASCII碼-Unicode碼轉(zhuǎn)化器(轉(zhuǎn)換工具)

    漢字ASCII碼-Unicode碼轉(zhuǎn)化器(轉(zhuǎn)換工具)

    標(biāo)簽: Unicode ASCII 漢字 轉(zhuǎn)化器

    上傳時(shí)間: 2013-07-16

    上傳用戶:hustfanenze

  • 用于串聯(lián)超級電容器組的電壓均衡電路

    用于串聯(lián)超級電容器組的電壓均衡電路!!!!

    標(biāo)簽: 串聯(lián) 超級電容器 電壓 均衡電路

    上傳時(shí)間: 2013-07-21

    上傳用戶:diertiantang

  • 基于FPGA的星圖采集及預(yù)處理算法實(shí)現(xiàn)

    本文的目的就是研究如何應(yīng)用FPGA這種大規(guī)模的可編程邏輯器件實(shí)現(xiàn)CCD(Charge Coupled Device,電荷耦合器件)數(shù)字圖像的實(shí)時(shí)采集及預(yù)處理。基于對實(shí)時(shí)圖像處理系統(tǒng)的研究與設(shè)計(jì),本文主要研究工作及成果如下: 1.本論文詳細(xì)的介紹了圖像采集卡的結(jié)構(gòu)和基本工作原理。同時(shí),針對高分辨率的CCD攝像機(jī),探討了有關(guān)點(diǎn)目標(biāo)與CCD像元一一對應(yīng)的圖像采集及其硬件和軟件設(shè)計(jì)方法。 2.本文分析了星圖中弱小目標(biāo)、噪聲以及背景的特點(diǎn),給出了點(diǎn)目標(biāo)的場景圖像的數(shù)學(xué)模型及復(fù)雜背景下點(diǎn)目標(biāo)檢測的預(yù)處理方法。針對星圖灰度分布的特點(diǎn),采用高斯低通濾波算法和高通濾波算法對星圖進(jìn)行預(yù)處理,同時(shí)還對圖像掃描聚類算法進(jìn)行了研究與分析。 3.數(shù)字信號處理器常常因?yàn)樵趶?fù)雜性、運(yùn)算速度等方面的限制,難以實(shí)時(shí)的實(shí)現(xiàn)復(fù)雜的檢測算法。本文采用FPGA技術(shù),實(shí)現(xiàn)了復(fù)雜背景下弱點(diǎn)目標(biāo)的預(yù)處理算法,解決了計(jì)算、數(shù)據(jù)緩沖和存儲操作協(xié)調(diào)一致的問題,同時(shí)采用并行高密度加法器和流水線的工作方式,使整個(gè)系統(tǒng)的數(shù)據(jù)交換和處理速度得以很大的提高,合理的解決了資源和速度之間的相互制約問題,并在實(shí)際中取得滿意的結(jié)果。

    標(biāo)簽: FPGA 采集 預(yù)處理算法

    上傳時(shí)間: 2013-07-03

    上傳用戶:wang5829

  • 無線信道仿真和均衡器的FPGA設(shè)計(jì)與實(shí)現(xiàn)

    本文主要介紹了基于FPGA的無線信道盲均衡器的設(shè)計(jì)與實(shí)現(xiàn),在算法上選擇了比較成熟的DDLMS和CMA相結(jié)合的算法,結(jié)構(gòu)上采用四路正交FIR濾波器模型.在設(shè)計(jì)的過程中我們采取了用MATLAB進(jìn)行算法仿真,VerilogHDL語言進(jìn)行FPGA設(shè)計(jì)的策略.在硬件描述語言的設(shè)計(jì)流程中,信道盲均衡器運(yùn)用了Top-Down的模塊化設(shè)計(jì)方法,大大縮短了設(shè)計(jì)周期,提高了系統(tǒng)的穩(wěn)定性和可擴(kuò)展性.測試結(jié)果表明均衡器所有的性能指標(biāo)均達(dá)到預(yù)定目標(biāo),且工作性能良好,均衡效果較為理想,能夠滿足指標(biāo)要求.本課題所設(shè)計(jì)和實(shí)現(xiàn)的信道盲均衡器,為FPGA芯片設(shè)計(jì)技術(shù)做了有益的探索性嘗試,對今后無線通信系統(tǒng)中的單芯片可編程系統(tǒng)(SOPC)的設(shè)計(jì)運(yùn)用有著積極的借鑒意義.

    標(biāo)簽: FPGA 無線信道 仿真 均衡器

    上傳時(shí)間: 2013-05-28

    上傳用戶:huyiming139

  • TIL300 TIL300A應(yīng)用主要問題(包括工作狀態(tài),運(yùn)放的選擇和阻值的計(jì)算)的考慮14

    TIL300 TIL300A應(yīng)用主要問題(包括工作狀態(tài),運(yùn)放的選擇和阻值的計(jì)算)的考慮14

    標(biāo)簽: TIL 300 300A 工作狀態(tài)

    上傳時(shí)間: 2013-04-24

    上傳用戶:libinxny

  • VerilogHDL數(shù)字設(shè)計(jì)與綜合夏宇聞譯(第二版)

    Verilog HDL是一種硬件描述語言(HDL:Hardware Discription Language),是一種以文本形式來描述數(shù)字系統(tǒng)硬件的結(jié)構(gòu)和行為的語言,用它可以表示邏輯電路圖、邏輯表達(dá)式,還可以表示數(shù)字邏輯系統(tǒng)所完成的邏輯功能。 Verilog HDL和VHDL是目前世界上最流行的兩種硬件描述語言,都是在20世紀(jì)80年代中期開發(fā)出來的。前者由Gateway Design Automation公司(該公司于1989年被Cadence公司收購)開發(fā)。該書本由淺入深的介紹了該技術(shù)的相關(guān)知識。推薦閱讀。

    標(biāo)簽: VerilogHDL 數(shù)字設(shè)計(jì)

    上傳時(shí)間: 2013-05-30

    上傳用戶:13081287919

  • 火車模型DCC控制電路圖

    火車模型 基于NRMA DCC協(xié)議的數(shù)碼控制器

    標(biāo)簽: DCC 火車 模型 控制電路圖

    上傳時(shí)間: 2013-07-13

    上傳用戶:ynsnjs

  • MDK注冊機(jī)(mdk4.13)保用到2022年

    最新MDK注冊機(jī)(mdk4.13)保用到2022年

    標(biāo)簽: 4.13 2022 MDK mdk

    上傳時(shí)間: 2013-05-18

    上傳用戶:gzming

主站蜘蛛池模板: 城口县| 肇东市| 墨脱县| 乐东| 富裕县| 嘉黎县| 永定县| 麻栗坡县| 辽中县| 永寿县| 和田市| 广州市| 宜丰县| 辽源市| 怀安县| 旺苍县| 丽水市| 黄骅市| 桦川县| 穆棱市| 普定县| 绥棱县| 塔河县| 高碑店市| 广安市| 宣汉县| 太康县| 南通市| 四子王旗| 商城县| 莲花县| 萨嘎县| 大化| 舟曲县| 姜堰市| 通海县| 八宿县| 宣化县| 邻水| 青海省| 吐鲁番市|