Moore型狀態(tài)機(jī)設(shè)計(jì),基于VHDL.能夠根據(jù)微處理器的讀寫(xiě)周期,分別對(duì)應(yīng)存儲(chǔ)器輸出寫(xiě)使能WE和讀使能OE信號(hào).
標(biāo)簽: Moore VHDL 狀態(tài) 微處理器
上傳時(shí)間: 2013-12-19
上傳用戶:cjl42111
針對(duì)多DSP 共享總線的通用信號(hào)處理板卡, 介紹了基于PCI9054 和CPCI 總線的接口設(shè)計(jì), 分析了通用WDM總線驅(qū)動(dòng)程序的開(kāi)發(fā)。采用Verilog HDL 用CPLD 設(shè)計(jì)控制時(shí)序?qū)崿F(xiàn)了DSP 和 CPCI 總線橋接器PCI9054 之間的普通傳輸和高速DMA 傳輸。驅(qū)動(dòng)程序采用DriverWorks 和Windows 驅(qū)動(dòng)開(kāi)發(fā)包DDK 進(jìn)行開(kāi)發(fā), 具有很好的通用性和可移植性。
標(biāo)簽: Verilog 9054 CPCI CPLD
上傳時(shí)間: 2013-12-24
上傳用戶:tedo811
基于PCM和CVSD技術(shù)的語(yǔ)音編碼仿真:在VC6.0環(huán)境下,編寫(xiě)動(dòng)態(tài)鏈接庫(kù)DLL程序,向上層應(yīng)用程序(東大語(yǔ)音傳輸實(shí)驗(yàn)軟件)提供函數(shù)接口和消息。這些函數(shù)接口即PCM與CVSD編解碼的實(shí)現(xiàn)。
標(biāo)簽: CVSD PCM 6.0 VC
上傳時(shí)間: 2016-03-10
上傳用戶:許小華
基于z-stack協(xié)議棧的應(yīng)用程序 適合適合協(xié)議棧入門(mén)
標(biāo)簽: z-stack 協(xié)議棧 應(yīng)用程序
上傳時(shí)間: 2013-12-18
上傳用戶:ywqaxiwang
學(xué)生信息管理系統(tǒng)(VC+SQL SERVER) 基于VC環(huán)境下編寫(xiě)的
標(biāo)簽: SERVER SQL VC 信息管理系統(tǒng)
上傳時(shí)間: 2014-11-28
上傳用戶:alan-ee
人事信息管理系統(tǒng)(VC+SQL SERVER) 基于VC環(huán)境下編寫(xiě)的
上傳時(shí)間: 2016-03-16
上傳用戶:330402686
基于LPC2200微控制器上的SMG240128A的驅(qū)動(dòng)源程序,設(shè)置液晶模塊為圖形模式,供大家參考!
標(biāo)簽: 240128A 240128 2200 LPC
上傳用戶:qb1993225
全國(guó)智能車大賽的論文--基于間隔布置光電傳感器的離散路徑識(shí)別算法
標(biāo)簽: 智能車 大賽 光電傳感器 論文
上傳用戶:362279997
基于高階統(tǒng)計(jì)量的tdoa估計(jì)方法,希望對(duì)您有所幫助!
標(biāo)簽: tdoa 計(jì)量
上傳時(shí)間: 2016-03-17
上傳用戶:一諾88
基于uCOS-II嵌入式操作系統(tǒng)的LED顯示功能的源程序
標(biāo)簽: uCOS-II LED 嵌入式操作系統(tǒng) 源程序
上傳用戶:ccclll
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1