為了實現(xiàn)對礦山生產(chǎn)過程中三維定位和災(zāi)害預(yù)警監(jiān)測,設(shè)計了一種基于RFID和無線傳感的礦山實時定位預(yù)警系統(tǒng),硬件包括無線射頻標(biāo)識模塊、實時三維定位模塊、監(jiān)測數(shù)據(jù)采集與分析模塊、災(zāi)害預(yù)警模塊、災(zāi)害分析模塊和地面遠(yuǎn)程控制主機(jī)。實際應(yīng)用表明,該系統(tǒng)平臺鋪設(shè)靈活性強(qiáng),監(jiān)控范圍廣泛,可以三維全方位監(jiān)控,有效提高礦山安全監(jiān)測效率。
標(biāo)簽: RFID 無線傳感 定位預(yù)警系統(tǒng)
上傳時間: 2013-11-23
上傳用戶:363186
介紹了基一種基于ZigBee和ARM技術(shù)的無線森林火情監(jiān)測系統(tǒng)。該系統(tǒng)采用無線傳感網(wǎng)絡(luò)結(jié)合上位機(jī)數(shù)據(jù)處理中心的框架,采取ZigBee和短波無線通信方案,融合了傳感器網(wǎng)絡(luò)、ARM等工控技術(shù),實現(xiàn)了森林環(huán)境參數(shù)采集和傳輸。在系統(tǒng)的總體框架下,重點分析了ZigBee組網(wǎng)的的設(shè)計方案,包括軟件設(shè)計和硬件設(shè)計。最后,對節(jié)點性能和整個監(jiān)控系統(tǒng)進(jìn)行了測試,證明了系統(tǒng)的穩(wěn)定性和其數(shù)據(jù)傳輸?shù)目煽啃浴?
標(biāo)簽: ZigBee ARM 火情監(jiān)測
上傳時間: 2013-11-12
上傳用戶:zjc0413
基于Altera MegaCore實現(xiàn)FFT的方法
標(biāo)簽: MegaCore Altera FFT
上傳時間: 2013-11-15
上傳用戶:alex wang
基于FPGA火車狀態(tài)機(jī)的實現(xiàn)方法,詳細(xì)見資料
標(biāo)簽: FPGA 火車 實現(xiàn)方法 狀態(tài)
上傳時間: 2013-10-21
上傳用戶:hjkhjk
結(jié)合坐標(biāo)采集和處理在新型激光光幕靶中的應(yīng)用,針對傳統(tǒng)激光光幕靶處理器I/O緊缺、處理速度慢、存在錯報、漏報,無法測試子彈連發(fā)坐標(biāo)等問題,提出了一種以FPGA為核心的坐標(biāo)采集和處理系統(tǒng)的設(shè)計方法。設(shè)計中采用了自頂向下的設(shè)計方法,將該系統(tǒng)依據(jù)邏輯功能劃分為3個模塊,并在ISE 14.1和Modelsim中進(jìn)行設(shè)計、編譯、仿真,最后的仿真結(jié)果表明該系統(tǒng)能夠很好地采集到子彈的坐標(biāo)。
標(biāo)簽: FPGA 激光光幕靶 中的應(yīng)用
上傳時間: 2013-10-20
上傳用戶:1234xhb
基于FPGA數(shù)字電壓表的設(shè)計 EDA是電子設(shè)計自動化(Electronic Design Automation)的縮寫,在20世紀(jì)60年代中期從計算機(jī)輔助設(shè)計(CAD)、計算機(jī)輔助制造(CAM)、計算機(jī)輔助測試(CAT)和計算機(jī)輔助工程(CAE)的概念發(fā)展而來的。 EDA技術(shù)就是以計算機(jī)為工具,設(shè)計者在EDA軟件平臺上,用硬件描述語言VHDL完成設(shè)計文件,然后由計算機(jī)自動地完成邏輯編譯、化簡、分割、綜合、優(yōu)化、布局、布線和仿真,直至對于特定目標(biāo)芯片的適配編譯、邏輯映射和編程下載等工作。本電壓表的電路設(shè)計正是用VHDL語言完成的 。此次設(shè)計采用的是Altera公司 的Quartus II 7.0軟件。本次設(shè)計的參考電壓為2.5V,精度為0.01V。此電壓表的設(shè)計特點為通過軟件編程下載到硬件實現(xiàn),設(shè)計周期短,開發(fā)效率高。
標(biāo)簽: FPGA 數(shù)字電壓表 報告
上傳時間: 2013-10-22
上傳用戶:Shaikh
基于FPGA和DDS技術(shù)的正弦信號發(fā)生器設(shè)計
標(biāo)簽: FPGA DDS 正弦信號發(fā)生器
上傳時間: 2013-10-23
上傳用戶:cjf0304
NiosII軟核處理器是Altera公司開發(fā),基于FPGA操作平臺使用的一款高速處理器,為了適應(yīng)高速運(yùn)動圖像采集,提出了一種基于NiosII軟核處理的步進(jìn)電機(jī)接口設(shè)計,使用verilog HDL語言完成該接口設(shè)計,最后通過QuartusII軟件,給出了實驗仿真結(jié)果。
標(biāo)簽: NiosII 軟核處理器 步進(jìn)電機(jī) 接口設(shè)計
上傳時間: 2015-01-02
上傳用戶:妄想演繹師
本文介紹了在大規(guī)模FPGA設(shè)計中可以提高綜合效率和效果的多點綜合技術(shù),本文適合大規(guī)模FPGA的設(shè)計者和Synplify pro的用戶閱讀。
標(biāo)簽: FPGA 大規(guī)模 多點
上傳時間: 2013-11-04
上傳用戶:變形金剛
介紹了基于Matlab/RTW(Real-time Workshop)和RTX(Real-time extension)構(gòu)建實時仿真系統(tǒng)的方法;針對基于RTX的實時仿真系統(tǒng)不能直接進(jìn)行在線調(diào)參的不足,提出了一種利用C API(C文件應(yīng)用程序接口)實現(xiàn)在線調(diào)參的方法。經(jīng)過實驗證明,此仿真系統(tǒng)不僅具有很強(qiáng)的實時性,并且擁有良好的人機(jī)交互能力;另外,在線調(diào)參功能的實現(xiàn)使仿真試驗的效率得到了大大的提高,而且還可以作為一種故障注入方法來考察模型的容錯能力,是基于RTX實時仿真系統(tǒng)的一大改良。
標(biāo)簽: API RTX 實時仿真系統(tǒng)
上傳時間: 2014-03-20
上傳用戶:lizhizheng88
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1