基于單片機(jī)at89s52和傳感器ds18b20的數(shù)字溫度采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
上傳時(shí)間: 2014-06-18
上傳用戶:thuyenvinh
基于FPGA和線陣CCD的高速圖像采集系統(tǒng)_辛鳳艷這是一份非常不錯(cuò)的資料,歡迎下載,希望對(duì)您有幫助!
標(biāo)簽: fpga ccd 圖像采集系統(tǒng)
上傳時(shí)間: 2021-11-09
上傳用戶:
基於GPRS的電力無(wú)線抄表系統(tǒng)解決方案.rar
上傳時(shí)間: 2014-01-14
上傳用戶:xzt
此版本為V1.0 具有版主公告 破壞性語(yǔ)法不得留言 留言時(shí)可選擇悄悄話功能 版主帳號(hào)支援中文不需使用英文帳號(hào) 隱藏留言者的IP 線上編輯CSS系統(tǒng) 線上編輯版主公告 線上編輯留言版設(shè)定不需要在更改CGI本身系統(tǒng) 使用超連結(jié)http mail 自動(dòng)轉(zhuǎn)成連結(jié)不需在使用語(yǔ)法 大致上的功能因該有的都有,如不夠的話可以自行增加!
上傳時(shí)間: 2016-03-04
上傳用戶:15071087253
用JSP編寫(xiě)的線上問(wèn)卷調(diào)查系統(tǒng),提供JSP及JavaBean源始碼
上傳時(shí)間: 2016-07-31
上傳用戶:123456wh
Matlab 是套應(yīng)用於科學(xué)與工程領 域中數 值計(jì)算、分析與模擬的應(yīng)用軟體,結(jié)合了 數 值分析、矩陣運(yùn)算及繪圖等功能,功能強(qiáng)大、操作介面簡(jiǎn)易 。在大學(xué)線性代數 及微積分課程中均可應(yīng)用 Matlab 來 輔助學(xué)習(xí)。
標(biāo)簽: Matlab 63924 63849 工程
上傳時(shí)間: 2013-12-23
上傳用戶:zuozuo1215
針對(duì)LE-365所製作的GPIO設(shè)定及模擬測(cè)試程式
上傳時(shí)間: 2014-11-14
上傳用戶:啊颯颯大師的
relay Station 在中繼網(wǎng)路上的研究以及相關(guān)模擬辦法,演算法呈現(xiàn)
上傳時(shí)間: 2017-06-10
上傳用戶:jcljkh
該文檔為基于51單片機(jī)WiFi智能小車制作講解文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
標(biāo)簽: 51單片機(jī)
上傳時(shí)間: 2022-04-07
上傳用戶:bluedrops
本文研究基于ARM與FPGA的高速數(shù)據(jù)采集系統(tǒng)技術(shù)。論文完成了ARM+FPGA結(jié)構(gòu)的共享存儲(chǔ)器結(jié)構(gòu)設(shè)計(jì),實(shí)現(xiàn)了ARMLinux系統(tǒng)的軟件設(shè)計(jì),包括觸摸屏控制、LCD顯示、正弦插值算法設(shè)計(jì)以及各種顯示算法設(shè)計(jì)等。同時(shí)進(jìn)行了信號(hào)的高速采集和處理的實(shí)際測(cè)試,對(duì)實(shí)驗(yàn)測(cè)試數(shù)據(jù)進(jìn)行了分析。 論文分別從軟件和硬件兩方面入手,闡述了基于ARM處理器和FPGA芯片的高速數(shù)據(jù)采集的硬件系統(tǒng)設(shè)計(jì)方法,以及基于ARMLinux操作系統(tǒng)的設(shè)備驅(qū)動(dòng)程序設(shè)計(jì)和應(yīng)用程序設(shè)計(jì)。 硬件方面,在FPGA平臺(tái)上,我們首先利用乒乓操作的方式將一路高速數(shù)據(jù)信號(hào)轉(zhuǎn)換成頻率為原來(lái)頻率1/4的4路低速數(shù)據(jù)信號(hào),再將這四路數(shù)據(jù)分別存儲(chǔ)到4個(gè)FIFO中,然后再對(duì)這4個(gè)FIFO中的數(shù)據(jù)拼接并存儲(chǔ)在FPGA片上的雙端口雙時(shí)鐘RAM中,最后將FPGA的雙端口雙時(shí)鐘RAM掛載到ARM系統(tǒng)的總線上,實(shí)現(xiàn)了ARM和FPGA共享存儲(chǔ)器的系統(tǒng)結(jié)構(gòu),使ARM處理器可以直接讀取這個(gè)雙端口雙時(shí)鐘的RAM中的數(shù)據(jù),從而大大提高了數(shù)據(jù)采集與處理的效率。在采樣頻率控制電路設(shè)計(jì)方面,我們通過(guò)使FIFO的數(shù)據(jù)存儲(chǔ)時(shí)鐘降低為標(biāo)準(zhǔn)狀態(tài)下的1/n實(shí)現(xiàn)數(shù)據(jù)采集頻率降為標(biāo)準(zhǔn)狀態(tài)的1/n,從而實(shí)現(xiàn)了由FPGA控制的可變頻率的數(shù)據(jù)采集系統(tǒng)。 軟件方面,為了更有效地管理和拓展系統(tǒng)功能,我們移植了ARMLinux操作系統(tǒng),并在S3C2410平臺(tái)上設(shè)計(jì)實(shí)現(xiàn)了基于Linux操作系統(tǒng)的觸摸屏驅(qū)動(dòng)程序設(shè)計(jì)、LCD驅(qū)動(dòng)程序移植、自定義的FPGA模塊驅(qū)動(dòng)程序設(shè)計(jì)、LCD顯示程序設(shè)計(jì)、多線程的應(yīng)用程序設(shè)計(jì)。應(yīng)用程序能夠控制FPGA數(shù)據(jù)采集系統(tǒng)工作。 在前端采樣頻率為125MHz情況下,系統(tǒng)可以正常工作。能夠?qū)崿F(xiàn)對(duì)頻率在5MHz以下的信號(hào)波形的直接顯示;對(duì)5MHz至40MHz的信號(hào),使用正弦插值算法進(jìn)行處理,顯示效果良好。同時(shí)這種硬件結(jié)構(gòu)可擴(kuò)展性強(qiáng),可以在此基礎(chǔ)上實(shí)現(xiàn)8路甚至16路緩沖的系統(tǒng)結(jié)構(gòu),可以使系統(tǒng)支持更高的采樣頻率。
標(biāo)簽: FPGA ARM 高速數(shù)據(jù) 采集
上傳時(shí)間: 2013-07-04
上傳用戶:林魚(yú)2016
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1