亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

基于EB的不連續(xù)(xù)伽遼金

  • 基于ARM的可編程控制器的研制

    本文對基于ARM的可編程控制器進行了研究。本文研制的可編程控制器配置簡單,擴展方便,抗干擾能力強,可靠性高。能夠采集4~20mA/0~5V的模擬量以及12路開關(guān)量;輸出1路-10~+10V、4路0~5V與2路0~20mA的模擬量以及8路開關(guān)量;能夠采集6路溫度信號:可以應(yīng)用于開關(guān)量的邏輯控制;能實現(xiàn)簡單的PID控制:并配有RS232串行通信接口以及CAN總線通信接口,能滿足基本工業(yè)控制的要求。

    標簽: ARM 可編程控制器

    上傳時間: 2013-04-24

    上傳用戶:LSPSL

  • 基于ARM的流媒體傳輸方法的研究

    隨著計算機技術(shù)和網(wǎng)絡(luò)的飛速發(fā)展,流媒體技術(shù)的產(chǎn)生滿足了人們快速獲取多媒體信息的需求。它基于RTP/RTCP協(xié)議,運用流式傳輸技術(shù),可以使人們在最短的時間內(nèi)獲得想要的多媒體資訊。流媒體技術(shù)可廣泛應(yīng)用于視頻播放、視頻會議、遠程教育等。嵌入式系統(tǒng)是當前研究的另一個熱點。它具有低功耗、體積小、集成度高和專用性強等特點。嵌入式系統(tǒng)早期主要應(yīng)用于軍事及航空航天領(lǐng)域,隨著工nternet的發(fā)展,新型的嵌入式系統(tǒng)正朝著信息家電IA(InformationAppliance)和3C(Computer、Commtlnication&Consumer)產(chǎn)品方向發(fā)展。 因此,基于嵌入式設(shè)備的流媒體傳輸就是一個非常有意義的研究方向。本文基于南京某公司的實際產(chǎn)品項目“電梯多媒體項目”,將流媒體技術(shù)與嵌入式設(shè)備相結(jié)合,應(yīng)用于電梯之中,使多媒體資訊的傳播無處不在。 本文首先研究了流媒體傳輸?shù)南嚓P(guān)技術(shù)。深入研究了用于流媒體傳輸?shù)膶崟r傳輸與控制協(xié)議RTP/RTCP,掌握其結(jié)構(gòu)與規(guī)則;研究了實時傳輸QoS控制技術(shù),分析現(xiàn)有的一些網(wǎng)絡(luò)傳輸控制方法,分析了流媒體與嵌入式系統(tǒng)的特點。 本文然后詳細分析了基于窗口的擁塞控制方法和基于速率的擁塞控制方法的原理和適用范圍,并改進了其中基于發(fā)送端速率控制的擁塞控制方法,設(shè)計了一種基于接收端緩存和發(fā)送端速率控制相結(jié)合的流媒體傳輸控制方法。通過對接收端緩存剩余空間臨界點的設(shè)置與監(jiān)控,來輔助調(diào)節(jié)發(fā)送端的數(shù)據(jù)發(fā)送速率。它既可以避免網(wǎng)絡(luò)擁塞,又可以提高流媒體的傳輸質(zhì)量。 本文最后介紹了嵌入式Linux系統(tǒng)的移植,分析了網(wǎng)絡(luò)上開源的RTP/RTCP實現(xiàn)庫JRTPLIB,并結(jié)合本文實際需要,對RTCP中RR分組的結(jié)構(gòu)做了修改,以此為基礎(chǔ)設(shè)計了一個系統(tǒng),實現(xiàn)本文所改進的用于ARM流媒體傳輸控制的方法。

    標簽: ARM 流媒體傳輸 法的研究

    上傳時間: 2013-07-06

    上傳用戶:ryb

  • 基于Multisim的計算機組成原理實驗仿真

    基于Multisim的計算機組成原理實驗仿真.pdf

    標簽: Multisim 計算機組成原理 實驗仿真

    上傳時間: 2013-05-17

    上傳用戶:6546544

  • HDTV碼流發(fā)生器內(nèi)置信源解碼板和基于FPGA的顯示器測試信號發(fā)生器的研究

    該論文的工作主要分為兩部分,第一部分是介紹與數(shù)字高清晰度電視(HDTV)碼流發(fā)生器配套的信源解碼板的設(shè)計與實現(xiàn).信源解碼板是整個碼流發(fā)生器的重要組成部分,該論文在介紹相關(guān)標準MPEG-2和AC-3以及整個碼流發(fā)生器功能的基礎(chǔ)上提出了用ST公司的芯片組實現(xiàn)HDTV信源解碼板的設(shè)計方案.論文詳細分析了各個功能模塊的具體設(shè)計方法以及實現(xiàn)時應(yīng)注意的問題.目前該課題已經(jīng)成功結(jié)題,各項技術(shù)指標完全符合合作單位的要求.該論文的第二部分主要是進行基于FPGA的顯示器測試信號發(fā)生器的研究與開發(fā).在對測試信號發(fā)生器所需產(chǎn)生的13種測試圖案和所要適應(yīng)的18種顯示格式的介紹之后,該論文提出了以FLEX10K50為核心控制芯片的顯示器測試信號發(fā)生器的設(shè)計方案.該論文詳細討論了FPGA設(shè)計中各個功能模塊的劃分和設(shè)計實現(xiàn)方法,并介紹了對FLEX10K50進行配置的方法.

    標簽: HDTV FPGA 碼流 發(fā)生器

    上傳時間: 2013-04-24

    上傳用戶:yoleeson

  • 基于FPGA的JPEG編解碼芯片設(shè)計

    近年來,隨著微電子技術(shù)的高速發(fā)展,數(shù)字圖像壓縮編碼技術(shù)的逐漸成熟,實時圖象處理在多媒體、HDTV、圖像通信等領(lǐng)域有著越來越廣泛的應(yīng)用,圖像壓縮/解壓的IC芯片也已成為多媒體技術(shù)的核心,實現(xiàn)這些算法芯片的研究成為信息產(chǎn)業(yè)的新熱點.該文基于FPGA設(shè)計了JPEG圖像壓縮編解碼芯片,通過改進算法優(yōu)化結(jié)構(gòu),在合理地利用硬件資源的條件下,有效地挖掘出算法內(nèi)在的并行性.在JPEG編碼器設(shè)計中,改進了JEONG的DCT變換算法,采用流水線優(yōu)化算法解決時間并行性問題,提高了DCT/IDCT模塊的運算速度;設(shè)計了基于查找表結(jié)構(gòu)的定點乘法器,便于在設(shè)計中共享乘法單元,以適應(yīng)流水線設(shè)計的要求;依據(jù)Huffman編碼表的規(guī)律性,采用并行查找表結(jié)構(gòu),用較少的存儲單元完成Huffman編解碼的運算,同時也提高了編解碼速度.在JPEG解碼器設(shè)計中,根據(jù)Huffman碼字本身的特點和JPEG標準,設(shè)計了一種Huffman碼字分組結(jié)構(gòu),基于該結(jié)構(gòu)提出分組Huffman查找表及地址編碼的設(shè)計方法,進而完成了新的快速Huffman解碼算法及其模塊設(shè)計.整個設(shè)計及其各個模塊都在ALTERA公司的EDA工具QUARTUSII平臺上進行了邏輯綜合及功能和時序仿真.綜合和仿真結(jié)果表明,基于FPGA的JPEG圖像編解碼芯片消耗很少的FPGA硬件資源,達到了較高的工作頻率,在速度和資源利用率方面均達到了較優(yōu)的狀態(tài),可滿足實時JPEG圖像編解碼的要求.在邏輯設(shè)計的基礎(chǔ)上,該設(shè)計可以進一步作硬件仿真和實驗,將源代碼燒錄進FPGA芯片,作為獨立器件或有自主知識產(chǎn)權(quán)的JPEG IP模塊,應(yīng)用于可視電話、手機和會議電視等低成本JPEG編解碼系統(tǒng)的實現(xiàn).

    標簽: FPGA JPEG 編解碼 芯片設(shè)計

    上傳時間: 2013-05-31

    上傳用戶:yuying4000

  • 基于FPGA的MPEG4編解碼芯片開發(fā)系統(tǒng)設(shè)計研究

    MPEG-4是目前非常流行的視頻壓縮標準,基于MPEG-4的視頻處理系統(tǒng)有兩種體系結(jié)構(gòu):可編程結(jié)構(gòu)和專用結(jié)構(gòu).可編程結(jié)構(gòu)靈活,適用范圍廣,易于升級,但電路復(fù)雜,電路功耗大.專用視頻編解碼器結(jié)構(gòu)硬件開銷小,處理速度高.該文主要研究專用的MPEG-4視頻編解碼芯片設(shè)計方法.目前市場上MPEG-4視頻編解碼芯片主要是Simple Profile級別的,而我們設(shè)計的芯片要實現(xiàn)Advanced Simple Profile級別.該文采用了一種基于大規(guī)模FPGA的軟硬件相結(jié)的芯片設(shè)計方案,我們設(shè)計了基于FPGA的MPEG-4芯片設(shè)計開發(fā)平臺,完成算法的硬件仿真與測試.論文圍繞基于FPGA的MPEG-4芯片開發(fā)系統(tǒng)設(shè)計,分為兩個部分.第一部分介紹了目前國內(nèi)外實現(xiàn)MPEG-4視頻處理系統(tǒng)的主要方法和應(yīng)用,概述了國際上MPEG-4視頻編解碼芯片設(shè)計的一般方法及其發(fā)展趨勢,詳細描述了我們的基于FPGA的MPEG-4編解碼芯片開發(fā)系統(tǒng)的結(jié)構(gòu).第二部分重點講述了基于FPGA的MPEG-4芯片開發(fā)系統(tǒng)各個電路模塊的設(shè)計,包括電源模塊、FPGA配置模塊、時鐘生成模塊、視頻輸入/輸出模塊、RS232串口模塊、以太網(wǎng)接口模塊、USB接口模塊等.同時也介紹了I

    標簽: MPEG4 FPGA 編解碼芯片 開發(fā)系統(tǒng)

    上傳時間: 2013-06-15

    上傳用戶:it男一枚

  • 基于FPGA的彩色等離子體顯示器信號處理與控制電路設(shè)計

    彩色等離子體顯示器是利用惰性氣體放電發(fā)光進行顯示的平板顯示器,它具有厚度薄、重量輕、大平面、大視角、響應(yīng)快、無電磁輻射等優(yōu)點。由于我國PDP產(chǎn)業(yè)起步較晚,所以研制具有我國自主知識產(chǎn)權(quán)的PDP整體驅(qū)動電路,搶占彩電市場具有深遠的意義。本文介紹了等離子體顯示器的工作原理和基于ALTERA公司的現(xiàn)場可編程門陣列(FPGA)的電路設(shè)計方法,通過研究PDP的工作原理、顯示屏的結(jié)構(gòu)和AC型PDP所采用的尋址和顯示分離(ADS)型子場技術(shù),提出了一種基于FPGA的信號處理與控制電路設(shè)計方案。最后還對等離子體顯示器在改進顯示屏物理工藝結(jié)構(gòu)、驅(qū)動電路技術(shù)以及市場走向方面,進行了初步探討。

    標簽: FPGA 彩色 信號處理 等離子體

    上傳時間: 2013-05-20

    上傳用戶:zhengxueliang

  • 基于FPGA的嵌入式MCU設(shè)計與應(yīng)用研究

    隨著電子技術(shù)和信息技術(shù)的發(fā)展,可編程邏輯器件的應(yīng)用領(lǐng)域越來越寬。可編程SoC設(shè)計已成為SoC設(shè)計的新方法。論文介紹了可編程邏輯器件的設(shè)計方法和開發(fā)技術(shù),并用硬件描述語言和FPGA/CPLD設(shè)計技術(shù),探索和研究了基于FPGA的RISCMCU的設(shè)計與實現(xiàn)過程。 論文參照Mircochip公司的PICl6C5X單片機的體系結(jié)構(gòu),設(shè)計了8位RISCMCU。該嵌入式MCU設(shè)計采用了自頂向下的設(shè)計方法和模塊化設(shè)計思想。MCU總體結(jié)構(gòu)設(shè)計劃分控制模塊、ALU模塊、存儲模塊三大模塊。然后,對各模塊的具體技術(shù)實現(xiàn)細節(jié)分別進行了闡述。論文中設(shè)計的MCU能實現(xiàn)PICl6C5X單片機33條指令中除OPTION、CLRWDT、SLEEP和TRIS四條指令以外的其余29條指令的功能,但應(yīng)用是基于FPGA的,能與其他外設(shè)IP方便的結(jié)合在一起使用,比ASIC的PICl6C57X的應(yīng)用更具靈活性。 軟件仿真和硬件驗證表明:所設(shè)計的嵌入式MCU在各方面均達到了一定的性能指標,在Altera公司ACEX1K系列的EPlK30TCl44-3器件上的工作頻率達21.88MHz。這些為自主設(shè)計R/SCMCU的IP核提供了值得借鑒的探索成果和設(shè)計思路,在通用控制領(lǐng)域也有一定的實用價值。 此外,論文中還介紹了三相SPWM控制模塊的設(shè)計,該模塊具有死區(qū)時間和載波比任意可調(diào)的特點,可以單獨應(yīng)用,也可以作為MCU的外設(shè)子模塊應(yīng)用。

    標簽: FPGA MCU 嵌入式 應(yīng)用研究

    上傳時間: 2013-07-16

    上傳用戶:熊少鋒

  • 基于FPGA的實時脈沖參數(shù)測量技術(shù)研究

    該論文首先對脈沖及其參數(shù)進行了分析,然后介紹了雷達脈沖參數(shù)測量的原理,并針對現(xiàn)代復(fù)雜電磁環(huán)境的特點,對脈沖參數(shù)測量的方案進行了設(shè)計.最后利用Xilinx公司的Spartan-II系列20萬門FPGA芯片實現(xiàn)了對高密度視頻脈沖流的脈沖到達時間(TOA)、脈沖寬度(PW)和脈沖幅度(PA)等參數(shù)的實時高精度測量,并對測量誤差進行了分析,同時給出了功能仿真的波形.該測量方法是基于FPGA的硬件實現(xiàn)方法,其系統(tǒng)結(jié)構(gòu)簡單,測量速度快、精度高,滿足對脈沖參數(shù)測量高精度、實時性的要求.

    標簽: FPGA 脈沖 參數(shù)測量 技術(shù)研究

    上傳時間: 2013-07-05

    上傳用戶:14786697487

  • 基于FPGA的數(shù)字化通用PWM控制器設(shè)計

    如今電力電子電路的控制旨在實現(xiàn)高頻開關(guān)的計算機控制,并向著更高頻率、更低損耗和全數(shù)字化的方向發(fā)展。現(xiàn)場可編程門陣列器件(FieldProgrammableGateArrays)是近年來嶄露頭角的一類新型集成電路,它具有簡潔、經(jīng)濟、高速度、低功耗等優(yōu)勢,又具有全集成化、適用性強,便于開發(fā)和維護(升級)等顯著優(yōu)點。與單片機和DSP相比,F(xiàn)PGA的頻率更高、速度更快,這些特點順應(yīng)了電力電子電路的日趨高頻化和復(fù)雜化發(fā)展的需要。因此,在越來越多的領(lǐng)域中FPGA得到了日益廣泛的發(fā)展和應(yīng)用。  本文提出了一種采用現(xiàn)場可編程門陣列(FPGA)器件實現(xiàn)數(shù)字化通用PWM控制器的方案。該控制器能產(chǎn)生多路PWM脈沖,具有開關(guān)頻率可調(diào)、各路脈沖間的相位可調(diào)、接口簡單、響應(yīng)速度快、易修改、可現(xiàn)場編程等特點,可應(yīng)用于PWM的全數(shù)字化控制。文中對方案的實現(xiàn)進行了比較詳細的論述,包括A/D采樣控制、PI算法的實現(xiàn)、PWM波形的產(chǎn)生、各模塊的工作原理等。  本文還提出一種新型ZCT-PWMBoost變換器,詳細的分析了該變換器的工作過程,并采用基于FPGA的數(shù)字化通用PWM控制器對這種軟開關(guān)Boost變換器進行控制,給出了比較完滿的實驗結(jié)果。實驗結(jié)果驗證了該控制器以及該ZCTBoost變換器的可行性和有效性,

    標簽: FPGA PWM 數(shù)字化 制器設(shè)計

    上傳時間: 2013-07-10

    上傳用戶:x4587

主站蜘蛛池模板: 商洛市| 柏乡县| 伽师县| 错那县| 玉树县| 晋州市| 杂多县| 洛扎县| 醴陵市| 出国| 五河县| 手游| 临澧县| 英吉沙县| 益阳市| 霍城县| 克什克腾旗| 辽阳市| 滁州市| 宁陵县| 武川县| 高青县| 肥西县| 英德市| 来凤县| 靖边县| 新余市| 西充县| 伊吾县| 龙游县| 长汀县| 富顺县| 鹤山市| 新丰县| 德惠市| 哈密市| 化德县| 神池县| 商城县| 利辛县| 蛟河市|