電氣化鐵道牽引網(wǎng)在網(wǎng)絡(luò)拓撲結(jié)構(gòu)、電氣元件上具有特殊性,開展數(shù)學(xué)模型和電氣參數(shù)研究對掌握其電氣性能具有重要意義。 本文主要介紹了電氣化鐵道牽引網(wǎng)基波與諧波的模型建立與電氣參數(shù)計算。 借用電力系統(tǒng)中的成熟計算方法,并結(jié)合牽引網(wǎng)的拓撲結(jié)構(gòu)和導(dǎo)線的特殊性,闡述了多導(dǎo)體傳輸線的串聯(lián)阻抗和并聯(lián)導(dǎo)納矩陣的計算方法,給出了計算實例。 各種供電方式的牽引網(wǎng)都可等效成多導(dǎo)體傳輸線的供電網(wǎng)絡(luò),網(wǎng)絡(luò)上的各種電氣參數(shù)均可視為串聯(lián)元件和并聯(lián)元件。牽引網(wǎng)的均勻多導(dǎo)體傳輸線采用等值Ⅱ型電路,對其它各種串聯(lián)與并聯(lián)元件也分別建模。 用C#語言編制了牽引網(wǎng)模型仿真計算軟件,實現(xiàn)了諧波在牽引網(wǎng)中的分布計算。為計算程序設(shè)計了良好的人機界面,通過界面可以完成牽引網(wǎng)的參數(shù)輸入與外部數(shù)據(jù)讀取,計算結(jié)果再用.csv格式輸出。其中,詳細介紹了LU三角算法。 最后,結(jié)合京哈線薊縣南牽引變電所供電區(qū)段高次諧波諧振測試,分析了牽引網(wǎng)參數(shù)對高次諧波諧振的影響,說明了諧振的原因并給出了治理措施。利用程序進行了仿真計算,驗證了程序的可用性。
上傳時間: 2013-07-23
上傳用戶:hooooor
近幾年來,OFDM(Orthogonal Frequency Division Multiplexing)技術(shù)引起了人們的廣泛注意,根據(jù)這項新技術(shù),很多相關(guān)協(xié)議被提出來。其中WiMax(Wireless MetropolitanArea Networks)代表空中接口滿足IEEE 802.16標準的寬帶無線通信系統(tǒng),IEEE標準在2004年定義了空中接口的物理層(PHY),即802.16d協(xié)議。該協(xié)議規(guī)定數(shù)據(jù)傳輸采用突發(fā)模式,調(diào)制方式采用OFDM技術(shù),傳輸速率較高且實現(xiàn)方便、成本低廉,已經(jīng)成為首先推廣應(yīng)用的商業(yè)化標準。 本文主要對IEEE802.16d OFDM系統(tǒng)物理層進行研究,并在XILINX公司的Virtexpro II芯片上實現(xiàn)了基帶算法。 首先討論了OFDM基本原理及其關(guān)鍵技術(shù)。根據(jù)IEEE802.16d OFDM系統(tǒng)的物理層發(fā)送端流程搭建了基帶仿真鏈路,利用MATLAB/SIMULINK仿真了OFDM系統(tǒng)在有無循環(huán)前綴(CP)、多徑數(shù)目不同等情況下的性能變化。由于同步算法和信道估計算法計算量都很大,為了找到適合采用FPGA實現(xiàn)的算法,分析了同步誤差和不同信道估計算法對接收信號的影響,并結(jié)合計算量的大小提出了一種新的聯(lián)合同步算法,以及得出了LS信道估計算法最適合802.16d系統(tǒng)的結(jié)論。 其次,完成了基帶發(fā)射機和接收機的FPGA硬件電路實現(xiàn)。為了使系統(tǒng)的時鐘頻率更高,采用了流水線的結(jié)構(gòu)。設(shè)計中采用編寫Verilog程序和使用IP核相結(jié)合的辦法,實現(xiàn)了新的聯(lián)合同步算法,并且通過簡化結(jié)構(gòu),避免了信道估計算法中的繁瑣除法。利用ISE9. 2i和Modelsim6.Oc軟件平臺對程序進行設(shè)計、綜合和仿真,并將仿真結(jié)果和MATLAB軟件計算結(jié)果相對比。結(jié)果表明,采用16位數(shù)據(jù)總線可達到理想的精度。 最后,采用串口通信的方式對基帶系統(tǒng)進行了驗證。通過串口通信從功能上表明該系統(tǒng)確實可行。 關(guān)鍵詞:IEEE802. 16d; OFDM; 同步;信道估計;基帶系統(tǒng)
上傳時間: 2013-07-31
上傳用戶:1757122702
近幾年來,OFDM技術(shù)引起了人們的廣泛注意,根據(jù)這項新技術(shù),很多相關(guān)協(xié)議被提出來。其中WiMax代表空中接口滿足IEEE802.16標準的寬帶無線通信系統(tǒng),IEEE標準在2004年定義了空中接口的物理層(PHY),即802.16d協(xié)議。該協(xié)議規(guī)定數(shù)據(jù)傳輸采用突發(fā)模式,調(diào)制方式采用OFDM技術(shù),傳輸速率較高且實現(xiàn)方便、成本低廉,已經(jīng)成為首先推廣應(yīng)用的商業(yè)化標準。本文對IEEE802.16d OFDM系統(tǒng)物理層進行了研究,并在XILINX公司的Virtexpro II芯片上實現(xiàn)了基帶算法。 ⑴探討了OFDM基本原理及其關(guān)鍵技術(shù)。根據(jù)IEEE802.16d OFDM系統(tǒng)的物理層發(fā)送端流程搭建了基帶仿真鏈路,利用MATLAB/SIMULINK仿真了OFDM系統(tǒng)在有無循環(huán)前綴(CP)、多徑數(shù)目不同等情況下的性能變化。由于同步算法和信道估計算法計算量都很大,為了找到適合采用FPGA實現(xiàn)的算法,分析了同步誤差和不同信道估計算法對接收信號的影響,并結(jié)合計算量的大小提出了一種新的聯(lián)合同步算法,以及得出了LS信道估計算法最適合802.16d系統(tǒng)的結(jié)論。 ⑵完成了基帶發(fā)射機和接收機的FPGA硬件電路實現(xiàn)。為了使系統(tǒng)的時鐘頻率更高,采用了流水線的結(jié)構(gòu)。設(shè)計中采用編寫Verilog程序和使用IP核相結(jié)合的辦法,實現(xiàn)了新的聯(lián)合同步算法,并且通過簡化結(jié)構(gòu),避免了信道估計算法中的繁瑣除法。利用ISE9.2i和Modelsim6.Oc軟件平臺對程序進行設(shè)計、綜合和仿真,并將仿真結(jié)果和MATLAB軟件計算結(jié)果相對比。結(jié)果表明,采用16位數(shù)據(jù)總線可達到理想的精度。 ⑶采用串口通信的方式對基帶系統(tǒng)進行了驗證。通過串口通信從功能上表明該系統(tǒng)確實可行。
標簽: FPGA OFDM 基帶 系統(tǒng)研究
上傳時間: 2013-04-24
上傳用戶:zhangyigenius
ASK調(diào)制與解調(diào)VHDL程序及仿真 \r\nFSK調(diào)制與解調(diào)VHDL程序及仿真\r\nPSK調(diào)制與解調(diào)VHDL程序及仿真\r\n基帶碼發(fā)生器程序設(shè)計與仿真\r\n頻率計程序設(shè)計與仿真
標簽: VHDL ASK 調(diào)制與解調(diào) 程序
上傳時間: 2013-09-05
上傳用戶:edward_0608
什么是JTAG 到底什么是JTAG呢? JTAG(Joint Test Action Group)聯(lián)合測試行動小組)是一種國際標準測試協(xié)議(IEEE 1149.1兼容),主要用于芯片內(nèi)部測試。現(xiàn)在多數(shù)的高級器件都支持JTAG協(xié)議,如DSP、FPGA器件等。標準的JTAG接口是4線:TMS、 TCK、TDI、TDO,分別為模式選擇、時鐘、數(shù)據(jù)輸入和數(shù)據(jù)輸出線。 JTAG最初是用來對芯片進行測試的,基本原理是在器件內(nèi)部定義一個TAP(Test Access Port�測試訪問口)通過專用的JTAG測試工具對進行內(nèi)部節(jié)點進行測試。JTAG測試允許多個器件通過JTAG接口串聯(lián)在一起,形成一個JTAG鏈,能實現(xiàn)對各個器件分別測試。現(xiàn)在,JTAG接口還常用于實現(xiàn)ISP(In-System rogrammable�在線編程),對FLASH等器件進行編程。 JTAG編程方式是在線編程,傳統(tǒng)生產(chǎn)流程中先對芯片進行預(yù)編程現(xiàn)再裝到板上因此而改變,簡化的流程為先固定器件到電路板上,再用JTAG編程,從而大大加快工程進度。JTAG接口可對PSD芯片內(nèi)部的所有部件進行編程 JTAG的一些說明 通常所說的JTAG大致分兩類,一類用于測試芯片的電氣特性,檢測芯片是否有問題;一類用于Debug;一般支持JTAG的CPU內(nèi)都包含了這兩個模塊。 一個含有JTAG Debug接口模塊的CPU,只要時鐘正常,就可以通過JTAG接口訪問CPU的內(nèi)部寄存器和掛在CPU總線上的設(shè)備,如FLASH,RAM,SOC(比如4510B,44Box,AT91M系列)內(nèi)置模塊的寄存器,象UART,Timers,GPIO等等的寄存器。 上面說的只是JTAG接口所具備的能力,要使用這些功能,還需要軟件的配合,具體實現(xiàn)的功能則由具體的軟件決定。 例如下載程序到RAM功能。了解SOC的都知道,要使用外接的RAM,需要參照SOC DataSheet的寄存器說明,設(shè)置RAM的基地址,總線寬度,訪問速度等等。有的SOC則還需要Remap,才能正常工作。運行Firmware時,這些設(shè)置由Firmware的初始化程序完成。但如果使用JTAG接口,相關(guān)的寄存器可能還處在上電值,甚至?xí)r錯誤值,RAM不能正常工作,所以下載必然要失敗。要正常使用,先要想辦法設(shè)置RAM。在ADW中,可以在Console窗口通過Let 命令設(shè)置,在AXD中可以在Console窗口通過Set命令設(shè)置。
上傳時間: 2013-10-23
上傳用戶:aeiouetla
《基于Xilinx FPGA的OFDM通信系統(tǒng)基帶設(shè)計》附帶的代碼
標簽: Xilinx FPGA OFDM 通信系統(tǒng)
上傳時間: 2014-01-10
上傳用戶:15501536189
《基于Xilinx FPGA的OFDM通信系統(tǒng)基帶設(shè)計》附帶的代碼
標簽: Xilinx FPGA OFDM 通信系統(tǒng)
上傳時間: 2013-12-21
上傳用戶:王慶才
一個簡單的數(shù)字時鐘程序,其中的date類派生于MFC CStatic 基類。
上傳時間: 2014-11-30
上傳用戶:15736969615
PE可執(zhí)行文件的鑲?cè)胧匠绦虻木帉懛椒笆纠?鑲?cè)胧胶箝T程序&原程序) 由于Microsoft公司的Windows系統(tǒng)是當前大部分個人電腦所使用的操作系統(tǒng) 主要包括win95,98,me,nt4,2000,xp等,而這些系統(tǒng)所使用的可執(zhí)行文件的格式基 本上是PE結(jié)構(gòu)的。這里的可執(zhí)行文件的鑲?cè)胧匠绦蚓褪轻槍E結(jié)構(gòu)的可執(zhí)行文件。 這里先簡單說一下PE文件框架結(jié)構(gòu): DOS MZ header DOS stub//在不支持 PE文件格式的操作系統(tǒng)中它將簡單顯示一個錯誤提示 PE header//含了許多PE裝載器用到的重要信息 Section table//每個Section的信息 Section 1 Section 2 Section 3.... 由于SectionAlignment 塊對齊的原因每個Section之間都會產(chǎn)生很多空間, 鑲?cè)胧匠绦虻拇a可以放在Section之間的空位上,比較方便的方法是把代碼放在 最后一個Section的末尾,然后更改Misc.VirtualSize和SizeOfRawData這兩個位 于Section table的IMAGE_SECTION_HEADER結(jié)構(gòu)數(shù)組的成員。如果代碼十分的長, 有時候會造成鑲?cè)氲拇a無法被完全加載而產(chǎn)生錯誤,這時需要更改SizeOfImage 在IMAGE_NT_HEADERS 結(jié)構(gòu)中。 在不同的WINDOWS版本中api調(diào)用地址也有不同,為了解決這個問題可以更改引 入表讓加載器
上傳時間: 2015-01-13
上傳用戶:luopoguixiong
EDA中常用模塊VHDL程序,不同時基的計數(shù)器由同一個外部是中輸入時必備的分頻函數(shù)。分頻器FENPIN1/2/3(50分頻=1HZ,25分頻=2HZ,10分頻=5HZ。稍微改變程序即可實現(xiàn))
上傳時間: 2015-03-22
上傳用戶:498732662
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1