本文提出了加快發(fā)展之路
從理論設(shè)計(jì),通過Matlab / Simulink環(huán)境
在定點(diǎn)算法對(duì)其行為模擬的
在FPGA或定制實(shí)現(xiàn)硅片。這個(gè)了
實(shí)現(xiàn)了netlist移植的Simulink系統(tǒng)
描述成的硬件描述語言[VHDL]。在這個(gè)例子中,這個(gè)
Simulink-to-VHDL轉(zhuǎn)換器被設(shè)計(jì)來使用
代碼來描述結(jié)構(gòu)VHDL系統(tǒng)互連,
允許簡單的行為說明基本模塊。
結(jié)果VHDL bit-true交付后代碼
比較定點(diǎn)Simulink仿真模型等效
模擬。
標(biāo)簽:
Simulink
netlist
Matlab
FPGA
上傳時(shí)間:
2017-03-09
上傳用戶:duoshen1989