DSP集成開發環境(CCS)介紹
CCS工作在Windows操作系統下,類似于VC++的集成開發環境,采用圖形接口界面,有編輯工具和工程管理工具。它將匯編器、鏈接器、C/C++編譯器、建庫工具等集成在一個統一的開發平臺中。 ...
CCS工作在Windows操作系統下,類似于VC++的集成開發環境,采用圖形接口界面,有編輯工具和工程管理工具。它將匯編器、鏈接器、C/C++編譯器、建庫工具等集成在一個統一的開發平臺中。 ...
為實現設備中存在的低速數據光纖通信的同步復接/ 分接,提出一種基于FPGA 的幀同步頭信號提取檢測方案,其中幀頭由7 位巴克碼1110010 組成,在數據的接收端首先從復接數據中提取時鐘信號,進而檢...
LVDS、xECL、CML(低電壓差分信號傳輸、發射級耦合邏輯、電流模式邏輯)………4多點式低電壓差分信號傳輸(M-LVDS) ……………………………………………………8數字隔離器 ………………………...
本軟件是關于MAX338, MAX339的英文數據手冊:MAX338, MAX339 8通道/雙4通道、低泄漏、CMOS模擬多路復用器 The MAX338/MA...
SDH[1](Synchronous Digital Hierarchy,同步數字體系)光端機容量較大,一般是16E1到4032E1。SDH是一種將復接、線路傳輸及交換功能融為一體、并由統一網管系...
為實現設備中存在的低速數據光纖通信的同步復接/ 分接,提出一種基于FPGA 的幀同步頭信號提取檢測方案,其中幀頭由7 位巴克碼1110010 組成,在數據的接收端首先從復接數據中提取時鐘信號,進而檢...
本書主要介紹了基于cpld/fpga的數字通信系統的設計原理與建模方法。從通信系統的組成、eda概述及建模的概念開始(第1~2章),圍繞數字通信系統的vhdl設計與建模兩條主線,講述了常用基本電路...
該C程序基于MSP430,在圖形液晶上顯示年月日星期和時間 程序功能:該程序是用F449來控制對128X64點陣的片選CS1,CS2,數據線D0-D7,讀寫信號等的操作? // 來對點陣的操作,...
針對多DSP 共享總線的通用信號處理板卡, 介紹了基于PCI9054 和CPCI 總線的接口設計, 分析了通用WDM總線驅動程序的開發。采用Verilog HDL 用CPLD 設計控制時序實現了DS...
一個“虛擬串口驅動程序”的介紹,負責管理軟件和現場總線之間的信息轉換工作,在作用上非常 類似于硬件意義上的橋接器。...