自動(dòng)計(jì)算兩個(gè)正態(tài)分佈的數(shù)據(jù)的重疊部分, 一般用來(lái)預(yù)估不良率
標(biāo)簽: 分 正
上傳時(shí)間: 2017-03-30
上傳用戶(hù):refent
軟件的使用程序并附上開(kāi)發(fā)板的原理圖,希望對(duì)你是一個(gè)很好的幫助!其中內(nèi)容為:8位優(yōu)先編碼器,乘法器,多路選擇器,二進(jìn)制轉(zhuǎn)BCD碼,加法器,減法器,簡(jiǎn)單狀態(tài)機(jī),
標(biāo)簽: BCD 軟件 使用程序 8位
上傳時(shí)間: 2014-01-05
上傳用戶(hù):xzt
架設(shè)ROSE私服必備之物 ROSE數(shù)據(jù)庫(kù)
標(biāo)簽: ROSE
上傳時(shí)間: 2017-04-08
上傳用戶(hù):huannan88
一個(gè)比較簡(jiǎn)單的2選1多路選擇器,初學(xué)者可以借以熟悉軟件
標(biāo)簽: 比較 多路 選擇器
上傳時(shí)間: 2014-01-03
上傳用戶(hù):集美慧
FPGA 開(kāi)發(fā)板源碼。芯片為Mars EP1C6F.VHDL語(yǔ)言。可實(shí)現(xiàn)一些基本的功能。如乘法器、加法器、多路選擇器等。
標(biāo)簽: FPGA Mars VHDL EP
上傳時(shí)間: 2017-05-25
上傳用戶(hù):shizhanincc
FPGA開(kāi)發(fā)板配套Verilog HDL代碼。芯片為Mars EP1C6F。是基礎(chǔ)實(shí)驗(yàn)的源碼。包括加法器、減法器、乘法器、多路選擇器等。
標(biāo)簽: Verilog EP1C6F FPGA Mars
上傳時(shí)間: 2014-11-10
上傳用戶(hù):15736969615
多功能計(jì)時(shí)器,具有校準(zhǔn),顯示,可分別多秒,分小時(shí),年,月,日操作和顯示
標(biāo)簽: 多功能 計(jì)時(shí)器 校準(zhǔn)
上傳時(shí)間: 2014-11-27
上傳用戶(hù):yy541071797
演算法是指利用電腦解決問(wèn)題所需要的具體方法和步驟。也就是說(shuō)給定初始狀態(tài)或輸入數(shù)據(jù),經(jīng)過(guò)電腦程序的有限次運(yùn)算,能夠得出所要求或期望的終止?fàn)顟B(tài)或輸出數(shù)據(jù)。本書(shū)介紹電腦科學(xué)中重要的演算法及其分析與設(shè)計(jì)技術(shù)
標(biāo)簽: 算法
上傳時(shí)間: 2017-06-09
上傳用戶(hù):wys0120
這是一個(gè)用vhdl硬件描述語(yǔ)言實(shí)現(xiàn)的乘法器而不是多路選擇器
標(biāo)簽: vhdl 硬件描述語(yǔ)言 乘法器 多路
上傳時(shí)間: 2013-12-31
上傳用戶(hù):songyue1991
查詢(xún)oracle數(shù)據(jù)表導(dǎo)出為excel表
標(biāo)簽: oracle excel
上傳時(shí)間: 2017-06-12
上傳用戶(hù):xg262122
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1