C8051F單片機(jī) C8051F系列單片機(jī) 單片機(jī)自20世紀(jì)70年代末誕生至今,經(jīng)歷了單片微型計(jì)算機(jī)SCM、微控制器MCU及片上系統(tǒng)SoC三大階段,前兩個(gè)階段分別以MCS-51和80C51為代表。隨著在嵌入式領(lǐng)域中對(duì)單片機(jī)的性能和功能要求越來越高,以往的單片機(jī)無論是運(yùn)行速度還是系統(tǒng)集成度等多方面都不能滿足新的設(shè)計(jì)需要,這時(shí)Silicon Labs 公司推出了C8051F系列單片機(jī),成為SoC的典型代表。 C8051F具有上手快(全兼容8051指令集)、研發(fā)快(開發(fā)工具易用,可縮短研發(fā)周期)和見效快(調(diào)試手段靈活)的特點(diǎn),其性能優(yōu)勢(shì)具體體現(xiàn)在以下方面: 基于增強(qiáng)的CIP-51內(nèi)核,其指令集與MCS-51完全兼容,具有標(biāo)準(zhǔn)8051的組織架構(gòu),可以使用標(biāo)準(zhǔn)的803x/805x匯編器和編譯器進(jìn)行軟件開發(fā)。CIP-51采用流水線結(jié)構(gòu),70%的的指令執(zhí)行時(shí)間為1或2個(gè)系統(tǒng)時(shí)鐘周期,是標(biāo)準(zhǔn)8051指令執(zhí)行速度的12倍;其峰值執(zhí)行速度可達(dá)100MIPS(C8051F120等),是目前世界上速度最快的8位單片機(jī)。 增加了中斷源。標(biāo)準(zhǔn)的8051只有7個(gè)中斷源Silicon Labs 公司 C8051F系列單片機(jī)擴(kuò)展了中斷處理這對(duì)于時(shí)實(shí)多任務(wù)系統(tǒng)的處理是很重要的擴(kuò)展的中斷系統(tǒng)向CIP-51提供22個(gè)中斷源允許大量的模擬和數(shù)字外設(shè)中斷一個(gè)中斷處理需要較少的CPU干預(yù)卻有更高的執(zhí)行效率。 集成了豐富的模擬資源,絕大部分的C8051F系列單片機(jī)都集成了單個(gè)或兩個(gè)ADC,在片內(nèi)模擬開關(guān)的作用下可實(shí)現(xiàn)對(duì)多路模擬信號(hào)的采集轉(zhuǎn)換;片內(nèi)ADC的采樣精度最高可達(dá)24bit,采樣速率最高可達(dá)500ksps,部分型號(hào)還集成了單個(gè)或兩個(gè)獨(dú)立的高分辨率DAC,可滿足絕大多數(shù)混合信號(hào)系統(tǒng)的應(yīng)用并實(shí)現(xiàn)與模擬電子系統(tǒng)的無縫接口;片內(nèi)溫度傳感器則可以迅速而精確的監(jiān)測(cè)環(huán)境溫度并通過程序作出相應(yīng)處理,提高了系統(tǒng)運(yùn)行的可靠性。 集成了豐富的外部設(shè)備接口。具有兩路UART和最多可達(dá)5個(gè)定時(shí)器及6個(gè)PCA模塊,此外還根據(jù)不同的需要集成了SMBus、SPI、USB、CAN、LIN等接口,以及RTC部件。外設(shè)接口在不使用時(shí)可以分別禁止以降低系統(tǒng)功耗。與其他類型的單片機(jī)實(shí)現(xiàn)相同的功能需要多個(gè)芯片的組合才能完成相比,C8051單片機(jī)不僅減少了系統(tǒng)成本,更大大降低了功耗。 增強(qiáng)了在信號(hào)處理方面的性能,部分型號(hào)具有16x16 MAC以及DMA功能,可對(duì)所采集信號(hào)進(jìn)行實(shí)時(shí)有效的算法處理并提高了數(shù)據(jù)傳送能力。 具有獨(dú)立的片內(nèi)時(shí)鐘源(精度最高可達(dá)0.5%),設(shè)計(jì)人員既可選擇外接時(shí)鐘,也可直接應(yīng)用片內(nèi)時(shí)鐘,同時(shí)可以在內(nèi)外時(shí)鐘源之間自如切換。片內(nèi)時(shí)鐘源降低了系統(tǒng)設(shè)計(jì)的復(fù)雜度,提高了系統(tǒng)可靠性,而時(shí)鐘切換功能則有利于系統(tǒng)整體功耗的降低。 提供空閑模式及停機(jī)模式等多種電源管理方式來降低系統(tǒng)功耗 實(shí)現(xiàn)了I/O從固定方式到交叉開關(guān)配置。固定方式的I/O端口,既占用引腳多,配置又不夠靈活。在C8051F中,則采用開關(guān)網(wǎng)絡(luò)以硬件方式實(shí)現(xiàn)I/O端口的靈活配置,外設(shè)電路單元通過相應(yīng)的配置寄存器控制的交叉開關(guān)配置到所選擇的端口上。 復(fù)位方式多樣化,C8051F把80C51單一的外部復(fù)位發(fā)展成多源復(fù)位,提供了上電復(fù)位、掉電復(fù)位、外部引腳復(fù)位、軟件復(fù)位、時(shí)鐘檢測(cè)復(fù)位、比較器0復(fù)位、WDT復(fù)位和引腳配置復(fù)位。眾多的復(fù)位源為保障系統(tǒng)的安全、操作的靈活性以及零功耗系統(tǒng)設(shè)計(jì)帶來極大的好處。 從傳統(tǒng)的仿真調(diào)試到基于JTAG接口的在系統(tǒng)調(diào)試。C8051F在8位單片機(jī)中率先配置了標(biāo)準(zhǔn)的JTAG接口(IEEE1149.1)。C8051F的JTAG接口不僅支持Flash ROM的讀/寫操作及非侵入式在系統(tǒng)調(diào)試,它的JTAG邏輯還為在系統(tǒng)測(cè)試提供邊界掃描功能。通過邊界寄存器的編程控制,可對(duì)所有器件引腳、SFR總線和I/O口弱上拉功能實(shí)現(xiàn)觀察和控制。 C8051F系列單片機(jī)型號(hào)齊全,可根據(jù)設(shè)計(jì)需求選擇不同規(guī)模和帶有特定外設(shè)接口的型號(hào),提供從多達(dá)100個(gè)引腳的高性能單片機(jī)到最小3mmX3mm的封裝,滿足不同設(shè)計(jì)的需要。 基于上述特點(diǎn),Silicon Labs 公司C8051F系列單片機(jī)作為SoC芯片的杰出代表能夠滿足絕大部分場(chǎng)合的復(fù)雜功能要求,并在嵌入式領(lǐng)域的各個(gè)場(chǎng)合都得到了廣泛的應(yīng)用:在工業(yè)控制領(lǐng)域,其豐富的模擬資源可用于工業(yè)現(xiàn)場(chǎng)多種物理量的監(jiān)測(cè)、分析及控制和顯示;在便攜式儀器領(lǐng)域,其低功耗和強(qiáng)大的外設(shè)接口也非常適合各種信號(hào)的采集、存儲(chǔ)和傳輸;此外,新型的C8051F5xx系列單片機(jī)也在汽車電子行業(yè)中嶄露頭角。正是這些優(yōu)勢(shì),使得C8051單片機(jī)在進(jìn)入中國(guó)市場(chǎng)的短短幾年內(nèi)就迅速風(fēng)靡,相信隨著新型號(hào)的不斷推出以及推廣力度的不斷加大,C8051系列單片機(jī)將迎來日益廣闊的發(fā)展空間,成為嵌入式領(lǐng)域的時(shí)代寵兒 此系列單片機(jī)完全兼容MCS-51指令集,容易上手,開發(fā)周期短,大大節(jié)約了開發(fā)成本。C8051F系統(tǒng)集成度高,總線時(shí)鐘可達(dá)25M
上傳時(shí)間: 2013-11-24
上傳用戶:testAPP
Powerbuild 書籍大全另加設(shè)計(jì)模式一書給各位學(xué)習(xí)一下,內(nèi)含7本Powerbuild經(jīng)典開發(fā)書籍,同時(shí)感謝PUDN網(wǎng)站給了我很大幫助,以后開發(fā)的更多源碼會(huì)陸續(xù)上傳。
標(biāo)簽: Powerbuild 書籍 設(shè)計(jì)模式
上傳時(shí)間: 2014-01-22
上傳用戶:asdkin
BlackFin的一個(gè)范本,對(duì)MPEG2算法有詳細(xì)的介紹,是研究算法和嵌入式系統(tǒng)有幫助,更多源碼在www.tayitoen.com網(wǎng)站上有
上傳時(shí)間: 2014-07-12
上傳用戶:
DSP的一個(gè)范例,可以研究I2C的DSP編程以及ADI的blackfin561嵌入式開發(fā)。更多源碼在www.tayitone.com上
上傳時(shí)間: 2014-12-01
上傳用戶:1583060504
DSP的一個(gè)范例,可以研究I2C的DSP編程以及ADI的blackfin561嵌入式開發(fā)對(duì)I2C協(xié)議了解有幫助。更多源碼在www.tayitone.com上
上傳時(shí)間: 2014-10-12
上傳用戶:sevenbestfei
測(cè)試:上載這個(gè)文件是為了測(cè)試一下,如果成功,將會(huì)上載更多源碼文件。
標(biāo)簽: 測(cè)試
上傳時(shí)間: 2014-06-23
上傳用戶:wkchong
隨著 國(guó) 內(nèi) 遙感衛(wèi)星的迅 速發(fā)展衛(wèi)星 圖 像的 圖 幅越來 越大分辨率越來越高 。 在軌 遙感 圖 像的幾何 精 度 評(píng)價(jià)要求從待評(píng)遙感 圖 像和 多源 參考 圖 像之間精確 地提取出 分布 均 勻 的控 制 點(diǎn) 信 息 。 使用 濾波 對(duì)高 分辨率影像進(jìn) 行增強(qiáng)時(shí) , 會(huì) 產(chǎn)生過增強(qiáng) 和飽和 現(xiàn)象 影響 了 控制 點(diǎn) 提取效果。 為 了 克 服上述缺陷 提出 了 一 種基于 稀 疏識(shí)別的 自 適應(yīng) 圖像增 強(qiáng)算 法。 方法 首先計(jì)算 圖像子區(qū)域的 輻射質(zhì)量參數(shù)并構(gòu) 建 分類特征 ; 然 后通過 稀疏識(shí)別算 法確 定子區(qū)域的 地物 類型; 最后根據(jù)子區(qū)域所屬 地物類 型 , 選擇不同 的 濾 波 參數(shù) 實(shí) 現(xiàn)整幅圖 像 的 自 適 應(yīng)增 強(qiáng) 并 在增 強(qiáng) 的 遙感圖 像上提 取控制 點(diǎn) 信息 實(shí) 現(xiàn)遙感圖像 的 幾何精 度 自 動(dòng) 化評(píng)價(jià)。 結(jié)果 針 對(duì)資源 三號(hào)衛(wèi)星影 像的 實(shí) 驗(yàn)結(jié)果表明 針對(duì)不同 的 子區(qū)域地物 類型進(jìn)行 自 適 應(yīng) 增強(qiáng), 有 效 防 止了 基于全局統(tǒng)一 參 數(shù)的 濾波帶來 的 過增 強(qiáng)和飽和現(xiàn)象 有 效增強(qiáng) 了 高 分辨 率圖像 的紋理。 結(jié)論 提出 了 一 種 新的高分 辨率遙 感影像增強(qiáng) 策略 增強(qiáng)了 高 分辨率圖 像的 紋理, 提高 了控制 點(diǎn)的 獲 取數(shù) 目 和 準(zhǔn) 確 率。 關(guān)鍵詞: 稀疏識(shí)別 ; 輻射參數(shù) ; 自 適應(yīng) 增強(qiáng); 提取控制 點(diǎn)
上傳時(shí)間: 2015-11-22
上傳用戶:chao1020
直接數(shù)字合成(DDS)技術(shù)采用全數(shù)字的合成方法,所產(chǎn)生的信號(hào)具有頻率分辨率高、頻率切換速度快、頻率切換時(shí)相位連續(xù)、輸出相位噪聲低和可以產(chǎn)生任意波形等諸多優(yōu)點(diǎn)。本文研究的是一種基于DDS/FPGA的多波形信號(hào)源系統(tǒng),其中,DDS技術(shù)是其核心技術(shù)。DDS可以精確地控制合成信號(hào)的三個(gè)參量:幅度、相位以及頻率,因此利用DDS技術(shù)可以合成任意波形。但因其數(shù)字化合成的固有特點(diǎn),使其輸出信號(hào)中存在大量雜散信號(hào)。雜散信號(hào)的主要來源是:相位截?cái)鄮淼碾s散信號(hào);幅度量化帶來的雜散信號(hào);DAC的非線性特性帶來的雜散信號(hào)。這些雜散信號(hào)嚴(yán)重影響了合成信號(hào)的頻譜純度。因此抑制這些雜散信號(hào)是提高合成信號(hào)譜質(zhì)的關(guān)鍵。 本文在研究各種抑制DDS雜散技術(shù)的基礎(chǔ)上,提出了中和加擾技術(shù),這可以在很大程度上減小雜散對(duì)DDS輸出信號(hào)譜質(zhì)的影響。 EP1S808956C6是一款高性能的FPGA芯片,其超強(qiáng)的數(shù)據(jù)處理能力十分適合應(yīng)用于DDS多波形信號(hào)源的開發(fā)。在QuartusⅡ平臺(tái)下運(yùn)用Verilog HDL語(yǔ)言和原理圖設(shè)計(jì)可以很方便地應(yīng)用各種抑制雜散信號(hào)的方法來提高輸出信號(hào)的譜質(zhì)。 結(jié)合高速DDS技術(shù)和FPGA兩者的優(yōu)點(diǎn),本文設(shè)計(jì)了一種基于DDS/FPGA的多波形信號(hào)源,它能完成正弦波、余弦波、三角波、鋸齒波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多種信號(hào)。使得所設(shè)計(jì)的信號(hào)源可以適應(yīng)多種不同的工作環(huán)境,給工作帶了方便。
標(biāo)簽: DDSFPGA 多波形 信號(hào)源
上傳時(shí)間: 2013-07-27
上傳用戶:sc965382896
基于FPGA的多功能數(shù)字鐘的設(shè)計(jì)與實(shí)現(xiàn) 內(nèi)附有詳盡的Verilog HDL源碼,其功能主要有:時(shí)間設(shè)置,時(shí)間顯示,跑表,分頻,日期設(shè)置,日期顯示等
標(biāo)簽: Verilog FPGA HDL 多功能
上傳時(shí)間: 2013-08-18
上傳用戶:問題問題
現(xiàn)代相控陣?yán)走_(dá)為了保證空間功率合成精度需要高精度的雷達(dá)信號(hào),設(shè)計(jì)實(shí)現(xiàn)了一種以AD9959為核心的高精度多通道雷達(dá)信號(hào)源。信號(hào)源利用多片AD9959產(chǎn)生32路正弦波、線性調(diào)頻以及相位編碼等多種信號(hào)形式,并設(shè)計(jì)采用AD8302對(duì)多路信號(hào)的幅度和相位進(jìn)行檢測(cè)與調(diào)整。該信號(hào)源已應(yīng)用實(shí)際工程中,現(xiàn)場(chǎng)實(shí)驗(yàn)結(jié)果表明,該信號(hào)源系統(tǒng)產(chǎn)生的高頻信號(hào)頻率穩(wěn)定度高、相位幅度一致性好,完全滿足對(duì)信號(hào)源的性能指標(biāo)的要求。
上傳時(shí)間: 2013-11-22
上傳用戶:lo25643
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1