亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

多目標(biāo)跟蹤

  • 基于無線傳感器網(wǎng)絡(luò)的水環(huán)境多參數(shù)監(jiān)測系統(tǒng)的研究與實(shí)現(xiàn).rar

    近年來,隨著計(jì)算機(jī)技術(shù)、網(wǎng)絡(luò)技術(shù)與無線通信技術(shù)的高速發(fā)展和廣泛應(yīng)用,無線傳感器網(wǎng)絡(luò)已成為國際上備受關(guān)注的前沿?zé)狳c(diǎn)之一。無線傳感器網(wǎng)絡(luò)在軍事應(yīng)用、環(huán)境監(jiān)測、醫(yī)療護(hù)理、空間探索等方面都顯示了廣闊的應(yīng)用前景,被認(rèn)為是21世紀(jì)最有發(fā)展前景的技術(shù)之一。 本文通過對無線傳感器網(wǎng)絡(luò)的發(fā)展現(xiàn)狀、發(fā)展趨勢以及水環(huán)境多參數(shù)監(jiān)測特點(diǎn)的研究,提出了面向水環(huán)境多參數(shù)監(jiān)測應(yīng)用的無線傳感器網(wǎng)絡(luò)系統(tǒng)的解決方案,分析了系統(tǒng)設(shè)計(jì)的目標(biāo)和功能,并指出了系統(tǒng)軟硬件平臺(tái)的設(shè)計(jì)要求與設(shè)計(jì)原則。依托2006年江蘇省科技攻關(guān)項(xiàng)目“總線化智能多參數(shù)高精度檢測與控制儀表”,設(shè)計(jì)了基于Silicon Laboratories的C8051F310處理器和CC2420射頻芯片的硬件開發(fā)平臺(tái),詳細(xì)地描述了硬件平臺(tái)中各個(gè)功能模塊的細(xì)節(jié),并在此平臺(tái)上實(shí)現(xiàn)和改進(jìn)了SimpliciTI協(xié)議和IEEE802.15.4/Zigbee協(xié)議,最后對系統(tǒng)進(jìn)行了測試。整個(gè)系統(tǒng)以無線傳感器網(wǎng)絡(luò)技術(shù)為核心,增強(qiáng)了系統(tǒng)的靈活性、可維護(hù)性和可擴(kuò)展性,同時(shí)系統(tǒng)模塊化、開放式的結(jié)構(gòu)使系統(tǒng)具有良好的可移植性。 將無線傳感器網(wǎng)絡(luò)技術(shù)應(yīng)用于水環(huán)境多參數(shù)監(jiān)測,涉及到傳感器技術(shù)、無線通信技術(shù)、計(jì)算機(jī)應(yīng)用技術(shù)等多種技術(shù)。到目前為止,隨著科學(xué)技術(shù)的不斷進(jìn)步,它還在不斷地完善,前景尤為廣闊。

    標(biāo)簽: 無線傳感器網(wǎng)絡(luò) 多參數(shù) 水環(huán)境

    上傳時(shí)間: 2013-06-01

    上傳用戶:無聊來刷下

  • 基于FPGA的多功能電子測量系統(tǒng)的研究與實(shí)現(xiàn).rar

    隨著計(jì)算機(jī)和微電子技術(shù)的飛速發(fā)展,基于數(shù)字信號處理的示波器、信號發(fā)生器、邏輯分析儀和頻譜分析儀等測量儀器已經(jīng)應(yīng)用到各個(gè)領(lǐng)域并且發(fā)揮著重要作用,但這些儀器昂貴的價(jià)格阻礙了它們的普遍使用。 本文針對電子測量儀器技術(shù)發(fā)展和普及的情況,結(jié)合用FPGA實(shí)現(xiàn)數(shù)字信號處理的優(yōu)勢,研究一種基于FPGA的輔助性獨(dú)立電予測量儀器的軟件系統(tǒng)。這種儀器可以作為數(shù)模混合電路測試和驗(yàn)證的工具,用來觀察模擬信號波形、數(shù)字信號時(shí)序波形、模擬信號的幅度頻譜,也可以用來產(chǎn)生DDS信號。在硬件選擇上,使用具有Altera公司CycloneⅡ器件的平臺(tái)來實(shí)現(xiàn)單片DSP系統(tǒng),這種芯片成本低廉、工作速度快、技術(shù)兼容性好;在軟件設(shè)計(jì)上,采用基于FPGA的可編程數(shù)字邏輯設(shè)計(jì)方法,這種方法具有開發(fā)難度小、功能擴(kuò)展簡單等優(yōu)點(diǎn)。設(shè)計(jì)中采用的關(guān)鍵技術(shù)包括:基于FPGA和IP Core的Verilog HDL設(shè)計(jì)、數(shù)據(jù)采集、數(shù)據(jù)存儲(chǔ)、數(shù)據(jù)處理以及數(shù)據(jù)波形的實(shí)時(shí)顯示。對這些技術(shù)的研究探討不僅有理論研究價(jià)值,在科學(xué)實(shí)驗(yàn)和產(chǎn)品設(shè)計(jì)中同樣具有重要的實(shí)用價(jià)值。系統(tǒng)的設(shè)計(jì)以低資源、高性能為目標(biāo),設(shè)計(jì)中采用了科學(xué)的模塊劃分、設(shè)計(jì)與集成的方法,在保持原四種信號處理功能不變的前提下,盡量多的節(jié)約各種FPGA資源,為實(shí)現(xiàn)低成本的輔助電子測量儀器提供了可能。

    標(biāo)簽: FPGA 多功能電子 測量系統(tǒng)

    上傳時(shí)間: 2013-06-05

    上傳用戶:love_stanford

  • 級聯(lián)多電平變頻器測控系統(tǒng)的設(shè)計(jì).rar

    多電平逆變器中每個(gè)功率器件承受的電壓相對較低,因此可以用低耐壓功率器件實(shí)現(xiàn)高壓大容量逆變器,且采用多電平變換技術(shù)可以顯著提高逆變器輸出電壓的質(zhì)量指標(biāo)。因此,隨著功率器件的不斷發(fā)展,采用多電平變換技術(shù)將成為實(shí)現(xiàn)高壓大容量逆變器的重要途徑和方法。本文選取其中一種極具優(yōu)勢的多電平拓?fù)浣Y(jié)構(gòu)一級聯(lián)多電平變頻器作為研究對象,完成了其拓?fù)浣Y(jié)構(gòu)、控制策略及測控系統(tǒng)的設(shè)計(jì)。 @@ 首先,對多電平變頻器的研究意義,國內(nèi)外現(xiàn)狀進(jìn)行了分析,比較了三種成熟拓?fù)浣Y(jié)構(gòu)的特點(diǎn),得出了級聯(lián)型多電平變頻器的優(yōu)點(diǎn),從而將其作為研究對象。對比分析了四種調(diào)制策略,確定載波移相二重化的調(diào)制方法和恒壓頻比的控制策略,進(jìn)行數(shù)學(xué)分析和理論仿真,得出了選擇的正確性及可行性。并指出了級聯(lián)單元個(gè)數(shù)與載波移相角的關(guān)系和調(diào)制比對輸出電壓的影響;完成了級聯(lián)變頻器數(shù)學(xué)模型的建立和死區(qū)效應(yīng)的分析。 @@ 其次,完成了相關(guān)硬件的設(shè)計(jì),包括DSP、CPLD、IPM的選型,系統(tǒng)電源的設(shè)計(jì)、檢測(轉(zhuǎn)速、電流、電壓、故障)電路的設(shè)計(jì)、通信電路的設(shè)計(jì)等。用Labwindows/CVI實(shí)現(xiàn)了上位機(jī)界面的編寫,實(shí)現(xiàn)了開關(guān)機(jī)、設(shè)定轉(zhuǎn)速、通信配置、電壓電流轉(zhuǎn)速檢測、電流軟件濾波、諧波分析。編寫了下位機(jī)DSP的串口通信、AD轉(zhuǎn)換、轉(zhuǎn)速檢測(QEP)以及部分控制程序。 @@ 最后,在實(shí)驗(yàn)臺(tái)上完成硬件和軟件的調(diào)試,成功的實(shí)現(xiàn)了變頻器載波移相SPWM的多電平輸出,并驅(qū)動(dòng)異步電機(jī)進(jìn)行了空載變頻試驗(yàn),測控界面能準(zhǔn)確的與下位機(jī)進(jìn)行通信,快捷的給定各種控制命令,并能實(shí)時(shí)的顯示變頻器的輸出頻率、輸出電壓和輸出電流,為實(shí)驗(yàn)調(diào)試增加了方便性,提高了工作效率。 @@關(guān)鍵詞:級聯(lián)多電平逆變器;載波移相;IPM;DSP;Labwindows/CVI;測控界面

    標(biāo)簽: 級聯(lián) 電平變頻器 測控系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:米卡

  • 基于模塊化多電平換流器結(jié)構(gòu)的HVDCLight系統(tǒng)的研究.rar

    輕型高壓直流輸電系統(tǒng)在解決交流系統(tǒng)非同步互聯(lián)、向偏遠(yuǎn)地區(qū)的無源負(fù)荷供電、滿足保護(hù)環(huán)境要求等方面具有很大的優(yōu)勢。在傳統(tǒng)的基于兩電平或三電平電壓源型換流器的輕型高壓直流輸電系統(tǒng)中,換流器交流側(cè)需要使用體積龐大和笨重的濾波裝置,橋臂的高電壓需要功率開關(guān)器件直接串聯(lián)來實(shí)現(xiàn)等,增大了換流站的占地空間,降低了換流器的工作效率。 本文針對傳統(tǒng)輕型高壓直流輸電系統(tǒng)所存在的缺點(diǎn),采用一種新的模塊化多電平換流器作為輕型高壓直流輸電系統(tǒng)的換流器。分析了模塊化多電平換流器的工作原理,并提出將其應(yīng)用于輕型高壓直流輸電系統(tǒng)的調(diào)制算法和控制策略。最后對控制系統(tǒng)的具體實(shí)現(xiàn)方案進(jìn)行一定的探討。通過仿真驗(yàn)證所提出的調(diào)制算法和控制策略的正確性。具體說來,全文的主要工作體現(xiàn)在以下幾個(gè)方面: 1、詳細(xì)講述模塊化多電平換流器的拓?fù)浣Y(jié)構(gòu)、子模塊的具體實(shí)現(xiàn)形式及工作原理,并提出適合該換流器的調(diào)制算法。 2、詳細(xì)介紹組成輕型高壓直流輸電系統(tǒng)的電壓源型換流器的工作原理,分析電壓源型換流器的間接電流和直接電流控制策略。 3、對基于模塊化多電平換流器的輕型高壓直流輸電系統(tǒng)進(jìn)行仿真,驗(yàn)證所提出控制策略的正確性。 4、探討解決模塊化多電平換流器子模塊直流側(cè)電容電壓的均衡問題,提出一種較為簡單有效的控制方法。 5、提出基于模塊化多電平換流器結(jié)構(gòu)的輕型高壓直流輸電控制系統(tǒng)的實(shí)現(xiàn)方法,并重點(diǎn)講述子模塊的數(shù)字邏輯電路的實(shí)現(xiàn)方法。

    標(biāo)簽: HVDCLight 模塊化 換流器

    上傳時(shí)間: 2013-04-24

    上傳用戶:huangzr5

  • 基于CAN總線的多節(jié)點(diǎn)語音通信系統(tǒng)設(shè)計(jì).rar

    在實(shí)際工作現(xiàn)場,常常需要在一個(gè)非常惡劣的環(huán)境中進(jìn)行通話,隨著CAN總線在工業(yè)生產(chǎn)的應(yīng)用越來越廣泛,想到了把CAN總線應(yīng)用于電話通信上來.CAN總線具有極高的總線利用率,這有可能使得我們只需要用兩根CAN總線,就可以把需要通話的節(jié)點(diǎn)電話連接起來,從而實(shí)現(xiàn)語音通信. 本文主要論述了基于CAN總線的多節(jié)點(diǎn)語音通信系統(tǒng)設(shè)計(jì).該系統(tǒng)使用MC14LC5480作為語音采集編解碼器,AT90CAN128作為處理器,使用處理器自帶的CAN模塊實(shí)現(xiàn)多個(gè)CAN節(jié)點(diǎn)間的通信,最終達(dá)到實(shí)現(xiàn)多節(jié)點(diǎn)間語音通信的功能. 本文的前半部分介紹了CAN總線技術(shù)和語音信號的數(shù)字處理技術(shù),評價(jià)了用CAN總線傳輸語音信號的優(yōu)點(diǎn).本文后半部分詳細(xì)介紹了該系統(tǒng)的硬件結(jié)構(gòu)和軟件設(shè)計(jì),通過分析系統(tǒng)所涉及的芯片對該系統(tǒng)的各個(gè)功能模塊做了詳細(xì)的說明,包括語音編解碼電路,語音數(shù)字信號處理電路,CAN總線傳輸電路等.通過該系統(tǒng),能夠?qū)崿F(xiàn)在實(shí)驗(yàn)室條件下多個(gè)CAN節(jié)點(diǎn)間的語音通信.

    標(biāo)簽: CAN 總線 節(jié)點(diǎn)

    上傳時(shí)間: 2013-04-24

    上傳用戶:mingaili888

  • AVR-51多功能實(shí)驗(yàn)開發(fā)板電原理圖.rar

    AVR-51多功能實(shí)驗(yàn)開發(fā)板電原理圖。詳細(xì)圖解,作板子更簡單

    標(biāo)簽: AVR 51 多功能

    上傳時(shí)間: 2013-04-24

    上傳用戶:dylutao

  • 多功能車輛總線控制器的FPGA設(shè)計(jì)與開發(fā).rar

    隨著計(jì)算機(jī)網(wǎng)絡(luò)與嵌入式控制技術(shù)的迅速發(fā)展,作為傳統(tǒng)運(yùn)輸行業(yè)的鐵路系統(tǒng)對此也有了新的要求,列車通信網(wǎng)絡(luò)應(yīng)運(yùn)而生。經(jīng)過多年的發(fā)展,國際電工委員會(huì)(IEC)為了規(guī)范列車通信網(wǎng)絡(luò),于1999年通過了IEC61375-1標(biāo)準(zhǔn)。該標(biāo)準(zhǔn)將列車通信網(wǎng)絡(luò)分為兩條總線:絞線式列車總線(WTB)和多功能車輛總線(MVB)。MVB是一個(gè)標(biāo)準(zhǔn)通信介質(zhì),為掛在其上的設(shè)備傳輸和交換數(shù)據(jù)。而多功能車輛總線控制器(MVBC)是MVB與MVB實(shí)際物理層之間的接口,其主要實(shí)現(xiàn)MVB數(shù)據(jù)鏈路層的功能。由于該項(xiàng)關(guān)鍵技術(shù)仍被國外公司壟斷,因此開發(fā)具有自主知識產(chǎn)權(quán)的MVBC迫在眉睫。 鑒于上述原因,本文深入研究了IEC61375-1標(biāo)準(zhǔn)。根據(jù)MVBC的技術(shù)特點(diǎn),本文提出了使用FPGA來實(shí)現(xiàn)其具體功能的方案。掛在MVB總線上的設(shè)備分為五類,他們的功能各不相同。而支持4類設(shè)備的MVBC具有設(shè)備狀態(tài)、過程數(shù)據(jù)、消息數(shù)據(jù)通信和總線管理功能,并且兼容2類和3類設(shè)備。本文的目的就是用FPGA實(shí)現(xiàn)支持4類設(shè)備的MVBC。 本文采用自頂向下的設(shè)計(jì)方法。整個(gè)MVBC主要?jiǎng)澐譃椋壕幋a模塊、譯碼模塊、冗余控制模塊、報(bào)文分析單元、通信存儲(chǔ)控制器、主控制單元、地址邏輯模塊。在整個(gè)開發(fā)流程中,使用Xilinx的ISE集成開發(fā)環(huán)境。使用Verilog HDL硬件描述語言對上述各個(gè)模塊進(jìn)行RTL級描述,并用Synplify Pro進(jìn)行綜合。最后,在ModelSim中對各個(gè)模塊進(jìn)行了布線后仿真和驗(yàn)證。 在實(shí)驗(yàn)室條件下,通過嚴(yán)格的仿真驗(yàn)證后,其結(jié)果證明了本文設(shè)計(jì)的模塊達(dá)到了IEC61375-1標(biāo)準(zhǔn)的要求。因此,用FPGA實(shí)現(xiàn)MVBC這一方案具有可操作性。 關(guān)鍵詞:列車通信網(wǎng);多功能車輛總線;多功能車輛總線控制器;現(xiàn)場可編程門陣列

    標(biāo)簽: FPGA 多功能 總線控制器

    上傳時(shí)間: 2013-07-18

    上傳用戶:wxhwjf

  • 基于FPGA的多路數(shù)字視頻光纖傳輸系統(tǒng)的研究與設(shè)計(jì).rar

    隨著通信技術(shù)的發(fā)展,視頻傳輸系統(tǒng)因具有方便、實(shí)時(shí)、準(zhǔn)確等特點(diǎn)已成為現(xiàn)代工業(yè)管理、安全防范、城市交通中必不可少的重要部分。而光纖傳輸以大容量、保密性能好、抗干擾能力強(qiáng)、傳輸距離等優(yōu)點(diǎn)越來越受人們的關(guān)注。本論文以FPGA為核心芯片,結(jié)合數(shù)字化技術(shù)和時(shí)分復(fù)用技術(shù),提出了一種無壓縮多路數(shù)字視頻光纖傳輸系統(tǒng)設(shè)計(jì)方案,并詳細(xì)分析方案的設(shè)計(jì)過程。 系統(tǒng)分A/D轉(zhuǎn)換、D/A轉(zhuǎn)換和FPGA數(shù)據(jù)處理三大模塊化進(jìn)行設(shè)計(jì),F(xiàn)PGA數(shù)據(jù)處理模塊實(shí)現(xiàn)了程序的配置下載、IO口的控制功能、各時(shí)鐘分頻、鎖相功能和多路數(shù)字信號的復(fù)接解復(fù)接仿真,同時(shí)完成了視頻信號的A/D轉(zhuǎn)換和數(shù)字視頻信號的D/A轉(zhuǎn)換功能,最終實(shí)現(xiàn)了八路視頻信號在一根光纖上實(shí)時(shí)傳輸?shù)墓δ堋=邮找曨l圖像輪廓清晰、沒有不規(guī)則的閃爍、沒有波浪狀等條紋或橫條出現(xiàn),基本滿足視頻監(jiān)控系統(tǒng)的圖像質(zhì)量指標(biāo)要求。各路視頻信號的輸入輸出電接口、阻抗和收發(fā)光接口均符合國家標(biāo)準(zhǔn),系統(tǒng)具高集成度、靈活性等特點(diǎn),能廣泛應(yīng)用于各場合的視頻監(jiān)控系統(tǒng)和安全防范系統(tǒng)中。 關(guān)鍵詞:FPGA,光纖傳輸,視頻信號

    標(biāo)簽: FPGA 多路 光纖傳輸系統(tǒng)

    上傳時(shí)間: 2013-06-05

    上傳用戶:zxh1986123

  • TCN多功能車輛通信總線的FPGA設(shè)計(jì).rar

    隨著列車自動(dòng)化控制和現(xiàn)場總線技術(shù)的發(fā)展,基于分布式控制系統(tǒng)的列車通信網(wǎng)絡(luò)技術(shù)TCN(IEC-61375)在現(xiàn)代高速列車上得到廣泛應(yīng)用。TCN協(xié)議將列車通信網(wǎng)絡(luò)分為絞線式列車總線WTB和多功能車輛總線MVB,其中WTB實(shí)現(xiàn)對開式列車中的互聯(lián)車輛間的數(shù)據(jù)傳輸和通信,MVB實(shí)現(xiàn)車載設(shè)備的協(xié)同工作和互相交換信息。 本文介紹了國內(nèi)外列車通信網(wǎng)絡(luò)的發(fā)展情況和各自優(yōu)勢,分析了MVB一類設(shè)備底層協(xié)議。研究利用FPGA實(shí)現(xiàn)MVB控制芯片MVBC,用ARM作為微處理器實(shí)現(xiàn)MVB一類設(shè)備的嵌入式解決方案。其中,在FPGA芯片中主要采用自頂向下的設(shè)計(jì)方法,RLT硬件描述語言實(shí)現(xiàn)MVB控制芯片MVBC一類設(shè)備的主要功能,包括幀編碼器、幀解碼器和邏輯接口單元。ARM主要完成了軟件程序的編寫和實(shí)時(shí)操作系統(tǒng)的移植。在eCos實(shí)時(shí)操作系統(tǒng)上,完成了驅(qū)動(dòng)和上層應(yīng)用程序,包括端口初始化、端口配置、幀收發(fā)指令和報(bào)文分析。 為了驗(yàn)證設(shè)計(jì)的正確性,在設(shè)計(jì)的硬件平臺(tái)基礎(chǔ)上,搭建了MVB通信網(wǎng)絡(luò)的最小系統(tǒng),對網(wǎng)絡(luò)進(jìn)行系統(tǒng)功能測試。測試結(jié)果表明:設(shè)計(jì)方案正確,達(dá)到了設(shè)計(jì)的預(yù)期要求。

    標(biāo)簽: FPGA TCN 多功能

    上傳時(shí)間: 2013-08-03

    上傳用戶:bruce5996

  • FPGA中多標(biāo)準(zhǔn)可編程IO端口的設(shè)計(jì).rar

    現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是可編程邏輯器件的一種,它的出現(xiàn)是隨著微電子技術(shù)的發(fā)展,設(shè)計(jì)與制造集成電路的任務(wù)已不完全由半導(dǎo)體廠商來獨(dú)立承擔(dān)。系統(tǒng)設(shè)計(jì)師們更愿意自己設(shè)計(jì)專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設(shè)計(jì)周期盡可能短,最好是在實(shí)驗(yàn)室里就能設(shè)計(jì)出合適的ASIC芯片,并且立即投入實(shí)際應(yīng)用之中。現(xiàn)在,F(xiàn)PGA已廣泛地運(yùn)用于通信領(lǐng)域、消費(fèi)類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個(gè)大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內(nèi)部進(jìn)行邏輯功能的實(shí)現(xiàn)并把結(jié)果輸出給外部電路,并且根據(jù)需要可以進(jìn)行配置來支持多種不同的接口標(biāo)準(zhǔn)。FPGA允許使用者通過不同編程來配置實(shí)現(xiàn)各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標(biāo)準(zhǔn)的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標(biāo)準(zhǔn)的選擇、輸出驅(qū)動(dòng)能力的編程控制、擺率選擇、輸入延遲和維持時(shí)間控制等。 本文是關(guān)于FPGA中多標(biāo)準(zhǔn)兼容可編程輸入輸出電路(Input/Output Block)的設(shè)計(jì)和實(shí)現(xiàn),該課題是成都華微電子系統(tǒng)有限公司FPGA大項(xiàng)目中的一子項(xiàng),目的為在更新的工藝水平上設(shè)計(jì)出能夠兼容單端標(biāo)準(zhǔn)的I/O電路模塊;同時(shí)針對以前設(shè)計(jì)的I/O模塊不支持雙端標(biāo)準(zhǔn)的缺點(diǎn),要求新的電路模塊中擴(kuò)展出雙端標(biāo)準(zhǔn)的部分。文中以低壓雙端差分標(biāo)準(zhǔn)(LVDS)為代表構(gòu)建雙端標(biāo)準(zhǔn)收發(fā)轉(zhuǎn)換電路,與單端標(biāo)準(zhǔn)比較,LVDS具有很多優(yōu)點(diǎn): (1)LVDS傳輸?shù)男盘枖[幅小,從而功耗低,一般差分線上電流不超過4mA,負(fù)載阻抗為100Ω。這一特征使它適合做并行數(shù)據(jù)傳輸。 (2)LVDS信號擺幅小,從而使得該結(jié)構(gòu)可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內(nèi)變化,也就是說LVDS允許收發(fā)兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發(fā)軟件ISE,設(shè)計(jì)完成了可以用于Virtex系列各低端型號FPGA的IOB結(jié)構(gòu),它有靈活的可配置性和出色的適應(yīng)能力,能支持大量的I/O標(biāo)準(zhǔn),其中包括單端標(biāo)準(zhǔn),也包括雙端標(biāo)準(zhǔn)如LVDS等。它具有適應(yīng)性的優(yōu)點(diǎn)、可選的特性和考慮到被文件描述的硬件結(jié)構(gòu)特征,這些特點(diǎn)可以改進(jìn)和簡化系統(tǒng)級的設(shè)計(jì),為最終的產(chǎn)品設(shè)計(jì)和生產(chǎn)打下基礎(chǔ)。設(shè)計(jì)中對包括20種IO標(biāo)準(zhǔn)在內(nèi)的各電器參數(shù)按照用戶手冊描述進(jìn)行仿真驗(yàn)證,性能參數(shù)已達(dá)到預(yù)期標(biāo)準(zhǔn)。

    標(biāo)簽: FPGA 標(biāo)準(zhǔn) 可編程

    上傳時(shí)間: 2013-05-15

    上傳用戶:shawvi

主站蜘蛛池模板: 泽州县| 华阴市| 齐河县| 方山县| 左云县| 安阳县| 萨嘎县| 浮山县| 银川市| 黄浦区| 寿光市| 宁陵县| 讷河市| 永胜县| 桂平市| 谷城县| 临海市| 吴旗县| 鄂伦春自治旗| 巢湖市| 沂源县| 宁陕县| 荃湾区| 宾阳县| 昌江| 肇庆市| 项城市| 定襄县| 浦东新区| 绥中县| 福泉市| 霍邱县| 定日县| 乃东县| 肃宁县| 遵义市| 广平县| 郁南县| 竹山县| 清镇市| 荆门市|