三相spwm信號(hào)是由高頻載波和三相調(diào) 制波比較而得的,三相svpwm信號(hào)也可理解為由高頻載波和三相調(diào)制波比較而得,區(qū)別是前者的三相調(diào)制波是三相對(duì)稱(chēng)的正弦波,后者的三相調(diào)制波是三相對(duì)稱(chēng)的馬鞍形波,馬鞍形波由正弦波和一定幅值的三次諧波復(fù)合而成。但令人回味的是,svpwm的最初出現(xiàn)和發(fā)展卻和以上思路大相徑庭,其完全從空間矢量的角度出發(fā),后來(lái)人們才發(fā)現(xiàn)svpwm和spwm的以上淵源[1]。至今svpwm已在三相或多相逆變器中得以廣泛應(yīng)用,其原因有兩個(gè),一是采用svpwm的逆變器輸出相電壓中的基波含量高于采用spwm的逆變器[2][3],二是dsp的快速運(yùn)算能力可以實(shí)時(shí)計(jì)算開(kāi)關(guān)時(shí)間。但在實(shí)際應(yīng)用svpwm時(shí),往往對(duì)以下問(wèn)題感到疑惑:svpwm算法的推導(dǎo)、開(kāi)關(guān)向量的選擇、dsp的實(shí)現(xiàn)、逆變器輸出相電壓有效值的大小。本文的內(nèi)容將有助這些疑惑的解決,更靈活地應(yīng)用svpwm算法。
上傳時(shí)間: 2013-06-05
上傳用戶(hù):851197153
基于刪的μC/OS-Ⅱ移植及其CAN總線應(yīng)用研究流體機(jī)械及工程專(zhuān)業(yè)近年來(lái),嵌入式系統(tǒng)受到科學(xué)與工程各個(gè)領(lǐng)域研究者的密切關(guān)注,成為研究的一個(gè)熱點(diǎn)。隨著嵌入式系統(tǒng)的復(fù)雜性不斷增加,嵌入式操作系統(tǒng)成為嵌入式系統(tǒng)中最重要的組成部分。在嵌入式系統(tǒng)中,μC/OS-Ⅱ憑借其結(jié)構(gòu)清晰、源代碼開(kāi)放和實(shí)時(shí)性好等優(yōu)勢(shì),成了監(jiān)控系統(tǒng)等領(lǐng)域的技術(shù)熱點(diǎn)。嵌入式操作系統(tǒng)μC/OS-Ⅱ與模塊化硬件相結(jié)合,共同構(gòu)成一個(gè)可以重復(fù)利用的軟硬件系統(tǒng)平臺(tái),不但可以提高開(kāi)發(fā)效率,還可以提高系統(tǒng)的可靠性和實(shí)時(shí)性,滿(mǎn)足日益復(fù)雜的應(yīng)用需求。 在國(guó)內(nèi)監(jiān)控領(lǐng)域中,大多采用了集散式監(jiān)控系統(tǒng),雖然克服了集中式監(jiān)控系統(tǒng)的缺點(diǎn),但還存在著效率較低,錯(cuò)誤處理能力不強(qiáng)等缺點(diǎn)。而且設(shè)備的兼容性不好,系統(tǒng)實(shí)時(shí)性、可靠性也不高。采用CAN現(xiàn)場(chǎng)總線可很好的克服上述一些缺點(diǎn),具有很強(qiáng)的抗干擾能力。CAN總線把所有掛接在總線上的智能設(shè)備聯(lián)接成網(wǎng)絡(luò),構(gòu)成自動(dòng)化系統(tǒng),實(shí)現(xiàn)對(duì)現(xiàn)場(chǎng)設(shè)備的實(shí)時(shí)監(jiān)控。 基于這些考慮,本文選擇了以IPC2290芯片(內(nèi)部集成了CAN模塊)為微控制器的MagicARM2200教學(xué)實(shí)驗(yàn)開(kāi)發(fā)板作為學(xué)習(xí)和研究的開(kāi)發(fā)平臺(tái),把μC/OS-Ⅱ這個(gè)實(shí)時(shí)微內(nèi)核操作系統(tǒng)嵌入到該芯片中。在深入研究CAN通信模塊特點(diǎn)和驅(qū)動(dòng)的基礎(chǔ)上,把其驅(qū)動(dòng)移植到μC/OS-Ⅱ操作系統(tǒng)中。并在實(shí)時(shí)操作系統(tǒng)μC/OS-Ⅱ上通過(guò)設(shè)計(jì)—個(gè)帶A/D轉(zhuǎn)換的CAN智能模塊來(lái)闡述智能模塊軟硬件設(shè)計(jì)方法,這些工作為搭建基于CAN總線的實(shí)際測(cè)控系統(tǒng)方案提供了理論基礎(chǔ)。 本文使用的CAN通信方案具有極大的靈活性,能方便和簡(jiǎn)潔的運(yùn)用到各種測(cè)控系統(tǒng)中。實(shí)驗(yàn)結(jié)果證明了該方案的有效性和正確性,并且具有實(shí)際的應(yīng)用價(jià)值。最后,本文作者在CAN智能模塊的基礎(chǔ)上搭建了基于CAN總線的多相流動(dòng)實(shí)驗(yàn)臺(tái)的測(cè)控系統(tǒng)方案。
上傳時(shí)間: 2013-07-16
上傳用戶(hù):cngeek
本文對(duì)16QAM基帶Modem的FPGA芯片設(shè)計(jì)進(jìn)行了研究與論述.首先介紹了16QAM調(diào)制的原理和16QAM基帶Modem的FPGA芯片總體設(shè)計(jì),以及一些FPGA設(shè)計(jì)的基本原則.接著介紹了高性能濾波器的FPGA設(shè)計(jì)方法,并采用多相結(jié)構(gòu)濾波器和分布式算法(DA)設(shè)計(jì)了發(fā)送端平方根升余弦滾降濾波器.然后介紹了自適應(yīng)盲均衡器的設(shè)計(jì),該均衡器是一個(gè)復(fù)數(shù)結(jié)構(gòu)的橫向?yàn)V波器,采用復(fù)用抽頭的結(jié)構(gòu)來(lái)節(jié)省資源,本文對(duì)自適應(yīng)均衡器的核心運(yùn)算單元-采用booth編碼算法設(shè)計(jì)的高性能乘累加(MAC)運(yùn)算單元進(jìn)行了詳細(xì)描述.接下來(lái)介紹了載波恢復(fù)環(huán)路的FPGA設(shè)計(jì),這是一個(gè)數(shù)字二階鎖相環(huán),本文推導(dǎo)了數(shù)字二階鎖相環(huán)和模擬二階鎖相環(huán)的對(duì)應(yīng)關(guān)系.DD相位檢測(cè)算法中的反正切函數(shù)tan
上傳時(shí)間: 2013-04-24
上傳用戶(hù):dajin
該文利用FPGA技術(shù),設(shè)計(jì)了全概率寬帶數(shù)字接收機(jī)的實(shí)驗(yàn)平臺(tái),并在其上提出了數(shù)字接收機(jī)實(shí)現(xiàn)的可行性方法,以及對(duì)這些方法的驗(yàn)證.該文的主要貢獻(xiàn)和創(chuàng)新有以下幾個(gè)方面.提出了并行結(jié)構(gòu)算法的工程實(shí)現(xiàn),討論了解決前端采樣的高速數(shù)據(jù)流遠(yuǎn)遠(yuǎn)超過(guò)后端DSP處理能力問(wèn)題的可行性方法.利用多相濾波下變頻的并行結(jié)構(gòu)特點(diǎn),使濾波器能夠以高效的形式實(shí)現(xiàn),也使得后端的混頻能夠工作在一個(gè)較低的速率上.經(jīng)過(guò)多相濾波下變頻處理后的數(shù)據(jù),在速率和數(shù)量上都有大幅減少,達(dá)到了現(xiàn)有通用DSP器件的處理能力的要求.針對(duì)多相濾波下變頻與短數(shù)據(jù)快速測(cè)頻算法的特點(diǎn),用FPGA搭建了其實(shí)驗(yàn)?zāi)P?并利用微機(jī)EPP接口,對(duì)實(shí)驗(yàn)?zāi)繕?biāo)板進(jìn)行控制并與其進(jìn)行數(shù)據(jù)交換.利用FPGA的在線編程特性,可以方便靈活對(duì)各種實(shí)現(xiàn)方法加以驗(yàn)證、比較.同時(shí)也給調(diào)試帶來(lái)了方便,可以每個(gè)模塊單獨(dú)調(diào)試而不用改變硬件結(jié)構(gòu),使調(diào)試效率大大提高.該平臺(tái)也可用來(lái)對(duì)其他數(shù)字處理算法進(jìn)行實(shí)現(xiàn)性分析與實(shí)驗(yàn).參考軟件無(wú)線電設(shè)計(jì)的概念和國(guó)內(nèi)外相關(guān)文獻(xiàn),提出了多項(xiàng)濾波下變頻結(jié)構(gòu)的FPGA實(shí)現(xiàn).傳統(tǒng)的DDC通過(guò)數(shù)字混頻、濾波、抽取實(shí)現(xiàn)數(shù)字下變頻,在高速A/D和電子偵察環(huán)境條件下商用DDC不能使用.該文采用濾波器多相分解方法,按數(shù)字混頻序列劃分調(diào)諧信道,使用先抽取,后低通濾波,再混頻的數(shù)字下變頻結(jié)構(gòu),高效實(shí)現(xiàn)了變載頻帶通信號(hào)數(shù)字下變頻.結(jié)合多相濾波下變頻結(jié)構(gòu)、算法對(duì)測(cè)頻精度及速度的要求,提出了短數(shù)據(jù)快速測(cè)頻算法的具體實(shí)現(xiàn),使用流水線的設(shè)計(jì)方法,提高了系統(tǒng)的數(shù)據(jù)吞吐率,在盡可能短的時(shí)間內(nèi)提供多相濾波下變頻所需的載頻位置信息.以上兩部分的FPGA實(shí)現(xiàn)除了純粹的算法模塊外,還包括測(cè)試用的外圍模塊,以及運(yùn)行于實(shí)驗(yàn)平臺(tái)上的控制模塊、緩存、數(shù)據(jù)控制等.這些模塊也用FPGA來(lái)實(shí)現(xiàn).
標(biāo)簽: FPGA 寬帶 實(shí)驗(yàn) 射頻
上傳時(shí)間: 2013-06-22
上傳用戶(hù):haoxiyizhong
軟件無(wú)線電是無(wú)線電領(lǐng)域研究的熱點(diǎn)?,F(xiàn)階段限于硬件的發(fā)展水平,大多采用寬帶中頻帶通采樣數(shù)字化結(jié)構(gòu),數(shù)字中頻技術(shù)就成為實(shí)現(xiàn)該結(jié)構(gòu)的關(guān)鍵技術(shù)。目前FPGA器件在數(shù)字信號(hào)處理技術(shù)的實(shí)現(xiàn)方面發(fā)揮著越來(lái)越重要的作用。本文目的正是要把這兩者相結(jié)合,使數(shù)字中頻處理在FPGA中得到實(shí)現(xiàn),滿(mǎn)足具體的應(yīng)用要求。 首先,對(duì)軟件無(wú)線電體系和數(shù)字中頻處理結(jié)構(gòu)進(jìn)行了研究;其次,在信號(hào)采樣理論、多速率數(shù)字信號(hào)處理理論、濾波器設(shè)計(jì)理論、FPGA硬件數(shù)字算法等理論的基礎(chǔ)上,結(jié)合本文的應(yīng)用需要,提出了適合于FPGA實(shí)現(xiàn)的數(shù)字化中頻處理的系統(tǒng)方案:采用多相結(jié)構(gòu)來(lái)高效的實(shí)現(xiàn)抽取,并用FIR濾波器作為低通抗混疊濾波器來(lái)實(shí)現(xiàn)6倍抽取的抗混疊濾波。對(duì)系統(tǒng)進(jìn)行了Matlab仿真,以驗(yàn)證系統(tǒng)方案的可行性。再次,具體通過(guò)Vefilog編程在FPGA中硬件實(shí)現(xiàn)該數(shù)字中頻系統(tǒng)。其中包括混頻器模塊、抽取濾波器模塊、信號(hào)產(chǎn)生器模塊。 最后對(duì)該系統(tǒng)進(jìn)行了軟件仿真和硬件功能驗(yàn)證,結(jié)果表明數(shù)字中頻系統(tǒng)性能達(dá)到了設(shè)計(jì)要求。
標(biāo)簽: FPGA 數(shù)字中頻處理 技術(shù)研究
上傳時(shí)間: 2013-07-26
上傳用戶(hù):zhouli
本文對(duì)OFDM基帶調(diào)制解調(diào)系統(tǒng)的:FPGA設(shè)計(jì)進(jìn)行了研究和論述,重點(diǎn)實(shí)現(xiàn)其中的RS碼編、譯碼模塊和基帶成形濾波器模塊。本文首先介紹了OFDM調(diào)制的原理和OFDM基帶調(diào)制解調(diào)系統(tǒng)的總體設(shè)計(jì),以及FPGA設(shè)計(jì)的基本原則。接著介紹了RS碼的編碼原理和時(shí)域迭代譯碼算法,在此基礎(chǔ)上設(shè)計(jì)實(shí)現(xiàn)RS碼編碼器和譯碼器。然后介紹了成形濾波的原理和多種實(shí)現(xiàn)成形濾波器的結(jié)構(gòu),采用多相結(jié)構(gòu)設(shè)計(jì)實(shí)現(xiàn)了平方根升余弦滾降濾波器。
標(biāo)簽: FPGA OFDM 基帶 調(diào)制系統(tǒng)
上傳時(shí)間: 2013-06-11
上傳用戶(hù):TF2015
軟件無(wú)線電已成為無(wú)線通信非常關(guān)鍵的技術(shù)之一。其基本思想是將寬帶A/D、D/A盡可能靠近天線,在一個(gè)開(kāi)放式、模塊化的通用硬件平臺(tái)上用盡可能多的軟件來(lái)實(shí)現(xiàn)無(wú)線電臺(tái)的各種功能。 本文所討論的多相濾波器組信道化接收機(jī)(PPCR)及信道非均勻劃分,即是應(yīng)用了軟件無(wú)線電理念的一種新技術(shù)。該技術(shù)針對(duì)傳統(tǒng)無(wú)線電接收機(jī)存在的結(jié)構(gòu)不靈活、系統(tǒng)升級(jí)困難、同時(shí)處理多信號(hào)能力弱及系統(tǒng)規(guī)模過(guò)大等問(wèn)題,應(yīng)用現(xiàn)代多速率信號(hào)處理理論對(duì)之進(jìn)行了改進(jìn)。改進(jìn)后的軟件無(wú)線電PPCR.具有全概率接收能力,能對(duì)信號(hào)進(jìn)行下變頻并降低其采樣率處理,實(shí)現(xiàn)后資源耗費(fèi)較低,而且依托現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)建立的平臺(tái)是開(kāi)放式的,在需要時(shí)可在不改變硬件系統(tǒng)的情況下通過(guò)軟件更改系統(tǒng)的功能,極大地提高了系統(tǒng)的靈活性。諸多的優(yōu)點(diǎn)使其具有十分廣泛的應(yīng)用前景,也成為當(dāng)前研究熱點(diǎn)之一。 本文首先介紹了課題的應(yīng)用背景,并深入討論了軟件無(wú)線電的基本理論:信號(hào)采樣理論及多速率信號(hào)處理理論,介紹了應(yīng)用PPCR的采樣處理過(guò)程,給出了推導(dǎo)PPCR的數(shù)學(xué)模型,并在此基礎(chǔ)上分析闡述了信道非均勻劃分的原理。 在本文的系統(tǒng)仿真及實(shí)現(xiàn)部分,首先介紹了應(yīng)用現(xiàn)代DSP開(kāi)發(fā)工具DSPBuilder進(jìn)行開(kāi)發(fā)的設(shè)計(jì)流程,然后對(duì)應(yīng)用DSP Builder來(lái)設(shè)計(jì)PPCR中的主要模塊一多相濾波器組及快速傅立葉變換模塊做了詳細(xì)闡述,最后對(duì)系統(tǒng)仿真及實(shí)現(xiàn)過(guò)程的實(shí)驗(yàn)結(jié)果圖進(jìn)行了分析。 本文主要是在實(shí)驗(yàn)室階段對(duì)算法在硬件實(shí)現(xiàn)上進(jìn)行研究。成果可以作為后續(xù)應(yīng)用研究的基礎(chǔ),對(duì)各種應(yīng)用軟件無(wú)線電理念的通信系統(tǒng)都具有一定的參考價(jià)值。
上傳時(shí)間: 2013-06-17
上傳用戶(hù):xfbs821
擴(kuò)展頻譜通信技術(shù),它的突出優(yōu)點(diǎn)是保密性好,抗干擾性強(qiáng).隨著通信系統(tǒng)與現(xiàn)代計(jì)算機(jī)軟、硬件技術(shù)與微電子技術(shù)發(fā)展,越來(lái)越多的通信系統(tǒng)構(gòu)建于這種技術(shù)之上.在實(shí)際擴(kuò)頻通信系統(tǒng)工程中,用得比較普遍的是直擴(kuò)方式和跳頻方式,它們的不同在于直擴(kuò)是采取隱藏的方式對(duì)抗干擾,而跳頻采取躲避的方式. 西方國(guó)家早在20世紀(jì)50年代就開(kāi)始對(duì)跳頻通信進(jìn)行研究,在上個(gè)世紀(jì)末的幾次局部戰(zhàn)爭(zhēng)中,跳頻電臺(tái)得到了普遍的應(yīng)用.跳頻通信的發(fā)展促進(jìn)了其對(duì)抗技術(shù)的發(fā)展,目前,世界主要幾個(gè)軍事先進(jìn)的國(guó)家,已經(jīng)研究出高性能的跳頻通信對(duì)抗設(shè)備,國(guó)內(nèi)這方面的發(fā)展相對(duì)國(guó)外差距比較大. 未來(lái)戰(zhàn)爭(zhēng)是科學(xué)技術(shù)的斗爭(zhēng),研究跳頻通信對(duì)抗勢(shì)在必行.基于這種目的,本文研究和設(shè)計(jì)了跳頻檢測(cè)的FPGA實(shí)現(xiàn),利用基于時(shí)頻分析的處理方法,完成了跳頻信號(hào)檢測(cè)的FPGA實(shí)現(xiàn),通過(guò)測(cè)試,表明系統(tǒng)達(dá)到了設(shè)計(jì)要求,可以滿(mǎn)足實(shí)際的需要.主要內(nèi)容包括: 1.概述了跳頻檢測(cè)接收研究的發(fā)展動(dòng)態(tài),闡述了擴(kuò)展頻譜通信及短時(shí)傅立葉變換的原理. 2.分析了基于快速傅立葉變換(FFT)處理跳頻信號(hào),檢測(cè)跳頻的可行性,利用FFT檢測(cè)頻譜的原理,合理使用頻譜采樣策略,做到了增加頻譜利用率,提高了檢測(cè)概率和分析信噪比;利用抽取內(nèi)插技術(shù)完成數(shù)據(jù)速率的轉(zhuǎn)換,使其滿(mǎn)足后續(xù)信號(hào)的處理要求;利用同相和正交的DDC實(shí)現(xiàn)結(jié)構(gòu),完成對(duì)跳頻信號(hào)的解跳. 3.設(shè)計(jì)完成了跳頻信號(hào)檢測(cè)與接收系統(tǒng)的FPGA實(shí)現(xiàn),其主要包括:數(shù)據(jù)速率變換的實(shí)現(xiàn),FIR低通濾波器的實(shí)現(xiàn),快速傅立葉變換(FFT)的實(shí)現(xiàn),下變頻的實(shí)現(xiàn)等.在濾波器的實(shí)現(xiàn)中,提出了兩種設(shè)計(jì)方法:基于常系數(shù)乘法器和分布式算法濾波器,分析了上述兩種方法的優(yōu)缺點(diǎn),選擇用分布式算法實(shí)現(xiàn)設(shè)計(jì)中的低通濾波器;在快速傅立葉變換實(shí)現(xiàn)中,分析了基2和基4的算法結(jié)構(gòu),并分別實(shí)現(xiàn)了基2和基4的算法,滿(mǎn)足了不同場(chǎng)合對(duì)處理器的要求.在下變頻的設(shè)計(jì)中,使用濾波器的多相結(jié)構(gòu)完成抽取的實(shí)現(xiàn),并使用低通濾波器使信號(hào)帶寬滿(mǎn)足指標(biāo)的要求.此外,設(shè)計(jì)中還包括雙端口RAM的實(shí)現(xiàn),比較模塊的實(shí)現(xiàn)、數(shù)據(jù)緩存模塊和串并轉(zhuǎn)換模塊的實(shí)現(xiàn). 4.介紹了實(shí)現(xiàn)系統(tǒng)的硬件平臺(tái).
標(biāo)簽: 跳頻信號(hào) 檢測(cè) 接收系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶(hù):zttztt2005
軟件無(wú)線電(SDR,Software Defined Radio)由于具備傳統(tǒng)無(wú)線電技術(shù)無(wú)可比擬的優(yōu)越性,已成為業(yè)界公認(rèn)的現(xiàn)代無(wú)線電通信技術(shù)的發(fā)展方向。理想的軟件無(wú)線電系統(tǒng)強(qiáng)調(diào)體系結(jié)構(gòu)的開(kāi)放性和可編程性,減少靈活性著的硬件電路,把數(shù)字化處理(ADC和DAC)盡可能靠近天線,通過(guò)軟件的更新改變硬件的配置、結(jié)構(gòu)和功能。目前,直接對(duì)射頻(RF)進(jìn)行采樣的技術(shù)尚未實(shí)現(xiàn)普及的產(chǎn)品化,而用數(shù)字變頻器在中頻進(jìn)行數(shù)字化是普遍采用的方法,其主要思想是,數(shù)字混頻器用離散化的單頻本振信號(hào)與輸入采樣信號(hào)在乘法器中相乘,再經(jīng)插值或抽取濾波,其結(jié)果是,輸入信號(hào)頻譜搬移到所需頻帶,數(shù)據(jù)速率也相應(yīng)改變,以供后續(xù)模塊做進(jìn)一步處理。數(shù)字變頻器在發(fā)射設(shè)備和接收設(shè)備中分別稱(chēng)為數(shù)字上變頻器(DUC,Digital Upper Converter)和數(shù)字下變頻器(DDC,Digital Down Converter),它們是軟件無(wú)線電通信設(shè)備的關(guān)鍵部什。大規(guī)??删幊踢壿嬈骷膽?yīng)用為現(xiàn)代通信系統(tǒng)的設(shè)計(jì)帶來(lái)極大的靈活性。基于FPGA的數(shù)字變頻器設(shè)計(jì)是深受廣大設(shè)計(jì)人員歡迎的設(shè)計(jì)手段。本文的重點(diǎn)研究是數(shù)字下變頻器(DDC),然而將它與數(shù)字上變頻器(DUC)完全割裂后進(jìn)行研究顯然是不妥的,因此,本文對(duì)數(shù)字上變頻器也作適當(dāng)介紹。 第一章簡(jiǎn)要闡述了軟件無(wú)線電及數(shù)字下變頻的基本概念,介紹了研究背景及所完成的主要研究工作。 第二章介紹了數(shù)控振蕩器(NCO),介紹了兩種實(shí)現(xiàn)方法,即基于查找表和基于CORDIC算法的實(shí)現(xiàn)。對(duì)CORDIc算法作了重點(diǎn)介紹,給出了傳統(tǒng)算法和改進(jìn)算法,并對(duì)基于傳統(tǒng)CORDIC算法的NCO的FPGA實(shí)現(xiàn)進(jìn)行了EDA仿真。 第三章介紹了變速率采樣技術(shù),重點(diǎn)介紹了軟件無(wú)線電中廣泛采用的級(jí)聯(lián)積分梳狀濾波器 (cascaded integratot comb, CIC)和ISOP(Interpolated Second Order Polynomial)補(bǔ)償法,對(duì)前者進(jìn)行了基于Matlab的理論仿真和FPGA實(shí)現(xiàn)的EDA仿真,后者只進(jìn)行了基于Matlab的理論仿真。 第四章介紹了分布式算法和軟件無(wú)線電中廣泛采用的半帶(half-band,HB)濾波器,對(duì)基于分布式算法的半帶濾波器的FPGA實(shí)現(xiàn)進(jìn)行了EDA仿真,最后簡(jiǎn)要介紹了FIR的多相結(jié)構(gòu)。 第五章對(duì)數(shù)字下變頻器系統(tǒng)進(jìn)行了噪聲綜合分析,給出了一個(gè)噪聲模型。 第六章介紹了數(shù)字下變頻器在短波電臺(tái)中頻數(shù)字化應(yīng)用中的一個(gè)實(shí)例,給出了測(cè)試結(jié)果,重點(diǎn)介紹了下變頻器的:FPGA實(shí)現(xiàn),其對(duì)應(yīng)的VHDL程序收錄在本文最后的附錄中,希望對(duì)從事該領(lǐng)域設(shè)計(jì)的技術(shù)人員具有一定參考價(jià)值。
標(biāo)簽: 軟件無(wú)線電 數(shù)字下變頻 技術(shù)研究
上傳時(shí)間: 2013-06-09
上傳用戶(hù):szchen2006
軟件無(wú)線電(Software Radio)具有高度靈活性、開(kāi)放性,很容易實(shí)現(xiàn)與現(xiàn)有和未來(lái)多種電臺(tái)的兼容,能最大限度的滿(mǎn)足了互聯(lián)互通的要求。而基于多相濾波器組的信道化軟件無(wú)線電接收技術(shù)以其固有的全概率接收、降采樣速率以及其大幅提高運(yùn)算速率的能力越來(lái)越受到重視。本文主要研究了基于現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)的軟件無(wú)線電信道化中頻接收技術(shù)設(shè)計(jì)與實(shí)現(xiàn)。 首先介紹了軟件無(wú)線電的基本概念以及其發(fā)展?fàn)顩r,深入討論了軟件無(wú)線電的基本理論,主要介紹了設(shè)計(jì)中所用到的帶通采樣技術(shù)、信號(hào)的抽取技術(shù)與多相濾波技術(shù)。 然后簡(jiǎn)要介紹了信道化中頻接收機(jī)的射頻(Radio Frequency,RF)前端接收技術(shù),設(shè)置寬中頻超外差接收機(jī)射頻前端的設(shè)計(jì)指標(biāo),給出了改進(jìn)的實(shí)信號(hào)濾波器組低通型實(shí)現(xiàn)結(jié)構(gòu),并依此推導(dǎo)和建立了實(shí)信號(hào)多相濾波器組信道化中頻接收機(jī)的數(shù)學(xué)模型。 最后基于EP1S80開(kāi)發(fā)平臺(tái)實(shí)現(xiàn)了實(shí)信號(hào)多相濾波器組信道化的中頻接收機(jī)。給出了多相濾波器、抽取運(yùn)算、FFT運(yùn)算、信道劃分以及復(fù)乘運(yùn)算的設(shè)計(jì)方案。仿真結(jié)果表明,該接收機(jī)能夠?qū)崿F(xiàn)對(duì)中頻信號(hào)的正確接收,驗(yàn)證了系統(tǒng)設(shè)計(jì)的可行性。
標(biāo)簽: 信道 中頻 仿真實(shí)現(xiàn) 收機(jī)設(shè)計(jì)
上傳時(shí)間: 2013-06-12
上傳用戶(hù):qq521
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1