亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

多路復用

  • 本書共20章

    本書共20章,分為五大部分。前面第1章引言,內容涉及網絡的產生和發展、主要功能、分類以及網絡體系結構和ISO/OSI參考模型。第一部分(第2~3章)介紹數據通信知識,涉及數據通信基本概念和基礎理論、傳輸介質、多路復用技術、數據交換技術、調制解調技術以及物理層接口技術等內容。第二部分(第4~6章)討論各種底層網絡技術,涉及各種廣域網、局域網和高速局域網技術。第三部分(第7~11章)討論網絡互連技術及其相關協議,涉及網絡互連、TCP/IP參考模型、IP、ARP和ICMP、IP路由以及TCP和UDP等內容。第四部分(第12~17章)討論網絡應用程序相互作用模式以及各種具體的網絡應用,涉及客戶/服務器模型、套接字編程接口、域名系統(DNS)、遠程登錄(Telnet)、文件傳輸和訪問、電子郵件以及萬維網。第五部分(第18~19章)討論網絡安全和管理。最后第20章簡單介紹了網絡技術的未來發展。本書主要供高等院校計算機專業高年級本科生和低年級碩士研究生作為計算機網絡課程的教材使用,同時也可供計算機網絡設計人員、開發人員以及管理人員作為技術參考書使用。

    標簽:

    上傳時間: 2016-04-22

    上傳用戶:問題問題

  • 1553B總線是MIL-STD-1553總線的簡稱

    1553B總線是MIL-STD-1553總線的簡稱,其中B就是BUS,MIL-STD-1553總線是飛機內部時分制命令/響應式多路復用數據總線。1553B數據總線標準是20世紀70年代由美國公布的一種串行多路數據總線標準。1553B總線能掛31個遠置終端,1553B總線采用指令/響應型通信協議,它有三種終端類型:總線控制器(BC)、遠程終端(RT)和總線監視器(BM);信息格式有BC到RT、RT到BC、RT到RT、廣播方式和系統控制方式;傳輸媒介為屏蔽雙絞線,1553B總線耦合方式有直接耦合和變壓器耦合;1553B總線為多冗余度總線型拓撲結構,具有雙向傳輸特性,其傳輸速度為1Mbps傳輸方式為半雙工方式,采用曼徹斯特碼進行編碼傳輸。

    標簽: 1553B 1553 MIL STD

    上傳時間: 2014-01-18

    上傳用戶:13681659100

  • FPGA開發板的代碼,簡單的邏輯的實現

    基礎實驗_01_多路復用器   :4通道8位帶三態輸出 基礎實驗_02_多路解復用器 :4通道8位帶三態輸出 基礎實驗_03_編碼器       :8位輸入3位輸出編碼器 基礎實驗_04_優先編碼器   :8位輸入3位輸出高位優先 基礎實驗_05_譯碼器       :3位輸入8位輸出譯碼器 . . . . . 進階實驗_17_蜂鳴器       :蜂鳴器播放音樂

    標簽: FPGA 代碼 verilog HDL 參考例程

    上傳時間: 2015-03-30

    上傳用戶:YY-燕

  • ARM M0實驗報告

    用 verilog HDL 語言搭建一個以 ARM Cortex-M0 為處理器核的嵌入式SOC系統,系統包含以下幾個部分:  (1)ARM Cortex-M0核  (2)AHB總線譯碼器  (3)AHB總線從設備多路復用器  (4)片上存儲器外設  (5)LED外設  (6)七段數碼管  (7)定時器  (8)UART 

    標簽: ARM 實驗報告

    上傳時間: 2020-03-21

    上傳用戶:wssss

  • 四位數密碼鎖

    本設計方案中我采用多路復用器,2-4譯碼器,LED燈和或門等器件來完成設計。用2個74x151多路復用器擴展為16-2多路復用器,題目中的地址代碼A、B、C、D4個輸入端作為擴展的多路復用器的地址端,DO-D8作為數據端。開箱鑰匙孔信號E作為2-4decoder的使能端。設計開鎖的正確代碼為0101,當用鑰匙開鎖(即2-4decoder的使能端有效〉時,如果正確輸入開鎖密碼:0101,則輸出Y為邏輯高電平,Y’為邏輯低電平,鎖被打開,而LED燈不會亮(即不會報警);如果輸入的密碼錯誤或者鑰匙孔信號無效,則輸出Y為邏輯低電平,Y’為邏輯高電平,鎖無法打開,邏輯高電平Y’驅動LED燈亮,產生報警效果。2.設計原理圖:(以下電路圖為用QuartusI蹤合后截屏所得) 本設計方案中我采用多路復用器,2-4譯碼器,LED燈和或門等器件來完成設計。用2個74x151多路復用器擴展為16-2多路復用器,題目中的地址代碼A、B、C、D4個輸入端作為擴展的多路復用器的地址端,DO-D8作為數據端。開箱鑰匙孔信號E作為2-4decoder的使能端。設計開鎖的正確代碼為0101,當用鑰匙開鎖(即2-4decoder的使能端有效〉時,如果正確輸入開鎖密碼:0101,則輸出Y為邏輯高電平,Y’為邏輯低電平,鎖被打開,而LED燈不會亮(即不會報警);如果輸入的密碼錯誤或者鑰匙孔信號無效,則輸出Y為邏輯低電平,Y’為邏輯高電平,鎖無法打開,邏輯高電平Y’驅動LED燈亮,產生報警效果。2.設計原理圖:(以下電路圖為用QuartusI蹤合后截屏所得)

    標簽: 密碼鎖

    上傳時間: 2021-04-26

    上傳用戶:情可傾想

  • CAN總線標準

    CAN (Controller Area Network)是一種串行通信協議,能夠有效地支持分布式實時控制,具有很高的安全性。它的應用范圍從高速網絡到低成本的多路復用布線。在汽車電子領域,發動機控制單元、傳感器、防滑系統等均使用CAN連接,比特率可達1mbit /s。與此同時,在汽車車身內安裝電子元件,如燈組、電動車窗等,以取代其他需要的線束,也是具有成本效益的。

    標簽: can總線

    上傳時間: 2021-10-18

    上傳用戶:

  • ADC0832芯片資料

    該ADC0831系列是8位逐次地址邏輯近似A/D轉換器,具有串行I/O和可配置的輸入多路復用器,最多8個通道。

    標簽: adc0832

    上傳時間: 2022-04-02

    上傳用戶:

  • 致象爾微TG401數據手冊

    特點:o ARM? Cortex?-M4 CPU 平臺o 高達150MHz 的高性能Cortex?-M4 處理器o 集成FPU 和MPUo 內存o 512KB 片上SRAMo 2KB 至512KB 可編程保持存儲區o 閃存o 1MB 集成閃存o 原地執行NOR 閃存接口,在閃存中執行時接近0 等待狀態o 供電和復位管理系統o 片上穩壓器,支持1.7V-3.6V 輸入o 上電復位(POR)o 時鐘管理o 10-30MHz 晶體振蕩器o 內部16MHz RCo 32kHz 晶體振蕩器o 內部32kHz RCo 具有可編程輸出頻率的低功耗PLLo 通用DMA:具有硬件流控制的8 通道DMA 控制器o 安全o 使用TRNG(真隨機數發生器)的簡單加密引擎o 定時器/計數器o 1x 系統節拍定時器o 4x 32 位定時器o 1x 看門狗定時器o 功耗(待確認)o 滿載:待定uA/MHz @ 25°Co 運行:待定uA /MHz @ 25°Co 停止:待定@ 25°Co 保留:待定@ 25°C,32kB 保留存儲器o 待機:待定@ 25°C,內部32kHz RCo 12 位逐次逼近寄存器(SAR)ADCo 每秒最多2M 樣本o 可通過8:1 多路復用器選擇輸入o 1 個帶有集成PHY 的USB 2.0 高速雙角色端口o 兩個SD / SDIO 主機接口o SD/SDIO 2.0 模式:時鐘高達50MHzo LCD 控制器o 分辨率高達480x320o 6800 和8080 異步模式(8 位)o JTAG 調試功能o 3 個PWM(6 個輸出),3 個捕捉和3 個QEP 模塊o 4x UART,帶有HW 流控制,最高可達4Mbpso 3x I2C,支持Fast Mode+(1000kbps)o 2x I2S 接口o 3x SPI 主器件高達25MHz,1x SPI 從器件高達10MHzo 32 個GPIOo 68 引腳QFN 封裝o 溫度范圍:-40 至85°C4.1 帶FPU 內核的ARM?CORTEX?-M4帶有FPU 處理器的ARM?Cortex?-M4 是一款32 位RISC 處理器,具有出色的代碼和功率效率。它支持一組DSP 指令,以允許高效執行信號處理算法,非常適合于可穿戴和其他嵌入式市場。集成的單精度FPU(浮點單元)便于重用第三方庫,從而縮短開發時間。內部內存保護單元(MPU)用于管理對內的訪問,以防止一個任務意外破壞另一個活動任務使用的內存。集成緊密耦合的嵌套向量中斷控制器,提供多達16 個優先級。4.2 系統內存Bock 包含512kB 零等待狀態SRAM,非常適合于當今算法日益增長的需求。同時,內存被細分為更小的區,從而可以單獨地關閉以降低功耗。4.3 閃存和XIP 單元提供1MB 的集成NOR 閃存,以支持CPU 直接執行。為了提高性能,XIP 單元具有集成的緩存系統。緩沖內存與系統內存共享。與從系統內存運行性能相比,XIP 單元使得許多應用程序的運行接近100%。4.4 ROM集成ROM 固件包含通過NOR 閃存正常引導所需的引導加載程序,支持用于批量生產的閃存編程,還包括用于調試目的的UART 和USB 啟動功能。

    標簽: tg401

    上傳時間: 2022-06-06

    上傳用戶:qdxqdxqdxqdx

  • PCF8591 8位A/D和D/A轉換中文資料

    PCF8591 8位A/D和D/A轉換1、特性:單電源供電。工作電壓: 2.5 V ~ 6V。待機電流低。I2C 總線串行輸入/輸出。通過3 個硬件地址引腳編址。采樣速率取決于I2C 總線速度。4個模擬輸入可編程為單端或差分輸入。自動增量通道選擇。模擬電壓范圍: VSS~VDD。片上跟蹤與保持電路。8 位逐次逼近式A/D 轉換。帶一個模擬輸出的乘法DAC。2、應用:閉環控制系統。用于遠程數據采集的低功耗轉換器。電池供電設備。在汽車、音響和TV 應用方面的模擬數據采集。3、概述:PCF8591 是單片、單電源低功耗8 位CMOS 數據采集器件, 具有4 個模擬輸入、一個輸出和一個串行I2C 總線接口。3 個地址引腳A0、A1 和A2 用于編程硬件地址,允許將最多8 個器件連接至I2C總線而不需要額外硬件。器件的地址、控制和數據通過兩線雙向I2C 總線傳輸。器件功能包括多路復用模擬輸入、片上跟蹤和保持功能、8 位模數轉換和8 位數模擬轉換。最大轉換速率取決于I2C 總線的最高速率。I2C 總線系統中的每一片PCF8591 通過發送有效地址到該器件來激活。該地址包括固定部分和可編程部分。可編程部分必須根據地址引腳A0、A1 和A2 來設置。在I2C 總線協議中地址必須是起始條件后作為第一個字節發送。地址字節的最后一位是用于設置以后數據傳輸方向的讀/寫位。(見圖4、16、17)

    標簽: pfc8591 A/D轉換 D/A轉換

    上傳時間: 2022-06-17

    上傳用戶:qdxqdxqdxqdx

  • 基于Linux的Socket網絡編程的性能優化.

    摘要:介紹在Linux操作系統環境下Socket網絡編程的原理、流程和最終實現。編程采用客戶端/服務器模式。提出解決多個客戶端連接服務器時無法處理I/0多路復用問題的方法。提出通過最小化報文傳輸來減少傳輸時廷,為Bandwidth Delay Product調節TCP窗口,實現充分利用帶寬提高Linux的Socket性能。在實際網絡傳輸環境復雜多變的情況下,達到優化網絡傳輸性能的目的。關鍵詞:linux;性能優化;Socket;select()1引言隨著Internet的日益發展和普及,網絡在嵌入式系統中應用非常廣泛,越來越多的嵌入式設備采用Linux操作系統。Linux是一個源代碼公開的免費操作系統,具有強移植性",所以對基于Linux的Socket網絡編程的研究越來越重要。2Socket簡介在Linux中的網絡編程通過Socket接口進行,是一種特殊的I/O,也是一種特殊的文件描述符。Socket是使用標準Linux文件符(file descriptor)和其他程序通信的方式。這里Socket 編程采用客戶/服務器模式如圖1所示。

    標簽: linux socket 網絡編程

    上傳時間: 2022-06-23

    上傳用戶:

主站蜘蛛池模板: 万州区| 启东市| 高要市| 商水县| 威远县| 铜鼓县| 霍邱县| 会宁县| 恩平市| 壤塘县| 南丹县| 宜都市| 北宁市| 泽普县| 察雅县| 紫金县| 进贤县| 板桥市| 田林县| 临高县| 山阳县| 阳城县| 古丈县| 原平市| 响水县| 苍南县| 翁源县| 泰兴市| 云龙县| 大埔区| 雷波县| 威信县| 丰县| 大宁县| 财经| 德清县| 元阳县| 文安县| 花垣县| 成武县| 金塔县|