25w反激式多路輸出開關(guān)電源設(shè)計(jì)————畢業(yè)設(shè)計(jì)開題報(bào)告標(biāo)準(zhǔn)版
標(biāo)簽: 反激式開關(guān)電源 畢業(yè)設(shè)計(jì) 報(bào)告
上傳時(shí)間: 2013-07-04
上傳用戶:lifangyuan12
隨著計(jì)算機(jī)技術(shù)和通信技術(shù)的迅速發(fā)展,數(shù)字視頻在信息社會(huì)中發(fā)揮著越來越重要的作用,視頻傳輸系統(tǒng)已經(jīng)被廣泛應(yīng)用于交通管理、工業(yè)監(jiān)控、廣播電視、銀行、商場等多個(gè)領(lǐng)域。同時(shí),F(xiàn)PGA單片規(guī)模的不斷擴(kuò)大,在FPGA芯片內(nèi)部實(shí)現(xiàn)復(fù)雜的數(shù)字信號(hào)處理系統(tǒng)也成為現(xiàn)實(shí),因此采用FPGA實(shí)現(xiàn)視頻壓縮和傳輸已成為一種最佳選擇。 本文將視頻壓縮技術(shù)和光纖傳輸技術(shù)相結(jié)合,設(shè)計(jì)了一種基于無損壓縮算法的多路數(shù)字視頻光纖傳輸系統(tǒng),系統(tǒng)利用時(shí)分復(fù)用和無損壓縮技術(shù),采用串行數(shù)字視頻傳輸?shù)姆绞剑稍谝桓饫w中同時(shí)傳輸8路以上視頻信號(hào)。系統(tǒng)在總體設(shè)計(jì)時(shí),確定了基于FPGA的設(shè)計(jì)方案,采用ADI公司的AD9280和AD9708芯片實(shí)現(xiàn)A/D轉(zhuǎn)換和D/A轉(zhuǎn)換,在FPGA里實(shí)現(xiàn)系統(tǒng)的時(shí)分復(fù)用/解復(fù)用、視頻數(shù)據(jù)壓縮/解壓縮和線路碼編解碼,利用光收發(fā)一體模塊實(shí)現(xiàn)電光轉(zhuǎn)換和光電轉(zhuǎn)換。視頻壓縮采用LZW無損壓縮算法,用Verilog語言設(shè)計(jì)了壓縮模塊和解壓縮模塊,利用Xilinx公司的IP核生成工具Core Generator生成FIFO來緩存壓縮/解壓縮單元的輸入輸出數(shù)據(jù),光纖線路碼采用CIMT碼,設(shè)計(jì)了編解碼模塊,解碼過程中,利用數(shù)字鎖相環(huán)來實(shí)現(xiàn)發(fā)射與接收的幀同步,在ISE8.2和Modelsim仿真環(huán)境下對(duì)FPGA模塊進(jìn)行了功能仿真和時(shí)序仿真,并在Spartan-3E開發(fā)板和視頻擴(kuò)展板上完成了系統(tǒng)的硬件調(diào)試與驗(yàn)證工作,實(shí)驗(yàn)證明,系統(tǒng)工作穩(wěn)定,圖像清晰,實(shí)時(shí)傳輸效果好,可用于交通、安防、工業(yè)監(jiān)控等多個(gè)領(lǐng)域。 本文將視頻壓縮和線路碼編解碼在FPGA里實(shí)現(xiàn),利用FPGA的并行處理優(yōu)勢(shì),大大提高了系統(tǒng)的處理速度,使系統(tǒng)具有集成度高、靈活性強(qiáng)、調(diào)試方便、抗干擾能力強(qiáng)、易于升級(jí)等特點(diǎn)。
標(biāo)簽: FPGA 數(shù)字視頻 光纖傳輸系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:gzming
內(nèi)部存儲(chǔ)器負(fù)責(zé)計(jì)算機(jī)系統(tǒng)內(nèi)部數(shù)據(jù)的中轉(zhuǎn)、存儲(chǔ)與讀取,作為計(jì)算機(jī)系統(tǒng)中必不可少的三大件之一,它對(duì)計(jì)算機(jī)系統(tǒng)性能至關(guān)重要。內(nèi)存可以說是CPU處理數(shù)據(jù)的“大倉庫”,所有經(jīng)過CPU處理的指令和數(shù)據(jù)都要經(jīng)過內(nèi)存?zhèn)鬟f到電腦其他配件上,因此內(nèi)存性能的好壞,直接影響到系統(tǒng)的穩(wěn)定性和運(yùn)行性能。在當(dāng)今的電子系統(tǒng)設(shè)計(jì)中,內(nèi)存被使用得越來越多,并且對(duì)內(nèi)存的要求越來越高。既要求內(nèi)存讀寫速度盡可能的快、容量盡可能的大,同時(shí)由于競爭的加劇以及利潤率的下降,人們希望在保持、甚至提高系統(tǒng)性能的同時(shí)也能降低內(nèi)存產(chǎn)品的成本。面對(duì)這種趨勢(shì),設(shè)計(jì)和實(shí)現(xiàn)大容量高速讀寫的內(nèi)存顯得尤為重要。因此,近年來內(nèi)存產(chǎn)品正經(jīng)歷著從小容量到大容量、從低速到高速的不斷變化,從技術(shù)上也就有了從DRAM到SDRAM,再到DDR SDRAM及DDR2 SDRAM等的不斷演進(jìn)。和普通SDRAM的接口設(shè)計(jì)相比,DDR2 SDRAM存儲(chǔ)器在獲得大容量和高速率的同時(shí),對(duì)存儲(chǔ)器的接口設(shè)計(jì)也提出了更高的要求,其接口設(shè)計(jì)復(fù)雜度也大幅增加。一方面,由于I/O塊中的資源是有限的,數(shù)據(jù)多路分解和時(shí)鐘轉(zhuǎn)換邏輯必須在FPGA核心邏輯中實(shí)現(xiàn),設(shè)計(jì)者可能不得不對(duì)接口邏輯進(jìn)行手工布線以確保臨界時(shí)序。而另一方面,不得不處理好與DDR2接口有關(guān)的時(shí)序問題(包括溫度和電壓補(bǔ)償)。要正確的實(shí)現(xiàn)DDR2接口需要非常細(xì)致的工作,并在提供設(shè)計(jì)靈活性的同時(shí)確保系統(tǒng)性能和可靠性。 本文對(duì)通過Xilinx的Spartan3 FPGA實(shí)現(xiàn)DDR2內(nèi)存接口的設(shè)計(jì)與實(shí)現(xiàn)進(jìn)行了詳細(xì)闡述。通過Xilinx FPGA提供了I/O模塊和邏輯資源,從而使接口設(shè)計(jì)變得更簡單、更可靠。本設(shè)計(jì)中對(duì)I/O模塊及其他邏輯在RTL代碼中進(jìn)行了配置、嚴(yán)整、執(zhí)行,并正確連接到FPGA上,經(jīng)過仔細(xì)仿真,然后在硬件中驗(yàn)證,以確保存儲(chǔ)器接口系統(tǒng)的可靠性。
標(biāo)簽: DDR2SDRAM 存儲(chǔ)器 接口設(shè)計(jì)
上傳時(shí)間: 2013-06-08
上傳用戶:fairy0212
當(dāng)今的船用導(dǎo)航雷達(dá)具有數(shù)字化、多功能、高性能、多接口、網(wǎng)絡(luò)化。同時(shí)要求具有高可靠性、高集成度、低成本,信號(hào)處理單元的小型化,產(chǎn)品更新周期短。要同時(shí)滿足上述需求,高集成度的器件應(yīng)用是必須的。同時(shí)開發(fā)周期要短,需求軟件的可移植性要強(qiáng),并且是模塊化設(shè)計(jì),現(xiàn)場可編程門陣列器件(FPGA)已經(jīng)成為設(shè)計(jì)首選。 現(xiàn)場可編程門陣列是基于通過可編程互聯(lián)連接的可配置邏輯塊(CLB)矩陣的可編程半導(dǎo)體器件。與為特殊設(shè)計(jì)而定制的專用集成電路(ASIC)相對(duì),F(xiàn)PGA可以針對(duì)所需的應(yīng)用或功能要求進(jìn)行編程。雖然具有一次性可編程(OTP)FPGA,但是主要是基于SRAM的,其可隨著設(shè)計(jì)的演化進(jìn)行重編程。CLB是FPGA內(nèi)的基本邏輯單元。實(shí)際數(shù)量和特性會(huì)依器件的不同而不同,但是每個(gè)CLB都包含一個(gè)由4或6個(gè)輸入、一些選型電路(多路復(fù)用器等)和觸發(fā)器組成的可配置開關(guān)矩陣。開關(guān)矩陣是高度靈活的,可以進(jìn)行配置以便處理組合邏輯、移位寄存器或RAM。當(dāng)今的FPGA已經(jīng)遠(yuǎn)遠(yuǎn)超出了先前版本的基本性能,并且整合了常用功能(如RAM、時(shí)鐘管理和:DSP)的硬(ASIC型)塊。由于具有可編程特性,所以FPGA是眾多市場的理想之選。它高集成度,以及用于設(shè)計(jì)的強(qiáng)大軟件平臺(tái)、IP核、在線升級(jí)可滿足需求。 本文介紹了基于FPGA實(shí)現(xiàn)船用導(dǎo)航雷達(dá)數(shù)字信號(hào)處理的設(shè)計(jì),這是一個(gè)具體的、已經(jīng)完成并進(jìn)行小批量生產(chǎn)的產(chǎn)品,對(duì)指導(dǎo)實(shí)踐具有一定意義。
標(biāo)簽: 導(dǎo)航雷達(dá) 數(shù)字信號(hào)處理
上傳時(shí)間: 2013-04-24
上傳用戶:稀世之寶039
自上個(gè)世紀(jì)九十年代以來,我國著名學(xué)者、現(xiàn)中國科學(xué)院院士、清華大學(xué)陳難先教授等人使用無窮級(jí)數(shù)的Mobius反演公式解決了一系列重要的物理學(xué)中的逆問題,開創(chuàng)了應(yīng)用、推廣數(shù)論中的Mobius變換解決物理學(xué)中各種逆問題的巧妙方法,其工作在1990年當(dāng)時(shí)就得到了世界著名的《NATURE》雜志的高度評(píng)價(jià)。 華僑大學(xué)蘇武潯教授等則把Mobius變換的方法應(yīng)用于幾種常用波形(包括周期矩形脈沖,奇偶對(duì)稱方波和三角波等)的傅立葉級(jí)數(shù)的逆變換運(yùn)算,得到正、余弦函數(shù)及一般周期信號(hào)的各種常用波形的信號(hào)展開;并求得了與各種常用波形信號(hào)函數(shù)族相正交的函數(shù)族,以用于各展開系數(shù)的計(jì)算與信息的解調(diào);而后把它們應(yīng)用到通信系統(tǒng)中,提出了一種新的通信系統(tǒng),即新型Chen-Mobius通信系統(tǒng)。 本文主要完成了兩個(gè)方面的工作,Chen-Mobius多路通信系統(tǒng)的FPGA硬件設(shè)計(jì)實(shí)現(xiàn)和基于Chen-Mobius變換的語音加密雙工通信系統(tǒng)的實(shí)現(xiàn)。首先,利用嵌入MATLAB\SIMULINK中的DSPBuilder軟件對(duì)Chen-Mobius多路(四路和八路)通信系統(tǒng)進(jìn)行仿真分析,對(duì)該系統(tǒng)在不同信噪比情況下的錯(cuò)誤概率進(jìn)行了計(jì)算,并繪出了信噪比-錯(cuò)誤概率曲線;其次,利用DSPBuilder中的Signalcompiler將Chen-Mobius多路通信系統(tǒng)的主體模塊(函數(shù)及積分器的產(chǎn)生等)轉(zhuǎn)化成HDL硬件語言,后在QuartusⅡ軟件平臺(tái)上,結(jié)合利用VHDL編程的硬件程序模塊(分頻、延時(shí)、控制模塊等)構(gòu)架完整的Chen-Mobius通信系統(tǒng),并對(duì)此系統(tǒng)設(shè)計(jì)綜合、引腳分配、仿真驗(yàn)證、時(shí)序分析等;最后,在Altera公司的Stratix 芯片上,實(shí)現(xiàn)硬件的編程和下載,從而完成了Chen-Mobius多路通信系統(tǒng)的FPGA硬件實(shí)現(xiàn)。 另外,利用Chen-Mobius單路通信系統(tǒng)的調(diào)制、解調(diào)系統(tǒng)分別對(duì)語音信號(hào)進(jìn)行加密與解密,在兩塊DE2的FPGA開發(fā)板上成功實(shí)現(xiàn)了基于Chen-Mobius變換的語音加密雙工通信。完成本設(shè)計(jì)意義重大,它為今后Chen-Mobius通信系統(tǒng)應(yīng)用于通信領(lǐng)域的各個(gè)方面,邁開堅(jiān)實(shí)的一步。
標(biāo)簽: ChenMobius FPGA 通信系統(tǒng) 硬件實(shí)現(xiàn)
上傳時(shí)間: 2013-07-24
上傳用戶:xaijhqx
【經(jīng)典設(shè)計(jì)】VHDL源代碼下載~~ 其中經(jīng)典的設(shè)計(jì)有:【自動(dòng)售貨機(jī)】、【電子鐘】、【紅綠燈交通信號(hào)系統(tǒng)】、【步進(jìn)電機(jī)定位控制系統(tǒng)】、【直流電機(jī)速度控制系統(tǒng)】、【計(jì)算器】、【點(diǎn)陣列LED顯示控制系統(tǒng)】 基本數(shù)字邏輯設(shè)計(jì)有:【鎖存器】、【多路選擇器】、【三態(tài)門】、【雙向輸入|輸出端口】、【內(nèi)部(緩沖)信號(hào)】、【編碼轉(zhuǎn)換】、【加法器】、【編碼器/譯碼器】、【4位乘法器】、【只讀存儲(chǔ)器】、【RSFF觸發(fā)器】、【DFF觸發(fā)器】、【JKFF觸發(fā)器】、【計(jì)數(shù)器】、【分頻器】、【寄存器】、【狀態(tài)機(jī)】
上傳時(shí)間: 2013-05-27
上傳用戶:shijiang
為優(yōu)秀的單片機(jī)仿真軟件proteus寫的實(shí)驗(yàn)程序例子\r\n不但可以仿真mcu,外圍器件也可以仿真\r\n多路開關(guān)的實(shí)驗(yàn)\r\n
標(biāo)簽: proteus 實(shí)驗(yàn) 程序
上傳時(shí)間: 2013-08-08
上傳用戶:bpgfl
該款立體聲調(diào)制度監(jiān)視儀/分析儀可以保證FM發(fā)射記優(yōu)質(zhì)工作和 FM 電臺(tái)保持在最大的調(diào)制電平或?qū)Πl(fā)射機(jī)的性能進(jìn)行檢測(cè)。根據(jù)全美和國際標(biāo)準(zhǔn),該款監(jiān)視儀特設(shè)頻率合成的RF預(yù)選器,可按50KHZ檔預(yù)選頻率。精確 的 基帶解調(diào),PLL 立體聲信道解碼,線性相位濾波器,為監(jiān)視調(diào)制度電平和性能的檢測(cè)提供了全面的方便的測(cè)試。多路音頻輸入可供檢測(cè)和外接失真儀。該款儀器外接天線時(shí)可與低電平 RF輸入端連接,也可經(jīng)傳輸線耦合到高電平 RF輸入端。
標(biāo)簽: 調(diào)頻 調(diào)制 監(jiān)視儀 分析儀
上傳時(shí)間: 2013-11-15
上傳用戶:skhlm
設(shè)計(jì)由555、移位寄存器、D/A轉(zhuǎn)換器、PLD等器件構(gòu)成的多路序列信號(hào)輸出和階梯波輸出的發(fā)生器電路,重點(diǎn)學(xué)習(xí)555、D/A轉(zhuǎn)換器及可編程邏輯器件的原理及應(yīng)用方法。用Proteus軟件仿真;實(shí)驗(yàn)測(cè)試技術(shù)指標(biāo)及功能、繪制信號(hào)波形。
標(biāo)簽: 波形 序列信號(hào) 發(fā)生器
上傳時(shí)間: 2013-11-03
上傳用戶:crazyer
轉(zhuǎn)換器是指將一種信號(hào)轉(zhuǎn)換成另一種信號(hào)的裝置。信號(hào)是信息存在的形式或載體。在自動(dòng)化儀表設(shè)備和自動(dòng)控制系統(tǒng)中,常將一種信號(hào)轉(zhuǎn)換成另一種與標(biāo)準(zhǔn)量或參考量比較后的信號(hào),以便將兩類儀表聯(lián)接起來,因此,轉(zhuǎn)換器常常是兩個(gè)儀表(或裝置)間的中間環(huán)節(jié)。
標(biāo)簽: LED 數(shù)據(jù) 多路 光標(biāo)
上傳時(shí)間: 2013-11-18
上傳用戶:a3318966
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1