SD4840/4841/4842/4843/4844是用于開關電源的內置高壓MOSFET電流模式PWM控制器系列產品。該電路待機功耗低,啟動電流低。在待機模式下,電路進入打嗝模式,從而有效地降低電路的
上傳時間: 2013-04-24
上傳用戶:gcs333
介紹了由Flash單片機AT89C2051及數碼語音芯片 ISD256o組成的電腦語音系統(tǒng)。設計出了系統(tǒng)的硬件電路, 給出了錄、放音實用的源程序。
上傳時間: 2013-04-24
上傳用戶:wangzhen1990
Hy3100高效DC/DC升壓控制器特點• 低電壓工作:可保證以0.9 V (IOUT = 1 mA)啟動• 占空系數
上傳時間: 2013-04-24
上傳用戶:hsj3927
集成運放應用:一、實訓任務1 學會組裝集成運放應用電路;2 學會測試集成運放應用電路。二、實訓目標1 學會集成運放典型電路應用,理解集成運放應用電路的工作原理;
標簽: 集成運放
上傳時間: 2013-06-11
上傳用戶:busterman
鋰離子電池即大家常說的鋰電池,有很多優(yōu)點。其能量密度大,平均輸出電壓高。自放電小,每月在10%以下。沒有記憶效應。工作溫度范圍寬為-20℃~60℃。循環(huán)性能優(yōu)越、可快速充放電、充電效率高達10
上傳時間: 2013-07-08
上傳用戶:zhaiye
XN1043是一款高集成度、高性能的電流模式PWM控制器芯片。適用于電源適配器等中小功率的開關電源設備。
上傳時間: 2013-07-22
上傳用戶:獨孤求源
數控系統(tǒng)在工礦領域已得到廣泛應用,計算機數控系統(tǒng)通過對數字化信息的處理和運算,并轉化成脈沖信號,實現(xiàn)對步進電機的控制,進而控制數控機床動作和零件加工。隨著嵌入式技術的發(fā)展,我們可以設計規(guī)模更小,成本更低,功能更特定的嵌入式系統(tǒng)來完成傳統(tǒng)計算機數控系統(tǒng)所完成的工作。 步進電機以其精度高、控制靈活、定位準確、起停迅速、工作可靠、能直接接受數字信號的特點,成為數控系統(tǒng)中的重要執(zhí)行部件。然而根據步進電機的特性,必須要采取適當而有效的升降速控制策略,特別是在多電機連動的系統(tǒng)中,對多個電機連動的速度控制和脈沖分配也很值得研究。在本文中作者將介紹一種三軸連動的速度控制和脈沖分配的優(yōu)化算法,以及其在基于FPGA和ARM配合的高速數控雕刻機控制系統(tǒng)中的實現(xiàn)。 在本文中還可以看見,為了減小本系統(tǒng)中主控MCU的壓力,作者還將利用FPGA來設計一個針對多電機連動的速度控制和脈沖分配優(yōu)化算法的外圍定制控制器。 最終實驗結果表明,作者所提出的優(yōu)化算法及其在本系統(tǒng)的實現(xiàn)方案,完全達到客戶所提出的高速數控雕刻機控制系統(tǒng)的各項設計性能指標。
上傳時間: 2013-07-02
上傳用戶:dreamboy36
自適應濾波器的硬件實現(xiàn)一直是自適應信號處理領域研究的熱點。隨著電子技術的發(fā)展,數字系統(tǒng)功能越來越強大,對器件的響應速度也提出更高的要求。 本文針對用通用DSP 芯片實現(xiàn)的自適應濾波器處理速度低和用HDL語言編寫底層代碼用FPGA實現(xiàn)的自適應濾波器開發(fā)效率低的缺點,提出了一種基于DSP Builder系統(tǒng)建模的設計方法。以隨機2FSK信號作為研究對象,首先在matlab上編寫了LMS去噪自適應濾波器的點M文件,改變自適應參數,進行了一系列的仿真,對算法迭代步長、濾波器的階數與收斂速度和濾波精度進行了研究,得出了最佳自適應參數,即迭代步長μ=0.0057,濾波器階數m=8,為硬件實現(xiàn)提供了參考。 然后,利用最新DSP Builder工具建立了基于LMS算法的8階2FSK信號去噪自適應濾波器的模型,結合多種EDA工具,在EPFlOKl00EQC208-1器件上設計出了最高數據處理速度為36.63MHz的8階LMS自適應濾波器,其速度是文獻[3]通過編寫底層VHDL代碼設計的8階自適應濾波器數據處理速度7倍多,是文獻[50]采用DSP通用處理器TMS320C54X設計的8階自適應濾波器處理速度25倍多,開發(fā)效率和器件性能都得到了大大地提高,這種全新的設計理念與設計方法是EDA技術的前沿與發(fā)展方向。 最后,采用異步FIFO技術,設計了高速采樣自適應濾波系統(tǒng),完成了對雙通道AD器件AD9238與自適應濾波器的高速匹配控制,在QuartusⅡ上進行了仿真,給出了系統(tǒng)硬件實現(xiàn)的原理框圖,并將采樣濾波控制器與異步FIF0集成到同一芯片上,既能有效降低高頻可能引起的干擾又降低了系統(tǒng)的成本。
上傳時間: 2013-06-01
上傳用戶:ynwbosss
甚短距離傳輸(VSR)是一種用于短距離(約300 m~600m)內進行數據傳輸的光傳輸技術.它主要應用于網絡中的交換機、核心路由器(CR)、光交叉連接設備(OXC)、分插復用器(ADM)和波分復用(WDM)終端等不同層次設備之間的互連,具有構建方便、性能穩(wěn)定和成本低等優(yōu)點,是光通信技術發(fā)展的一個全新領域,逐漸成為國際通用的標準技術,成為全光網的一個重要組成部分. 本文深入研究了VSR并行光傳輸系統(tǒng),完成了VSR技術的核心部分--轉換器子系統(tǒng)的設計與實現(xiàn),使用現(xiàn)場可編程陣列FPGA(Field Programmable GateArray)來完成轉換器電路的設計和功能實現(xiàn).深入研究現(xiàn)有VSR4-1.0和VSR4-3.0兩種并行傳輸標準,在其技術原理的基礎上,提出新的VSR并行方案,提高了多模光纖帶的信道利用率,充分利用系統(tǒng)總吞吐量大的優(yōu)勢,為將來向更高速率升級提供了依據.根據萬兆以太網的技術特點和傳輸要求,提出并設計了用VSR技術實現(xiàn)局域和廣域萬兆以太網在較短距離上的高速互連的系統(tǒng)方案,成功地將VSR技術移植到萬兆以太網上,實現(xiàn)低成本、構建方便和性能穩(wěn)定的高速短距離傳輸. 本文所有的設計均在Altera Stratix GX系列FPGA的EP1SGX25F1020C7上實現(xiàn),采用Altera的Quartus Ⅱ開發(fā)工具和 Verilog HDL硬件描述語言完成了VSR4-1.0轉換器集成電路和萬兆以太網的SERDES的設計和仿真,并給出了各模塊的電路結構和仿真結果.仿真的結果表明,所有的設計均能正確的實現(xiàn)各自的功能,完全能夠滿足10Gb/s高速并行傳輸系統(tǒng)的要求.
上傳時間: 2013-07-14
上傳用戶:han0097
本文研究特種LCD的圖像處理方法和FPGA實現(xiàn)方案,并研制出基于FPGA的若干實際應用系統(tǒng),有效地解決目前存在的問題。本文主要研究內容為: (1)給出一種基于彩色空間變換的色彩調整方法,在YCrCb空間內實現(xiàn)亮度和色度分離,避免了RGB空間兩者同時變化造成偏色和失真的現(xiàn)象,并在FPGA內采用流水線結構改進3階矩陣運算的邏輯結構,節(jié)省出2/3的邏輯資源,提高了模塊的最高運行速度。 (2)研究利用FPGA實現(xiàn)圖像實時縮放處理的方法,選擇能夠滿足特種LCD要求的雙線性插值法作為研究對象,實時計算插值系數dx和dy,并采用流水線結構進行插值計算,僅使用FPGA中的3個雙端口RAM來緩沖圖像數據,沒有外擴大容量幀存儲器,降低了成本,提高特種LCD的系統(tǒng)兼容性。 (3)設計一種針對特種LCD更為簡捷、有效的隔行轉逐行掃描的實現(xiàn)方案,即利用圖像實時縮放的方法,把一場圖像縮放到LCD的分辨率,實現(xiàn)復合視頻圖像在LCD的“滿屏”顯示,改善現(xiàn)有特種LCD在顯示隔行掃描的復合視頻信號時,遇到圖像信息丟失或顯示效果不佳的問題。 (4)設計出一種基于字符和位圖的數字OSD控制核,合理使用分布式RAM和塊RAM兩種邏輯資源來存儲字符和位圖信息,OSD圖像由數字邏輯自動合成,編程簡單靈活,使特種LCD的參數調整更加方便。 (5)研制成功基于FPGA的特種LCD顯示控制板,能顯示三種分辨率640×480,800×600,1024×768的圖像信號;支持寬范圍的亮度、對比度、顯示位置等參數的實時調整,并提供全功能的透明OSD菜單進行指示。 (6)研制成功基于FPGA的特種LCD圖像調節(jié)板,用于對某型號機載特種LCD進行改造,增加寬范圍的亮度、對比度、圖像顯示位置的實時調整功能,提供無信號輸入檢測與OSD指示功能,提高圖像顯示的性能,通過了環(huán)境溫度試驗與性能測試,并已裝機。 (7)研制成功基于DSP和FPGA的圖像采集顯示板,實現(xiàn)了對全分辨率復合視頻信號進行25幀/秒的實時采集和顯示,在DSP內使用“三幀”輪換的圖像數據緩沖方法提高了系統(tǒng)的實時處理能力,使之能夠完成一定復雜度的實時圖像處理。
上傳時間: 2013-06-12
上傳用戶:ivan-mtk