高頻開關電源系統具有體積小、重量輕、高效節能、輸出紋波小等優點,現已開始逐步成為現代電源系統的主流。但是在傳統的開關電源技術中,它通常是采用模擬電路來實現電壓或電流控制的。近年來,隨著數字信號處理技術的日益完善、成熟,微處理器/微控制器和數字信號處理器性價比的不斷提高,數字控制在以實現復雜的控制策略,采用數字控制具有更高的穩定性、可靠性和靈活性,并本文對開關電源的常用拓撲結構、模糊控制、模糊PID控制理論、PWM產生原理進行了研究,在此基礎上設計了一種新型數字化的開關電源系統。該系統以TMS320LF2407為控制核心,利用模糊PID控制,建立電壓環單環控制結構,直接生成數字PWM波形,經過IR2118驅動主電路的功率開關管(MOSFET)。 本系統采用模糊PID控制策略。該控制策略既能發揮模糊控制的動態響應快、超調量小、較好的適應性的特點,又能發揮PID控制的穩態精度高的優點,能較好的適應開關電源的非線性,實時性控制的需要。整個電源系統以DSP為控制核心,用單個TMS320LF2407 DSP芯片來集中實現電源輸出調壓和過壓過流保護等要靈活地選擇不同的控制功能。 另外,本文按照高頻開關電源的設計步驟,采用基于DSP的數字控制方式,最后對本開關電源主電路進行了PID控制和模糊PID控制的對比仿真研究。仿真結果表明這種控制策略具有很好的控制性能,算法實現比較簡單,同時控制模塊設計簡單,可靠性高,是一種比較實用、易于實現的控制算法。
上傳時間: 2013-07-01
上傳用戶:candice613
本文以感應加熱電源為研究對象,闡述了感應加熱電源的基本原理及其發展趨勢。對感應加熱電源常用的兩種拓撲結構--電流型逆變器和電壓型逆變器做了比較分析,并分析了感應加熱電源的各種調功方式。在對比幾種功率調節方式的基礎上,得出在整流側調功有利于高頻感應加熱電源頻率和功率的提高的結論,選擇了不控整流加軟斬波器調功的感應加熱電源作為研究對象。針對傳統硬斬波調功式感應加熱電源功率損耗大的缺點,采用軟斬波調功方式,設計了一種零電流開關準諧振變換器ZCS-QRCs(Zero-current-switching-Quasi-resonant)倍頻式串聯諧振高頻感應加熱電源。介紹了該軟斬波調功器的組成結構及其工作原理,通過仿真和實驗的方法研究了該軟斬波器的性能,從而得出該軟斬波器非常適合大功率高頻感應加熱電源應用場合的結論。同時設計了功率閉環控制系統和PI功率調節器,將感應加熱電源的功率控制問題轉化為Buck斬波器的電壓控制問題。 針對目前IGBT器件頻率較低的實際情況,本文提出了一種新的逆變拓撲-通過IGBT的并聯來實現倍頻,從而在保證感應加熱電源大功率的前提下提高了其工作頻率,并在分析其工作原理的基礎上進行了仿真,驗證了理論分析的正確性,達到了預期的效果。另外,本文還設計了數字鎖相環(DPLL),使逆變器始終保持在功率因數近似為1的狀態下工作,實現電源的高效運行。最后,分析并設計了IGBT的緩沖吸收電路。 本文第五章設計了一臺150kHz、10KW的倍頻式感應加熱電源實驗樣機,其中斬波器頻率為20kHz,逆變器工作頻率為150kHz(每個IGBT工作頻率為75kHz),控制核心采用TI公司的TMS320F2812DSP控制芯片,簡化了系統結構。實驗結果表明,該倍頻式感應加熱電源實現了斬波器和逆變器功率器件的軟開關,有效的減小了開關損耗,并實現了數字化,提高了整機效率。文章給出了整機的結構設計,直流斬波部分控制框圖,逆變控制框圖,驅動電路的設計和保護電路的設計。同時,給出了關鍵電路的仿真和實驗波形。 實驗證明,以上分析和電路設計都是行之有效的,在實驗中取得很好的效果。
上傳時間: 2013-05-20
上傳用戶:lyy1234
在實際應用中,對永磁同步電機控制精度的要求越來越高。尤其是在機器人、航空航天、精密電子儀器等對電機性能要求較高的領域,系統的快速性、穩定性和魯棒性能好壞成為決定永磁同步電機性能優劣的重要指標。傳統電機系統通常采用PID控制,其本質上是一種線性控制,若被控對象具有非線性特性或有參變量發生變化,會使得線性常參數的PID控制器無法保持設計時的性能指標;在確定PID參數的過程中,參數整定值是具有一定局域性的優化值,并不是全局最優值。實際電機系統具有非線性、參數時變及建模過程復雜等特點,因此常規PID控制難以從根本上解決動態品質與穩態精度的矛盾。永磁同步電機是典型的多變量、參數時變的非線性控制對象。先進控制方法(諸如智能控制、優化算法等)研究應用的發展與深入,為控制復雜的永磁同步電機系統開辟了嶄新的途徑。由于先進控制方法擺脫了對控制對象模型的依賴,能夠在處理不精確性和不確定性問題中有可處理性、魯棒性,因而將其引入永磁同步電機控制已成為一個必然的趨勢。本文根據系統實現目標的不同,選取相應的先進控制方法,并與PID控制相結合,對永磁同步電機各方面性能進行有針對性的優化,最終使其控制精度得到顯著的提高。為達到對永磁同步電機進行性能優化的研究目的,文中首先探討了正弦波永磁同步電機和方波永磁同步電機的運行特點及控制機理,通過建立數學模型,對相應的控制系統進行了整體分析。針對永磁同步電機非線性、強耦合的特點,設計了矢量控制方式下的永磁同步電機閉環反饋控制系統。結合常規PID控制,將模糊控制、遺傳算法、神經網絡和人工免疫等多種先進控制方法應用于永磁同步電機調速系統、伺服系統和同步傳動系統的控制器設計中,以滿足不同控制系統對電機動、靜態性能的要求以及對調速性能或跟隨性能的側重。實驗結果表明,采用先進控制方法的永磁同步電機具有較好的動態性能、抗擾動能力以及較強的魯棒性能;與傳統PID控制相比,系統的控制精度得到了明顯提高。研究結果驗證了先進控制方法應用于永磁同步電機性能優化的有效性和實用性。
上傳時間: 2013-04-24
上傳用戶:shinesyh
隨著通信技術的發展,視頻傳輸系統因具有方便、實時、準確等特點已成為現代工業管理、安全防范、城市交通中必不可少的重要部分。而光纖傳輸以大容量、保密性能好、抗干擾能力強、傳輸距離等優點越來越受人們的關注。本論文以FPGA為核心芯片,結合數字化技術和時分復用技術,提出了一種無壓縮多路數字視頻光纖傳輸系統設計方案,并詳細分析方案的設計過程。 系統分A/D轉換、D/A轉換和FPGA數據處理三大模塊化進行設計,FPGA數據處理模塊實現了程序的配置下載、IO口的控制功能、各時鐘分頻、鎖相功能和多路數字信號的復接解復接仿真,同時完成了視頻信號的A/D轉換和數字視頻信號的D/A轉換功能,最終實現了八路視頻信號在一根光纖上實時傳輸的功能。接收視頻圖像輪廓清晰、沒有不規則的閃爍、沒有波浪狀等條紋或橫條出現,基本滿足視頻監控系統的圖像質量指標要求。各路視頻信號的輸入輸出電接口、阻抗和收發光接口均符合國家標準,系統具高集成度、靈活性等特點,能廣泛應用于各場合的視頻監控系統和安全防范系統中。 關鍵詞:FPGA,光纖傳輸,視頻信號
上傳時間: 2013-06-05
上傳用戶:zxh1986123
擴頻通信技術因為具有較強的抗干擾、抗噪聲、抗多徑衰落能力、較好的保密性、較強的多址能力和高精度測量等優點,在軍事抗干擾和個人通信業務中得到了很大的發展。尤其是基于擴頻理論的CDMA通信技術成為國際電聯規定的第三代移動通信系統的主要標準化建議后,標志著擴頻通信技術在民用通信領域的應用進入了新階段。 近年來,隨著微電子技術和電子設計自動化(EDA)技術的迅速發展,以FPGA和CPLD為代表的可編程邏輯器件憑借其設計方便靈活等特點廣泛應用于數字信號處理領域。 本論文正是采用基于FPGA硬件平臺來實現了一個直接序列擴頻通信基帶系統,該系統的實現涉及擴頻通信和有關FPGA的相關知識,以及實現這些模塊的VHDL硬件描述語言和QuartusⅡ開發平臺,目標是實現一個集成度高、靈活性強、并具有較強的數據處理能力的擴頻通信基帶系統。 本論文中首先對擴頻通信的基礎理論做了探討,著重對直序擴頻的理論進行了分析;其次根據理論分析,設計了全數字直接序列擴頻基帶系統的結構,完成了擴頻序列的產生、信息碼的輸入和擴頻。重點完成了對基帶擴頻信號的相關解擴和幾種同步捕獲電路的設計,將多種專用芯片的功能集成在一片大規模FPGA芯片上。在論文中列出了部分模塊的VHDL程序,并在QuartusⅡ仿真平臺上完成各部分模塊的功能仿真。
上傳時間: 2013-04-24
上傳用戶:chenjjer
調整視頻圖像的分辨率需要視頻縮放技術。如果圖像縮放技術的處理速度達到實時性要求就可以應用于視頻縮放。 傳統圖像縮放技術利用插值核函數對已有像素點進行插值重建還原圖像。本文介紹了圖像插值的理論基礎一采樣定理,并對理想重建函數Sinc函數進行了討論。本文介紹了常用的線性圖像插值技術及像素填充、自適應插值和小波域圖像縮放等技術。然后,本文討論了分級線性插值算法的思想,設計并實現了FPGA上的分級雙三次算法。最后本文對各種算法的縮放效果進行了分析和討論。 本文在分析現有視頻縮放算法基礎之上,提出了分級線性插值算法,并應用在簡化線性插值算法中。分級線性插值算法以犧牲一定的計算精度為代價,用查找表代替乘法計算,降低了算法復雜度。本文設計并實現了分級雙三次插值算法,詳細說明了板上系統的模塊結構。最后本文將分級線性插值算法與原線性插值算法效果圖進行比較,比較結果顯示分級插值算法與原算法誤差較小,在放大比例較小時可以取代原算法。結果證明分級雙三次線性插值算法的FPGA實現能夠滿足額定幀頻,可以進行實時視頻縮放。
上傳時間: 2013-04-24
上傳用戶:亞亞娟娟123
現場可編程門陣列(FPGA)的發展已經有二十多年,從最初的1200門發展到了目前數百萬門至上千萬門的單片FPGA芯片。現在,FPGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統性能的重要因素。目前,為了消除FPGA芯片內的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(DLL)和鎖相環(PLL)兩種方法,而其各自又分為數字設計和模擬設計。雖然用模擬的方法實現的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設計難易程度以及可復用性等多方面考慮,我們更愿意采用數字的方法來實現。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎,對全數字延時鎖相環(DLL)電路進行分析研究和設計,在此基礎上設計出具有自主知識產權的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設計、晶體管級電路設計和仿真以及最后對設計好的電路仿真分析、電路的優化等做了大量的工作,通過比較DLL與PLL、數字DLL與模擬DLL,深入的分析了全數字DLL模塊電路組成結構和工作原理,設計出了符合指標要求的全數字DLL模塊電路,為開發自我知識產權的FPGA奠定了堅實的基礎。 本文先簡要介紹FPGA及其時鐘管理技術的發展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優劣。接著詳細論述了DLL模塊及各部分電路的工作原理和電路的設計考慮,給出了全數字DLL整體架構設計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應用參數。在設計中,用Verilog-XL對部分電路進行數字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設計采用TSMC0.18μmCMOS工藝庫建模,設計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達到了國外同類產品的相應指標。最后完成了輸出電路設計,可以實現時鐘占空比調節,2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。
上傳時間: 2013-06-10
上傳用戶:yd19890720
數字圖像通信的最廣泛的應用就是數字電視廣播系統,與以往的模擬電視業務相比,數字電視在節省頻譜資源、提高節目質量方面帶來了一場新的革命,而與此對應的DVB(Digital Video Broadcasting)標準的建立更是加速了數字電視廣播系統的大規模應用。DVB標準選定MPEG—2標準作為音頻及視頻的編碼壓縮方式,隨后對MPEG—2碼流進行打包形成TS流(transport stream),進行多個傳輸流復用,最后通過不同媒介進行傳輸。在DVB標準的傳輸系統中,無論是衛星傳輸,電纜傳輸還是地面傳輸,為了保障圖像質量,使數字節目在傳輸過程中避免出現因受到各種信道噪聲干擾而出現失真的現象,都采用了信道編碼的方式來保護傳輸數據。信道編碼是數字通信系統中一個必需的、重要的環節。 信道編碼設計方案的優劣決定了DVB系統的成功與否,本文重點研究了DVB系統中的信道編碼算法及其FPGA實現方案,主要進行了如下幾項工作: 1)介紹了DVB系統信道編碼的基本概念及特點,深入研究了DVB標準中信道編碼部分的關鍵技術,并針對每個信道編碼模塊進行工作原理分析、算法分析。 2)根據DVB信道編碼的特點,重點對信道編碼中四個模塊,包括擾碼、RS編碼、卷積交織編碼和卷積編碼的FPGA硬件實現算法進行了比較詳細的分析,并闡述了每個模塊及QPSK調制的設計方案及實現模塊功能的程序流程。 3)在RS(204,188)編碼過程中,利用有限域常數乘法器的特點,對編碼器進行了優化,在很大程度上提高了編碼效率,卷積交織器部分采用RAM移位法,實現起來更為簡單且節省了FPGA器件內部資源。 4)設計以Altera公司的QuartusⅡ為開發平臺,利用FPGA芯片EP1C6Q240C8完成了信道編碼各模塊及QPSK調制的硬件實現,通過Verilog HDL描述和時序仿真來驗證算法的可行性,并給出系統設計中減少毛刺的方法,使系統更為穩定。最終的系統仿真結果表明該系統工作穩定,達到了DVB系統信道編碼設計的要求。
上傳時間: 2013-06-26
上傳用戶:allen-zhao123
由于移動環境的復雜性,無線信號在發送傳輸和接收過程中有很明顯的衰落現象,特別是在高頻無線通信中,多徑衰落或頻率選擇性衰落對無線信號的干擾最為嚴重。通過分集接收技術,Rake接收機在CDMA移動通信系統中抗多徑衰落效果尤為明顯。作為一種新穎的多址接入方式,多載波CDMA充分利用了OFDM最優頻率利用率以及CDMA的多址和頻率分集,且系統容量和抗符號間干擾性能明顯優于傳統的單載波CDMA。這些特性使得多載波CDMA成為未來的寬帶無線通信系統最有希望的候選。 @@ 本文研究了一種多載波擴頻通信系統,介紹了其Rake接收機工作原理和設計思想,進行了理論仿真并用FPGA予以實現。 @@ 本文首先介紹了移動通信系統的發展歷史以及OFDM和CDMA技術原理,并描述了OFDM和CDMA結合的三種系統(MC-DS-CDMA、MT-CDMA、MC-CDMA)的原理和系統模型;接著,介紹了目前影響移動通信的主要衰落以及Rake接收機基本原理及其作用。多徑信號的每路信號都可能含有可以利用的信息,Rake接收機就是通過多個相關接收器接收多徑信號中各路信號,通過信道估計和信道補償消去信道因子的附加相位,并把他們合并在一起,以此來改善信號的信噪比和系統的可靠性;在此基礎上,論文提出了一種多載波擴頻通信系統的實現方案,并詳細介紹了其Rake接收機實現原理,給出了最大比合并時各種分徑數目下系統誤碼率的仿真圖;最后介紹了此方案中Rake接收機的FPGA硬件實現設計方案及其系統 測試結果。@@ 仿真結果顯示出隨著分集徑數的增加,系統的誤碼率顯著降低。表明Rake接收機抗多徑衰落效果顯著,且在多載波CDMA系統中其分集效果更好,實現相對簡單。最終Rake接收機的FPGA實現結果同理論仿真一致,時序通過,資源耗費不大,具有較大的實用價值。 @@關鍵詞:多載波擴頻通信,CDMA,Rake接收機,FPGA
上傳時間: 2013-07-25
上傳用戶:axxsa
信息安全在當今的社會生產生活中已經被廣為關注,對敏感信息進行加密是提高信息安全性的一種常見的和有效的手段。 常見的加密方法有軟件加密和硬件加密。軟件加密的方法因為加密速度低、安全性差以及安裝不便,在一些高端或主流的加密處理中都采用硬件加密手段對數據進行處理。硬件加密設備如加密狗和加密卡已經廣泛地應用于信息加密領域當中。 但是加密卡和加密狗因為采用的是多芯片結構,即采用獨立的USB通信芯片和獨立的加密芯片來分別實現數據的USB傳輸和加密功能,如果在USB芯片和加密芯片之間進行數據竊聽的話,很輕易地就可以獲得未加密的明文數據。作者提出了一種新的基于單芯片實現的USB加密接口芯片的構想,采用一塊芯片實現數據的USB2.0通信和AES加密功能,命名為USB2.0加密接口芯片。 USB2.0加密接口芯片采用了USB2.0接口標準和AES加密算法。該加密芯片可以實現與主機的快速通信,具有快速的密碼處理能力,對外提供USB接口,支持基于USB密碼載體的自身安全初始化方式。 根據設計思想,課題研究并設計了USB2.0加密接口芯片的總體硬件架構,設計了USB模塊和AES加密模塊。為了解決USB通信模塊與AES加密模塊之間存在的數據處理單元匹配以及速度匹配問題,本文設計了AESUSB緩沖器,優化了AES有限域加密算法。最后,利用VerilogHDL語言在FPGA芯片上實現了USB2.0加密接口芯片的功能,并在此基礎之上對加密芯片的通信和加密性能進行了測試和驗證。
上傳時間: 2013-05-24
上傳用戶:黃華強