亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

室內(nèi)(nèi)導(dǎo)(dǎo)航

  • “D”功放制作資料

    該論文介紹了D類音頻功放,Class D Audio Power Amplifier,全英文,可以借鑒學(xué)習(xí)。

    標(biāo)簽: 功放制作

    上傳時間: 2013-06-05

    上傳用戶:英雄

  • 基于FPGA的航電數(shù)據(jù)處理及傳輸系統(tǒng)

    本文結(jié)合目前國內(nèi)外航電數(shù)據(jù)處理系統(tǒng)的發(fā)展概況,設(shè)計了一款集數(shù)據(jù)采集、處理、控制及傳輸于一體的航電處理系統(tǒng)。文章首先深入研究了自適應(yīng)濾波器原理,分析了LMS算法性能,著重從影響算法性能的因素入手,通過分析仿真,改進(jìn)...

    標(biāo)簽: FPGA 數(shù)據(jù)處理 傳輸系統(tǒng)

    上傳時間: 2013-07-18

    上傳用戶:wuyuying

  • AVR單片機(jī)GCC程序設(shè)計

    第一章 概述 1.1 AVR 單片機(jī)GCC 開發(fā)概述 1.2 一個簡單的例子 1.3 用MAKEFILE 管理項目 1.4 開發(fā)環(huán)境的配置 1.5 實驗板CA-M8 第二章 存儲器操作編程 2.1 AVR 單片機(jī)存儲器組織結(jié)構(gòu) 2.2 I/O 寄存器操作 2.3 SRAM 內(nèi)變量的使用 2.4 在程序中訪問FLASH 程序存儲器 2.5 EEPROM 數(shù)據(jù)存儲器操作 2.6 avr-gcc 段結(jié)構(gòu)與再定位 2.7 外部RAM 存儲器操作 2.8 堆應(yīng)用 第三章 GCC C 編譯器的使用 3.1 編譯基礎(chǔ) 3.2 生成靜態(tài)連接庫 第四章 AVR 功能模塊應(yīng)用實驗 4.1 中斷服務(wù)程序 4.2 定時器/計數(shù)器應(yīng)用 4.3 看門狗應(yīng)用 4.4 UART 應(yīng)用 4.5 PWM 功能編程 4.6 模擬比較器 4.7 A/D 轉(zhuǎn)換模塊編程 4.8 數(shù)碼管顯示程序設(shè)計 4.9 鍵盤程序設(shè)計 4.10 蜂鳴器控制 第五章 使用C 語言標(biāo)準(zhǔn)I/O 流調(diào)試程序 5.1 avr-libc 標(biāo)準(zhǔn)I/O 流描述 5.2 利用標(biāo)準(zhǔn)I/0 流調(diào)試程序 5.3 最小化的格式化的打印函數(shù) 第六章 CA-M8 上實現(xiàn)AT89S52 編程器的實現(xiàn) 6.1 編程原理 6.2 LuckyProg2004 概述 6.3 AT989S52 isp 功能簡介 6.4 下位機(jī)程序設(shè)計 第七章 硬件TWI 端口編程 7.1 TWI 模塊概述 7.2 主控模式操作實時時鐘DS1307 7.3 兩個Mega8 間的TWI 通信 第八章 BootLoader 功能應(yīng)用 8.1 BootLoader 功能介紹 8.2 avr-libc 對BootLoader 的支持 8.3 BootLoader 應(yīng)用實例 8.4 基于LuckyProg2004 的BootLoader 程序 第九章 匯編語言支持 9.1 C 代碼中內(nèi)聯(lián)匯編程序 9.2 獨立的匯編語言支持 9.3 C 與匯編混合編程 第十章 C++語言支持

    標(biāo)簽: AVR GCC 單片機(jī) 程序設(shè)計

    上傳時間: 2013-08-01

    上傳用戶:飛翔的胸毛

  • 基于DSPFPGA的捷聯(lián)慣性導(dǎo)航系統(tǒng)設(shè)計

    在慣性導(dǎo)航系統(tǒng)中,捷聯(lián)式慣性導(dǎo)航系統(tǒng)以其體積小、成本低和可靠性高等優(yōu)點正逐步取代平臺式慣性導(dǎo)航系統(tǒng),成為慣性導(dǎo)航系統(tǒng)的發(fā)展趨勢。    為了適應(yīng)捷聯(lián)慣性導(dǎo)航系統(tǒng)小型化、低成本和高性能的發(fā)展方向,本文設(shè)計了DSP與FPGA相結(jié)合的系統(tǒng)方案:系統(tǒng)采用MEMS器件和高性能A/D轉(zhuǎn)換器構(gòu)成慣性信號檢測單元,F(xiàn)PGA進(jìn)行I/O控制,DSP完成導(dǎo)航計算。方案綜合考慮了系統(tǒng)成本、計算速度、精度、體積等各方面的因素,并通過GPS、磁航向計等信息融合進(jìn)一步提高導(dǎo)航精度。    數(shù)據(jù)采集是捷聯(lián)慣導(dǎo)系統(tǒng)設(shè)計的關(guān)鍵,本文數(shù)據(jù)采集由信號調(diào)理、A/D轉(zhuǎn)換和。FPGA等幾部分組成。其中,F(xiàn)PGA是整個數(shù)據(jù)采集部分的核心,其主要功能包括:實現(xiàn)了ADC控制邏輯和時序生成;配置了FIFO寄存器,緩沖了ADC與DSP之間的轉(zhuǎn)換數(shù)據(jù);擴(kuò)展了UART串口,以實現(xiàn)系統(tǒng)的外部信息接口。在完成電路設(shè)計的基礎(chǔ)上,對各功能模塊進(jìn)行了全面的半實物仿真,驗證了系統(tǒng)方案及各主要功能模塊的可行性。    論文簡述了慣性導(dǎo)航系統(tǒng)的應(yīng)用背景及發(fā)展?fàn)顩r,介紹了捷聯(lián)慣導(dǎo)系統(tǒng)的基本原理,設(shè)計了基于DSP/FPGA的捷聯(lián)慣導(dǎo)系統(tǒng)方案,實現(xiàn)了系統(tǒng)各部分硬件電路以及FPGA功能模塊,并通過搭建硬件驗證平臺和利用第三方仿真軟件,對傳感器的性能以及FPGA各功能模塊進(jìn)行了較全面的驗證和仿真。結(jié)果表明:基于DSP/FPGA的捷聯(lián)慣導(dǎo)系統(tǒng)能夠滿足應(yīng)用的要求,并在小型化、低成本和高性能等方面有一定的優(yōu)勢。

    標(biāo)簽: DSPFPGA 捷聯(lián) 慣性導(dǎo)航 系統(tǒng)設(shè)計

    上傳時間: 2013-04-24

    上傳用戶:1966640071

  • 基于FPGA的航電數(shù)據(jù)處理及傳輸系統(tǒng)

    本文結(jié)合目前國內(nèi)外航電數(shù)據(jù)處理系統(tǒng)的發(fā)展概況,設(shè)計了一款集數(shù)據(jù)采集、處理、控制及傳輸于一體的航電處理系統(tǒng)。文章首先深入研究了自適應(yīng)濾波器原理,分析了LMS算法性能,著重從影響算法性能的因素入手,通過分析仿真,改進(jìn)算法,提升了算法性能,給出仿真結(jié)果分析,并設(shè)計應(yīng)用于系統(tǒng)之中;其次介紹了ARINC-429航空總線和RS-422串行總線的信息標(biāo)準(zhǔn)和傳輸格式。在此基礎(chǔ)上,設(shè)計了基于FPGA的解決航電系統(tǒng)數(shù)據(jù)采集、濾波處理、控制傳輸和復(fù)雜非線性運算的一體化實現(xiàn)方案。選用XILINX公司的FPGA,實現(xiàn)了航電數(shù)據(jù)采集、傳輸和控制,集成了ARlNC-429和RS-422兩種通信接口,實現(xiàn)了總線冗余,并實現(xiàn)了數(shù)據(jù)濾波和相應(yīng)的算法處理。最后,在實驗室環(huán)境下,對每個模塊分別進(jìn)行了軟硬件測試。

    標(biāo)簽: FPGA 數(shù)據(jù)處理 傳輸系統(tǒng)

    上傳時間: 2013-07-01

    上傳用戶:R50974

  • 12位A/D轉(zhuǎn)換器TLC2543與51系列單片機(jī)接口技術(shù)

    ·從應(yīng)用角度介紹了具有11 個輸入端的12 位A/ D 轉(zhuǎn)換器TLC2543 的結(jié)構(gòu)與編程要點,探討了TLC2543 與51 系列單片機(jī)的接口方法,用軟件合成SPI 操作,給出了接口電路與A/ D 采集程序設(shè)計實例,并對實際應(yīng)用時應(yīng)注意的問題進(jìn)行了探討。

    標(biāo)簽: 2543 TLC 轉(zhuǎn)換器 51系列

    上傳時間: 2013-04-24

    上傳用戶:juyuantwo

  • D類功放的設(shè)計.pdf

    主要介紹了D類音頻運放設(shè)計,對于設(shè)計要主要的因數(shù) ,一些特別注意的地方

    標(biāo)簽: D類功放

    上傳時間: 2013-05-28

    上傳用戶:yoleeson

  • 使用VHDL語言編寫的A/D轉(zhuǎn)換程序

    使用VHDL語言編寫的A/D轉(zhuǎn)換程序,可在FPGA平臺使用

    標(biāo)簽: VHDL 語言 編寫 程序

    上傳時間: 2013-08-06

    上傳用戶:杏簾在望

  • 如何利用CPLD與單片機(jī)實現(xiàn)并行I/O接口的擴(kuò)展

    ]本文介紹了如何利用CPLD(復(fù)雜可編程邏輯器件)與單片機(jī)的結(jié)合實現(xiàn)并行I/\r\nO(輸入/輸出)接口的擴(kuò)展。該設(shè)計與用8255做并行I/O接口相比,與單片機(jī)軟件完全兼容,\r\n同時擁有速度快,功耗低,價格便宜,使用靈活等特點

    標(biāo)簽: CPLD 如何利用 單片機(jī) 并行

    上傳時間: 2013-08-14

    上傳用戶:xa_lgy

  • FPGA中雙向端口I/O的設(shè)計

    :針對現(xiàn)場可編程門陣列(FPGA)芯片的特點,研究FPGA中雙向端口I/O的設(shè)計,同時給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設(shè)計方法,選用Xilinx的Spartan2E芯片設(shè)計一個多通道圖像信號處理系統(tǒng)。

    標(biāo)簽: FPGA 雙向端口

    上傳時間: 2013-08-17

    上傳用戶:xiaoyunyun

主站蜘蛛池模板: 临猗县| 湖北省| 环江| 永福县| 集安市| 定襄县| 铜山县| 宜川县| 平罗县| 佛冈县| 祁阳县| 茌平县| 浙江省| 博客| 静宁县| 丰城市| 临猗县| 霸州市| 中西区| 安化县| 家居| 兴隆县| 秦皇岛市| 环江| 宣汉县| 张家口市| 万安县| 齐河县| 新化县| 华亭县| 宁明县| 大邑县| 周宁县| 赤峰市| 大姚县| 南昌市| 博乐市| 屏南县| 涪陵区| 文山县| 富锦市|