目前以IGBT為開(kāi)關(guān)器件的串聯(lián)諧振感應(yīng)加熱電源在大功率和高頻下的研究是一個(gè)熱點(diǎn)和難點(diǎn),為彌補(bǔ)采用模擬電路搭建而成的控制系統(tǒng)的不足,對(duì)感應(yīng)加熱電源數(shù)字化控制研究是必然趨勢(shì)。本文以串聯(lián)諧振型感應(yīng)加熱電源為研究對(duì)象,采用TI公司的TMS320F2812為控制芯片實(shí)現(xiàn)電源控制系統(tǒng)的數(shù)字化。 首先分析了串聯(lián)諧振型感應(yīng)加熱電源的負(fù)載特性和調(diào)功方式,確定了采用相控整流調(diào)功控制方式,接著分析了串聯(lián)諧振逆變器在感性和容性狀態(tài)下的工作過(guò)程確定了系統(tǒng)安全可靠的運(yùn)行狀態(tài)。本文設(shè)計(jì)了電源主電路參數(shù)并在Matlab/Simulink仿真環(huán)境下搭建了整個(gè)系統(tǒng),仿真分析了串聯(lián)諧振型感應(yīng)加熱電源的半壓?jiǎn)?dòng)模式及鎖相環(huán)頻率跟蹤能力和功率調(diào)節(jié)控制。 針對(duì)感應(yīng)加熱電源的數(shù)字控制系統(tǒng),在討論了晶閘管相控觸發(fā)和鎖相環(huán)的工作原理及研究現(xiàn)狀下詳細(xì)地分析了本課題基于DSP晶閘管相控脈沖數(shù)字觸發(fā)和數(shù)字鎖相環(huán)(DPLL)的實(shí)現(xiàn),得出它們各自的優(yōu)越性,同時(shí)分析了感應(yīng)加熱電源的功率控制策略,得出了采用數(shù)字PI積分分離的控制方法。本文采用TI公司的TMS320F2812作為系統(tǒng)的控制芯片,搭建了控制系統(tǒng)的DSP外圍硬件電路,分析了系統(tǒng)的運(yùn)行過(guò)程并編寫(xiě)了整個(gè)控制系統(tǒng)的程序。最后對(duì)控制系統(tǒng)進(jìn)行了試驗(yàn),驗(yàn)證了理論分析的正確性和控制方案的可行性。
標(biāo)簽:
kHzIGBT
50
串聯(lián)諧振
上傳時(shí)間:
2013-05-25
上傳用戶:kennyplds
遙測(cè)系統(tǒng)由發(fā)射機(jī)、發(fā)射天線、接收天線、接收機(jī)組成.就遙測(cè)發(fā)射系統(tǒng)而言,傳統(tǒng)的模擬調(diào)制已經(jīng)很成熟,模擬發(fā)射機(jī)是利用調(diào)制信號(hào)的變化來(lái)控制變?nèi)荻O管的結(jié)電容容值的變化,從而改變壓控振蕩器的震蕩頻率來(lái)實(shí)現(xiàn)調(diào)頻;模擬調(diào)制碼速率、調(diào)制頻偏都受變?nèi)荻O管特性的限制,模擬調(diào)制功能單一、調(diào)制方式不可重組、單個(gè)系統(tǒng)調(diào)制頻率不可改變,無(wú)法滿足頻率多變的需求;隨著高速器件和軟件無(wú)線電技術(shù)的發(fā)展,數(shù)字調(diào)制發(fā)射機(jī)具有調(diào)制中心頻率可調(diào)、頻偏可編程、調(diào)制方式可重組、調(diào)制碼速率高、可實(shí)現(xiàn)較高的頻響、可以與編碼器合并擴(kuò)展功能很強(qiáng)等優(yōu)點(diǎn),成為今后發(fā)射機(jī)的發(fā)展主流.本論文討論了如何利用現(xiàn)場(chǎng)可編程器件FPGA結(jié)合Max+plusⅡ及VHDL語(yǔ)言,在遙測(cè)系統(tǒng)中實(shí)現(xiàn)了DDS+PLL+SSB模式的數(shù)字調(diào)制發(fā)射機(jī).數(shù)字發(fā)射機(jī)設(shè)計(jì)主要包括方案選擇、系統(tǒng)設(shè)計(jì)、硬件電路實(shí)現(xiàn)及VHDL設(shè)計(jì)四個(gè)部分.論文中首先分析了目前遙測(cè)系統(tǒng)中使用的模擬調(diào)制發(fā)射機(jī)的不足及數(shù)字調(diào)制發(fā)射機(jī)的優(yōu)點(diǎn),確定了發(fā)射機(jī)的設(shè)計(jì)方案;第二章介紹了電子設(shè)計(jì)自動(dòng)化工具及數(shù)字電路設(shè)計(jì)方法;第三章詳細(xì)討論了組成發(fā)射機(jī)的各個(gè)部分的原理設(shè)計(jì);第四章著重討論了各個(gè)部分的硬件電路實(shí)現(xiàn)、VHDL實(shí)現(xiàn)部分及設(shè)計(jì)的測(cè)試結(jié)果;最后總結(jié)了設(shè)計(jì)中需要進(jìn)一步研究的問(wèn)題.
標(biāo)簽:
FPGA
數(shù)字調(diào)頻
發(fā)射機(jī)
技術(shù)研究
上傳時(shí)間:
2013-04-24
上傳用戶:程嬰sky