Altium Designer Summer 09的發布延續了連續不斷的新特性和新技術的應用過程。這必將幫助用戶更輕松地創建下一代電子設計。同時,我們將令Altium Designer更符合電子設計師的要求。Altium的一體化設計結構將硬件、軟件和可編程硬件集合在一個單一的環境中,這將令用戶自由地探索新的設計構想。在整個設計構成中,每個人都使用同一個設計界面。 Summer 09版本解決了大量歷史遺留的工具問題。其中就包括了增加更多的機械層設置、增強的原理圖網絡類定義。新版本中更關注于改進測試點的分配和管理、精簡嵌入式軟件開發、軟設計中智能化調試和流暢的License管理等功能。我們為這個版本發布的新特性和新功能的作用感到高興,我們非常相信這些新的特性和技術也將令您激動不已!電路板設計增強了圖形化DRC違規顯示Summer 09版本改進了在線實時及批量DRC檢測中顯示的傳統違規的圖形化信息,其含蓋了主要的設計規則。 利用與一個可定義的指示違規信息的掩蓋圖形的合成,用戶現在已經可以更靈活的解決出現在設計中的DRC錯誤。用戶自定制PCB布線網絡顏色Summer09版本允許用戶在PCB文件中自定義布線網絡顯示的顏色。現在,用戶完全可以使用一種指定的顏色替代常用當前板層顏色作為布線網絡顯示的顏色。并將該特性延伸到圖形迭層模式,進一步增強了PCB的可視化特性。PCB板機械層設定增加到32層Altium Designer Summer 09版本為板級設計新增了16個機械層定義,使總的機械層定義達到32層。提升了PCB向Specctra導出數據的兼容性3D單層顯示模式改進了測試點管理系統改進了DirectX圖形重建速度在Altium Designer Summer09的PCB應用中增強了DirectX圖形引擎的功能,直接關系到圖形重建的速度。由于圖形重構是不常用到的,如果不是非常必要,將不再執行重構的操作;同時也優化了DirectX數據填充特性。經過測試,Summer09將在原版本的基礎上提升20%的圖形處理性能。前端設計按區域定義原理圖網絡類功能Altium Designer現在可以允許用戶使用網絡類標簽功能在原理圖設計中將所涵蓋的每條信號線納入到自定義網絡類之中。當從原理圖創建PCB時,就可以將自定義的網絡類引入到PCB規則。使用這種方式定義網絡的分配,將不再需要擔心耗費時間、原理圖中網絡定義的混亂等問題。Summer09版本將提供更加流暢、高效和整齊的網絡類定義的新模式。裝配變量和板級元件標號的圖形編輯功能Altium Designer Summer 09版本提供了裝配變量和板級元件標號的圖形編輯功能。在編譯后的原理圖源文件中就可以了解裝配變量和修改板級元件標號,這個新的特性將令你從設計的源頭就可以快速、高效的完成設計的變更;對于裝配變量和板級元件標號變更操作,更重要的是這將提供一種更快速、更直觀的變通方法。軟設計支持C++高級語法格式的軟件開發由于軟件開發技術的進步,使用更高級、更抽象的軟件開發語言和工具已經成為必然。從機器語言到匯編語言,再到過程化語言和面向對象的語言。Altium Designer Summer09版本現在可以支持C++軟件開發語言(一種更高級的語言),包括軟件的編譯和調試功能。基于Wishbone協議的探針儀器Altium Designer Summer 09新增了一款基于Wishbone協議的探針儀器(WB_PROBE)。該儀器是一個Wishbone主端元件,因此允許用戶利用探針儀器與Wishbone總線相連去探測兼容Wishbone協議的從設備。通過實時運行的調試面板,用戶就可以觀察和修改外設的內部寄存器內容、存儲器件的內存數據區,省卻了調用處理器儀器或底層調試器。對于無處理器的系統調試尤為重要。為FPGA儀器編寫腳本Altium Designer已經為用戶提供了一種可定制虛擬儀器的功能,在新的版本中您還將看到Altium新增了一種在FPGA內利用腳本編程實現可定制虛擬儀器的功能。該功能將為用戶提供一種更直觀、界面更友好的腳本應用模式增強的存儲單元管理器支持多軟件平臺知識庫新的FPGA外設內核元件新的FPGA可配置通用元件虛擬存儲儀器在Altium Designer Summer 09版本中,用戶將看到一種全新的虛擬存儲儀器(MEMORY_INSTRUMENT)。 就在虛擬儀器內部,其就可提供一個可配置存儲單元區。利用這個功能可以實現從其它邏輯器件、相連的PC和虛擬儀器面板中觀察和修改存儲區數據。系統級設計按需模式的License管理系統(On-Demand )Altium Designer Summer 09版本中增加了基于WEB協議和按需License的模式。利用客戶賬號訪問Altium客戶服務器,無須變更License文件或重新激活License,基于WEB協議的按需License管理器就可以允許一個License被用于任一一臺計算機。就好比一個全球化浮動License,而無需建立用戶自己的License服務器。可瀏覽的License管理和報表全新的主頁Altium Labs私有的License服務模式在外部Web頁面內打開網絡鏈接增強了供應商數據Altium Designer Summer 09版本中新增了兩個元器件供應商信息的實時數據連接,這兩個供應商分別為 Newark 和 Farnell 。通過供應商數據查找面板內的供應商條目,用戶現在可以向目標元件庫(SchLib, DbLib, SVNDbLib)或原理圖內的元器件中導入元器件的參數、數據手冊鏈接信息、元器件價格和庫存信息等。另外,用戶還可以在目標庫內從供應商條目中直接創建一個新的元器件。
上傳時間: 2022-07-22
上傳用戶:canderile
一、LCD模塊備注:LCD模塊針對GD32F170和GD32F190的芯片。LCD模塊的固件庫文件為gd32f1x0_lcd.c和gd32f1x0_lcd.h。6.1LCD模塊寄存器LCD模塊寄存器的定義如代碼清單6.1.1所示。RTC的配置需滿足一定的條件,具體配置步驟如下:1、等待RTC_CTL寄存器中LWOFF控制位變為1,即上次對RTC的操作完成,具體寄存器操作語句如下:while(RTC->CTLR2&&RTC_FLAG_LWOFF==0)}2、將RTCCTL寄存器中CMF控制位配置為1,即RTC進入配置模式,具體寄存器操作語句如下:RTC->CTLR2|=0×0010;3、對RTC寄存器進行配置;4、將RTC_CTL寄存器中CMF控制位清零,退出配置模式。5、等待RTC_CTL寄存器中LWOFF控制位變為1.7.3應用實例【例7.3.1】編寫代碼實現數字時鐘,并通過串口將當前時間進行輸出。主函數如代碼清單7.3.1所示。
上傳時間: 2022-07-23
上傳用戶:zhanglei193
HX711是一款專為高精度電子秤而設計的24位A/D轉換器芯片。與同類型其它芯片相比,該芯片集成了包括穩壓電源、片內時鐘振蕩器等其它同類型芯片所需要的外圍電路,具有集成度高、響應速度快、抗干擾性強等優點。降低了電子秤的整機成本,提高了整機的性能和可靠性。該芯片與后端MCU 芯片的接口和編程非常簡單,所有控制信號由管腳驅動,無需對芯片內部的寄存器編程。輸入選擇開關可任意選取通道A 或通道B,與其內部的低噪聲可編程放大器相連。通道A 的可編程增益為128 或64,對應的滿額度差分輸入信號幅值分別為±20mV或±40mV。通道B 則為固定的64 增益,用于系統參數檢測。芯片內提供的穩壓電源可以直接向外部傳感器和芯片內的A/D 轉換器提供電源,系統板上無需另外的模擬電源。芯片內的時鐘振蕩器不需要任何外接器件。上電自動復位功能簡化了開機的初始化過程。
上傳時間: 2022-07-24
上傳用戶:
VIP專區-嵌入式/單片機編程源碼精選合集系列(61)資源包含以下內容:1. 基于DS18B20和RS232的智能溫度控制系統.2. 串口程序和移植到MCS51的uCOS_II都是用uV2來運行的.3. 多款USB芯片原理圖(ISP1161、ISP1362、ISP1581和D12).4. 數字電子技術之數字鐘課程設計 分析 及其 課程設計報告.5. 這個程序包含了wince串口、GPS信號處理.6. S3C2410上的linux的GPRS驅動程序.7. 在S3C2410上實現linux環境下的鍵盤驅動驅動程序.8. 在S3C2410下實現linux環境下的步進電機驅動程序.9. 2812 can參考程序.10. zope開發使用說明書。zope為網頁服務器+開發環境框架(相當于IBM的Websphere但其開源.11. 其中的usb端口通信已經作為一個模塊來使用.12. 430f1121與rf905接口.13. CPLD在USB20接口中的應用.14. 嵌入式系統外圍接口電路的復雜可編程邏輯器件實現.15. 漢字液晶子程 液晶屏分為4行12列漢字.16. max7219+ds1302+LED+at89s52(時鐘程序.c.17. 16路舵機控制程序。可以同時控制16個舵機.18. TI公司的32位DSP芯片2812的燒寫插件.19. TI公司的32位DSP芯片2812的燒寫插件.20. 交通燈的兩種控制.21. 基于DSP的數據采集源程序.22. 主要介紹了DSP的系統配置以及中斷的工作原理等內容.23. 12232的液晶顯示程序,是胖胖工作室寫的一個范例.我就是用這個程序了解LCD的編程了.相當不錯.替胖胖工作室貢獻給大家了..24. TDS2407EA的詳細使用說明文檔,適合初學者.25. LCD1602技術資料PDF格式.26. LPC2138讀取MC14433的源程序.27. 合眾達DSK5509開發板原理圖.28. Keil uVision2(8052芯片)下用C語言開發的串行菜單結構的簡單數據采集系統.29. 自己寫的頻率計顯示部分.30. 軟件看門狗程序.31. 智能電話系統的全部C-51,ASM51源程序 內部文件較多.32. 智能化家電控制.c 只有一個.c文件。。工程被刪.33. AT89S52原理圖AT89S52是一種低功耗、高性能CMOS8位微控制器.34. minigui開發的mgis代碼.35. 這是CCFL背光驅路的原理圖和接線方式圖,對開發嵌入式系統中TFT液晶顯示很有幫助.36. 這是ocmj4x8c的程序,比較好用.你可以根據自己的需要做適當的修改..37. 這個資料完整的介紹了常用溫度采集器件18B20的使用說明,功能模塊,接線,結構原理圖,以及各個寄存器的用法等..38. CPLD_pkg_IO_Matrix 一本入門實踐的好書 值得一看的 希望對大家有所幫助.39. DSP_EVM_54xx開發板原理圖(PDF).40. 用CPLD做了個FPGA的FPP下載時序.
標簽: 機械設計手冊
上傳時間: 2013-05-15
上傳用戶:eeworm
51單片機定時器時間計算工具,即是計算定時器溢出時間TH0,TL0也是研究51單片機定時器的軟件模形。軟件中分析了定時器的工作流程和寄存器功能。可以助你更深刻的了解51單片機定時器。
上傳時間: 2013-07-27
上傳用戶:eeworm
為了提高特定應用環境下的運行速度,DSP增加了許多特殊的指令和功能單 元,體系結構越來越不規則。傳統的代碼生成算法是一種分治算法,沒有考慮指 令和寄存器之間的約束關系,難以應用在DSP編譯器中。必須為DSP編譯器發 展出新的代碼生成算法,以適應新的需求和挑戰。本文主要研究了DSP編譯器 的若干關鍵技術,DSP編譯器的目標機器平臺是浙江大學自主研發的媒體DSP —SPOCK。
上傳時間: 2013-06-02
上傳用戶:黑漆漆
本文論述了基于ST7FMC的電動摩托車控制系統的研究。 近年來,由于燃油交通工具尾氣排放對城市空氣造成的嚴重污染,以及人們生活水平、環保意識的逐漸提高,綠色交通工具己成為時代發展的重要課題。考慮到我國目前的國情,發展電動車具有重要的環保意義。 隨著電機技術及功率器件性能的不斷提高,電動車的控制器發展迅速。但是目前市場上大多數的電動車產品均采用低集成度元件控制裝置,功能過于簡單,不能充分發揮系統潛力及處理一些特殊的控制問題。 提出了基于意法半導體芯片ST7FMC的永磁無刷直流電動機的控制系統設計方案,進行了低成本、高智能的無刷直流電機控制系統設計,能滿足更多應用場合的需要。主要從以下幾個方面進行了分析與研究: 首先,建立無刷直流電機的數學模型,并分析其電機運行特性。 其次,根據ST專用單片機的特點詳細設計了系統的控制策略:將調速系統設計為電流、速度雙閉環的PI算法控制,以保證調速性能和電流控制精度;采用ST芯片固有的寄存器進行速度的檢測,比較精確;將相電流檢測設計成母線電流PWM On中點檢測;采用了高性能的驅動集成電路IR2136來驅動MOSFET組成的全橋逆變電路;驅動方式采用新型的凸形波驅動控制方法。 最后,組裝了試驗樣車,通過實驗室觀測及實地運行,驗證了系統運行的可靠性。 由此得出結論:本課題設計的基于ST7FMC的電動摩托車控制系統具有運行性能良好、可靠性高的特點,為后續的研究工作提供了一定的基礎。
上傳時間: 2013-05-17
上傳用戶:電子世界
本文闡述了微處理器芯片S3C2410的內核、處理器模式、寄存器組、存儲系統、尋址方式以及中斷模式。研究了處理器的啟動下載代碼bootloader,并將裁減后的bootloader映像文件下載到ARM平臺的Flash中;對嵌入式linux操作系統!文件系統和基于圖形庫的應用軟件的開發也做了初步的研究。
上傳時間: 2013-06-17
上傳用戶:wl9454
一本很好的匯編語言教程,跟大家一起分享 課程介紹 第1章 預備知識 1.1 匯編語言的由來及其特點 1 機器語言 2 匯編語言 3 匯編程序 4 匯編語言的主要特點 5 匯編語言的使用領域 1.2 數據的表示和類型 1 數值數據的表示 2 非數值數據的表示 3 基本的數據類型 1.3 習題 第2章 CPU資源和存儲器 2.1 寄存器組 1 寄存器組 2 通用寄存器的作用 3 專用寄存器的作用 2.2 存儲器的管理模式 1 16位微機的內存管理模式 2 32位微機的內存管理模式 2.3 習題 第3章 操作數的尋址方式 3.1 立即尋址方式 3.2 寄存器尋址方式 3.3 直接尋址方式 3.4 寄存器間接尋址方式 3.5 寄存器相對尋址方式 3.6 基址加變址尋址方式 3.7 相對基址加變址尋址方式 3.8 32位地址的尋址方式 3.9 操作數尋址方式的小結 3.10 習題 第4章 標識符和表達式 4.1 標識符 4.2 簡單內存變量的定義 1 內存變量定義的一般形式 2 字節變量 3 字變量 4 雙字變量 5 六字節變量 6 八字節變量 7 十字節變量 4.3 調整偏移量偽指令 1 偶對齊偽指令 2 對齊偽指令 3 調整偏移量偽指令 4 偏移量計數器的值 4.4 復合內存變量的定義 1 重復說明符 2 結構類型的定義 3 聯合類型的定義 4 記錄類型的定義 5 數據類型的自定義 4.5 標號 4.6 內存變量和標號的屬性 1 段屬性操作符 2 偏移量屬性操作符 3 類型屬性操作符 4 長度屬性操作符 5 容量屬性操作符 6 強制屬性操作符 7 存儲單元別名操作符 4.7 表達式 1 進制偽指令 2 數值表達式 3 地址表達式 4.8 符號定義語句 1 等價語句 2 等號語句 3 符號名定義語句 4.9 習題 第5章 微機CPU的指令系統 5.1 匯編語言指令格式 1 指令格式 2 了解指令的幾個方面 5.2 指令系統 1 數據傳送指令 2 標志位操作指令 3 算術運算指令 4 邏輯運算指令 5 移位操作指令 6 位操作指令 7 比較運算指令 8 循環指令 9 轉移指令 10 條件設置字節指令 11 字符串操作指令 12 ASCII-BCD碼調整指令 13 處理器指令 5.3 習題 第6章 程序的基本結構 6.1 程序的基本組成 1 段的定義 2 段寄存器的說明語句 3 堆棧段的說明 4 源程序的結構 6.2 程序的基本結構 1 順序結構 2 分支結構 3 循環結構 6.3 段的基本屬性 1 對齊類型 2 組合類型 3 類別 4 段組 6.4 簡化的段定義 1 存儲模型說明偽指令 2 簡化段定義偽指令 3 簡化段段名的引用 6.5 源程序的輔助說明偽指令 1 模塊名定義偽指令 2 頁面定義偽指令 3 標題定義偽指令 4 子標題定義偽指令 6.6 習題 第7章 子程序和庫 7.1 子程序的定義 7.2 子程序的調用和返回指令 1 調用指令 2 返回指令 7.3 子程序的參數傳遞 1 寄存器傳遞參數 2 存儲單元傳遞參數 3 堆棧傳遞參數 7.4 寄存器的保護與恢復 7.5 子程序的完全定義 1 子程序完全定義格式 2 子程序的位距 3 子程序的語言類型 4 子程序的可見性 5 子程序的起始和結束操作 6 寄存器的保護和恢復 7 子程序的參數傳遞 8 子程序的原型說明 9 子程序的調用偽指令 10 局部變量的定義 7.6 子程序庫 1 建立庫文件命令 2 建立庫文件舉例 3 庫文件的應用 4 庫文件的好處 7.7 習題 第8章 輸入輸出和中斷 8.1 輸入輸出的基本概念 1 I/O端口地址 2 I/O指令 8.2 中斷 1 中斷的基本概念 2 中斷指令 3 中斷返回指令 4 中斷和子程序 8.3 中斷的分類 1 鍵盤輸入的中斷功能 2 屏幕顯示的中斷功能 3 打印輸出的中斷功能 4 串行通信口的中斷功能 5 鼠標的中斷功能 6 目錄和文件的中斷功能 7 內存管理的中斷功能 8 讀取和設置中斷向量 8.4 習題 第9章 宏 9.1 宏的定義和引用 1 宏的定義 2 宏的引用 3 宏的參數傳遞方式 4 宏的嵌套定義 5 宏與子程序的區別 9.2 宏參數的特殊運算符 1 連接運算符 2 字符串整體傳遞運算符 3 字符轉義運算符 4 計算表達式運算符 9.3 與宏有關的偽指令 1 局部標號偽指令 2 取消宏定義偽指令 3 中止宏擴展偽指令 9.4 重復匯編偽指令 1 偽指令REPT 2 偽指令IRP 3 偽指令IRPC 9.5 條件匯編偽指令 1 條件匯編偽指令的功能 2 條件匯編偽指令的舉例 9.6 宏的擴充 1 宏定義形式 2 重復偽指令REPEAT 3 循環偽指令WHILE 4 循環偽指令FOR 5 循環偽指令FORC 6 轉移偽指令GOTO 7 宏擴充的舉例 8 系統定義的宏 9.7 習題 第10章 應用程序的設計 10.1 字符串的處理程序 10.2 數據的分類統計程序 10.3 數據轉換程序 10.4 文件操作程序 10.5 動態數據的編程 10.6 COM文件的編程 10.7 駐留程序 10.8 程序段前綴及其應用 1 程序段前綴的字段含義 2 程序段前綴的應用 10.9 習題 第11章 數值運算協處理器 11.1 協處理器的數據格式 1 有符號整數 2 BCD碼數據 3 浮點數 11.2 協處理器的結構 11.3 協處理器的指令系統 1 操作符的命名規則 2 數據傳送指令 3 數學運算指令 4 比較運算指令 5 超越函數運算指令 6 常數操作指令 7 協處理器控制指令 11.4 協處理器的編程舉例 11.5 習題 第12章 匯編語言和C語言 12.1 匯編語言的嵌入 12.2 C語言程序的匯編輸出 12.3 一個具體的例子 12.4 習題 附錄
上傳時間: 2013-07-05
上傳用戶:hw1688888
固態硬盤是一種以FLASH為存儲介質的新型硬盤。由于它不像傳統硬盤一樣以高速旋轉的磁盤為存儲介質,不需要浪費大量的尋道時間,因此它有著傳統硬盤不可比擬的順序和隨機存儲速度。同時由于固態硬盤不存在機械存儲結構,因此還具有高抗震性、無工作噪音、可適應惡劣工作環境等優點。隨著計算機技術的高速發展,固態硬盤技術已經成為未來存儲介質技術發展的必然趨勢。 本文以設計固態硬盤控制芯片IDE接口部分為項目背景,通過可編程邏輯器件FPGA,基于ATA協議并使用硬件編程語言verilog,設計了一個位于設備端的IDE控制器。該IDE控制器的主要作用在于解析主機所發送的IDE指令并控制硬盤設備進行相應的狀態遷移和指令操作,從而完成硬盤設備端與主機端之間基本的狀態通信以及數據通信。論文主要完成了幾個方面的內容。第一:論文從固態硬盤的基本結構出發,分析了固態硬盤IDE控制器的功能性需求以及寄存器傳輸、PIO傳輸和UDMA傳輸三種ATA協議主要傳輸模式所必須遵循的時序要求,并概括了IDE控制器設計的要點和難點;第二:論文設計了IDE控制器的總體功能框架,將IDE控制器從功能上分為寄存器部分、頂層控制模塊、異步FIFO模塊、PIO控制模塊、UDMA控制模塊以及CRC校驗模塊六大子功能模塊,并分析了各個子功能模塊的基本工作原理和具體功能設計;第三:論文以設計狀態機流程和主要控制信號的方式實現了各個具體子功能模塊并列舉了部分關鍵代碼,同時給出了主要子功能模塊的時序仿真圖;最后,論文給出了基于PIO傳輸模式和基于UDMA傳輸模式的具體指令操作流程實現,并通過SAS邏輯分析儀和QuartusⅡ對IDE控制器進行了功能測試和分析,驗證了本論文設計的正確性。
上傳時間: 2013-07-31
上傳用戶:liangrb