H橋的一些資料,自己整理得,包括一些電路圖和pdf文檔資料
標(biāo)簽: H橋驅(qū)動(dòng)
上傳時(shí)間: 2013-04-24
上傳用戶:banyou
該文主要研究開發(fā)了適用于電力有源濾波器、開關(guān)磁阻電機(jī)調(diào)速系統(tǒng)等現(xiàn)代電力電子裝置的開關(guān)穩(wěn)壓電源.該電源采用雙端反激式功率變換電路,降低了功率MOSFET截止期間的所承受電壓應(yīng)力,減小了管子的耐壓要求.該文首先詳細(xì)分析了多輸出電流型雙端反激式開關(guān)電源的基本工作原理,并在此基礎(chǔ)上建立了一套系統(tǒng)的、準(zhǔn)確的穩(wěn)態(tài)數(shù)學(xué)模型及動(dòng)態(tài)小信號(hào)模型.根據(jù)所建立的數(shù)學(xué)模型,結(jié)合自動(dòng)控制原理,對(duì)閉環(huán)控制系統(tǒng)進(jìn)行了穩(wěn)定性分析研究,提出了穩(wěn)定運(yùn)行條件,給出了閉環(huán)系統(tǒng)的參數(shù)設(shè)計(jì).然后根據(jù)已建立的數(shù)學(xué)模型,利用MATLAB軟件仿真分析了系統(tǒng)的穩(wěn)定性,同時(shí)建立了PSPICE實(shí)時(shí)仿真電路模型,進(jìn)行了深入細(xì)致的計(jì)算機(jī)仿真研究,驗(yàn)證了理論設(shè)計(jì)的正確性、合理性.最后設(shè)計(jì)了一套38W、六路輸出的原理樣機(jī),給出了相關(guān)的實(shí)驗(yàn)波形和實(shí)驗(yàn)結(jié)果分析.
標(biāo)簽: 電流型 雙端 反激式開關(guān)電源
上傳時(shí)間: 2013-06-25
上傳用戶:大三三
本文在分析干式電力變壓器絕緣結(jié)構(gòu)和電場(chǎng)分布特點(diǎn)的基礎(chǔ)上,建立了四種電場(chǎng)分析模型:二維和三維高壓繞組電場(chǎng)分析模型、二維和三維端部電場(chǎng)分析模型。以SG10型H級(jí)絕緣空氣自冷干式變壓器為具體分析對(duì)象,采用ANSYS有限元分析軟件對(duì)四個(gè)電場(chǎng)模型進(jìn)行了有限元建模,并完成了有限元分析,得出相應(yīng)的干式電力變壓器絕緣的電場(chǎng)強(qiáng)度和分布分析結(jié)果。 在深入理解ANSYS有限元分析軟件接口的基礎(chǔ)上,編寫了以APDL參數(shù)化語(yǔ)言為基礎(chǔ)的命令流程序,并采用C++Builder6.0軟件編寫了實(shí)現(xiàn)模型修改和結(jié)果顯示的程序,完成了干式電力變壓器電場(chǎng)有限元分析系統(tǒng)的開發(fā)。應(yīng)用該軟件,用戶可以對(duì)四個(gè)模型的絕緣結(jié)構(gòu)尺寸、介電常數(shù)等參數(shù)直接進(jìn)行修改,在調(diào)用ANSYS軟件進(jìn)行有限元分析后,可以得到非常直觀的相應(yīng)干式電力變壓器絕緣的電場(chǎng)強(qiáng)度和分布結(jié)果,包括顯示電場(chǎng)的最大電場(chǎng)強(qiáng)度值及其位置,以及用圖像方式顯示模型的電場(chǎng)強(qiáng)度矢量圖利分布云圖。本文工作對(duì)于研究干式電力變壓器的電場(chǎng)分布以及絕緣合理設(shè)計(jì)具有工程意義。
標(biāo)簽: 電力變壓器 有限元分析 電場(chǎng)
上傳時(shí)間: 2013-06-26
上傳用戶:tianyi223
隨著現(xiàn)代科學(xué)技術(shù)的迅速發(fā)展和人們對(duì)數(shù)據(jù)采集技術(shù)要求的日益提 高,近年來(lái)數(shù)據(jù)采集技術(shù)得到了長(zhǎng)足的發(fā)展,主要表現(xiàn)為精度越來(lái)越高, 傳輸?shù)乃俣仍絹?lái)越快。但是各種基于ISA、PCI 等總線的數(shù)據(jù)采集系統(tǒng)存 在著安裝麻煩、受計(jì)算機(jī)插槽數(shù)量、地址、中斷資源的限制、可擴(kuò)展性 差等缺陷,嚴(yán)重的制約了它們的應(yīng)用范圍。USB 總線的出現(xiàn)很好的解決了 上述問(wèn)題,它是1995 年INTEL、NEC、MICROSOFT、IBM 等公司為解決傳 統(tǒng)總線的不足而推出的一種新型串行通信標(biāo)準(zhǔn)。為了適應(yīng)高速傳輸?shù)男?要,2004 年4月,這些公司在原來(lái)1.1 協(xié)議的基礎(chǔ)上制定了USB2.0 傳輸 協(xié)議,使傳輸速度達(dá)到了480Mb/s。該總線具有安裝方便、高帶寬、易擴(kuò) 展等優(yōu)點(diǎn),已經(jīng)逐漸成為現(xiàn)代數(shù)據(jù)采集傳輸?shù)陌l(fā)展趨勢(shì)。 以高速數(shù)字信號(hào)處理器(DSPs)為基礎(chǔ)的實(shí)時(shí)數(shù)字信號(hào)處理技術(shù)近 年來(lái)發(fā)展迅速,并獲得了廣泛的應(yīng)用。TMS320C6713 是德州儀器公司 ( Texas Instrument ) 推出的浮點(diǎn)DSPs , 其峰值處理能力達(dá)到了 1350MFLOPS,是目前國(guó)際上性能最高的DSPs 之一。同時(shí)該DSPs 接口豐 富,擴(kuò)展能力強(qiáng),非常適合于做主控芯片。 基于TMS320C6713 和USB2.0,本文設(shè)計(jì)了一套多路實(shí)時(shí)信號(hào)采集系 統(tǒng)。該設(shè)計(jì)充分利用了高速數(shù)字信號(hào)處理器TMS320C6713 和USB 芯片 CY7C68001 的各種優(yōu)點(diǎn),實(shí)現(xiàn)了傳輸速度快,采樣精度高,易于擴(kuò)展,接口簡(jiǎn)單的特點(diǎn)。在本文中詳細(xì)討論了各種協(xié)議和功能模塊的設(shè)計(jì)。本文 的設(shè)計(jì)主要分為硬件部分和軟件部分,其中硬件部分包括模擬信號(hào)輸入 模塊,AD 數(shù)據(jù)采集模塊,USB 模塊,所有的硬件模塊都在TMS320C6713 的協(xié)調(diào)控制下工作,軟件部分包括DSP 程序和PC 端程序設(shè)計(jì)。總的設(shè)計(jì) 思想是以TMS320C6713為核心,通過(guò)AD 轉(zhuǎn)換,將采集的數(shù)據(jù)傳送給 TMS320C6713 進(jìn)行數(shù)據(jù)處理,并將處理后的數(shù)據(jù)經(jīng)過(guò)USB 接口傳送到上位 機(jī)。
上傳時(shí)間: 2013-04-24
上傳用戶:fudong911
逆變器廣泛應(yīng)用于工業(yè)生產(chǎn)的各個(gè)方面,數(shù)字控制具有方便實(shí)現(xiàn)復(fù)雜算法、抗干擾性強(qiáng)和產(chǎn)品容易升級(jí)等優(yōu)點(diǎn),已成為未來(lái)逆變器的發(fā)展趨勢(shì)。使用數(shù)字技術(shù)控制設(shè)計(jì)逆變器,控制器的性能決定了逆變系統(tǒng)系統(tǒng)的性能。然而在很多高頻應(yīng)用的場(chǎng)合,目前常用的控制器的速度往往不能完全達(dá)到要求。與傳統(tǒng)單片機(jī)和DSP芯片相比,F(xiàn)PGA器件具有更高的處理速度。同時(shí)FPGA應(yīng)用在數(shù)字化逆變器設(shè)計(jì)中,還可以大大簡(jiǎn)化控制系統(tǒng)結(jié)構(gòu),并可實(shí)現(xiàn)多種高速算法,具有較高的性價(jià)比。在逆變器的全數(shù)字化控制領(lǐng)域,F(xiàn)PGA具有很好的應(yīng)用價(jià)值。 論文首先介紹了SPWM基本原理及其控制方式,SPWM的生成方法,并結(jié)合本課題給出了查表法生成SPWM波的一般方法,且以單相全橋逆變器為例進(jìn)行了仿真。分析其的電路特點(diǎn),建立PWM逆變器的統(tǒng)一電路模型、連續(xù)狀態(tài)空間以及離散狀態(tài)空間模型,在此數(shù)學(xué)模型基礎(chǔ)上,針對(duì)逆變器研究分析了目前用于逆變器設(shè)計(jì)的各種數(shù)字控制技術(shù)、控制方案,討論了其控制方法的優(yōu)缺點(diǎn),相關(guān)控制器設(shè)計(jì)的一般問(wèn)題,最后比較了其優(yōu)缺點(diǎn),指出其存在的共性問(wèn)題,總結(jié)了使用FPGA設(shè)計(jì)逆變器數(shù)字控制器的優(yōu)勢(shì)。然后以單相電壓型PWM逆變器為控制模型采用新型模數(shù)結(jié)合現(xiàn)場(chǎng)可編程門陣列FPGA實(shí)現(xiàn)數(shù)字化控制器的方案,給出了純正正弦波逆變器的設(shè)計(jì)方案。 論文詳細(xì)論述了采用模數(shù)混合型FPGA作為主控芯片的高頻逆變器設(shè)計(jì)方法與實(shí)現(xiàn)過(guò)程。系統(tǒng)主控芯片采用Fusion系列AFS600,世界上首個(gè)模數(shù)混合型FPGA。主要設(shè)計(jì)要點(diǎn)包括:逆變器硬件電路設(shè)計(jì)以及SPWM數(shù)字控制系統(tǒng)軟件設(shè)計(jì)。外圍強(qiáng)電電路的設(shè)計(jì)的難點(diǎn)在于用于前端升壓的高頻變壓器的設(shè)計(jì)以及輸出端LC濾波電感與電容的選取。另外,SPWM“H”字全橋逆變電路中的高懸浮電壓也是設(shè)計(jì)中需要值得注意的重要環(huán)節(jié)。在控制系統(tǒng)軟件設(shè)計(jì)方面,采用FPGA自上而下的設(shè)計(jì)方法,對(duì)其控制系統(tǒng)進(jìn)行了功能劃分,完成了SPWM產(chǎn)生器以及加入死區(qū)補(bǔ)償?shù)腜WM發(fā)生器、和反饋等模塊的設(shè)計(jì)。 論文的結(jié)束部分給出了設(shè)計(jì)結(jié)果,并指出了進(jìn)一步的工作的思路和方向。
標(biāo)簽: 逆變器 數(shù)字控制 技術(shù)研究
上傳時(shí)間: 2013-05-19
上傳用戶:小碼農(nóng)lz
瑞泰開發(fā)板ICETEK-DM642的實(shí)驗(yàn)例程 實(shí)驗(yàn)5.1:發(fā)光二極管的顯示編程––––––––––––––––––– 85 實(shí)驗(yàn)5.2:定時(shí)器控制發(fā)光二極管的顯示–––––––––––––––– 90 實(shí)驗(yàn)5.3:音頻輸出––––––––––––––––––––––––– 94 實(shí)驗(yàn)5.4:BSL 測(cè)試––––––––––––––––––––––––– 97 實(shí)驗(yàn)5.5:FLASH 燒寫和程序自啟動(dòng)(Boot Loader)–––––––––––99 第二章:基于 ICETEK-DM642-PCI 的基本圖象算法實(shí)現(xiàn)–––––––––––104 實(shí)驗(yàn)5.6---實(shí)驗(yàn)5.19:視頻驅(qū)動(dòng)程序應(yīng)用––––––––––––––––104 實(shí)驗(yàn)5.20:視頻圖像處理-取反––––––––––––––––––––122 實(shí)驗(yàn)5.21:視頻圖像處理-直方圖統(tǒng)計(jì)–––––––––––––––––124 實(shí)驗(yàn)5.22:視頻圖像處理-直方圖均衡化增強(qiáng)––––––––––––––126 實(shí)驗(yàn)5.23:視頻圖像處理-中值濾波–––––––––––––––––– 129 實(shí)驗(yàn)5.24:視頻圖像處理-邊緣檢測(cè)(Sobel 算子)––––––––––––132 實(shí)驗(yàn)5.25:視頻圖像處理-傅立葉變換––––––––––––––––– 136 實(shí)驗(yàn)5.26:視頻圖像處理-彩色空間變換–––––––––––––––– 140 第三章:基于ICETEK-DM642-PCI 的FPGA 實(shí)現(xiàn)OSD 功能及圖象算法–––– 144 實(shí)驗(yàn)5.27---實(shí)驗(yàn)5.30:視頻圖像與圖形的疊加–––––––––––––144 第四章:基于ICETEK-DM642-PCI 的復(fù)雜圖象算法實(shí)現(xiàn)––––––––––– 148 實(shí)驗(yàn)5.31:視頻圖像處理-H.263 編碼解碼––––––––––––––––148 實(shí)驗(yàn)5.32:視頻圖像處理-JPEG2 編碼解碼–––––––––––––––153 實(shí)驗(yàn)5.33:視頻圖像處理-MPEG2 編碼解碼–––––––––––––––157 實(shí)驗(yàn)5.34:視頻圖像處理-運(yùn)動(dòng)圖像檢測(cè)––––––––––––––––162 第五章:基于ICETEK-DM642-PCI 的圖象網(wǎng)絡(luò)算法實(shí)現(xiàn)–––––––––––166 實(shí)驗(yàn)5.35:視頻圖像處理-JPEG 網(wǎng)絡(luò)攝像機(jī)–––––––––––––––166 實(shí)驗(yàn)5.36:視頻圖像處理-雙路JPEG 網(wǎng)絡(luò)攝像機(jī)–––––––––––––170 實(shí)驗(yàn)5.37:視頻圖像處理-視頻網(wǎng)絡(luò)服務(wù)器––––––––––––––– 174 實(shí)驗(yàn)5.38:視頻圖像處理-視頻網(wǎng)絡(luò)客戶端––––––––––––––– 179 第六章:基于ICETEK-DM642-PCI 的語(yǔ)音算法實(shí)現(xiàn):–––––––––––––184 實(shí)驗(yàn)5.39:語(yǔ)音處理-數(shù)字回聲–––––––––––––––––––– 184 實(shí)驗(yàn)5.40:語(yǔ)音處理-濾波處理–––––––––––––––––––– 187 實(shí)驗(yàn)5.41:語(yǔ)音處理-濾波處理1––––––––––––––––––– 189 第七章:基于ICETEK-DM642-PCI 的上位機(jī)通訊實(shí)驗(yàn)–––––––––––– 191 實(shí)驗(yàn)5.42:通信-異步串口––––––––––––––––––––––191 實(shí)驗(yàn)5.43:通信-PCI 總線–––––––––––––––––––––– 194 實(shí)驗(yàn) 5.44:視頻圖像處理-生成圖像文件–––––––––––––––– 198
標(biāo)簽: ICETEK-DM EDUlabv 642
上傳時(shí)間: 2013-05-31
上傳用戶:zxianyu
H.264/AVC規(guī)范是由國(guó)際電聯(lián)(ITU-T)和國(guó)際標(biāo)準(zhǔn)化組織(ISO)聯(lián)合制定的新一代視頻編解碼標(biāo)準(zhǔn)。它具有如下四個(gè)特點(diǎn):低碼流,和MPEG2等壓縮技術(shù)相比,在同等圖像質(zhì)量下,采用H.264技術(shù)壓縮后的數(shù)據(jù)量只有MPEG2的1/8;高圖象質(zhì)量,復(fù)雜的算法保證了低碼流條件下圖像仍能保留豐富的細(xì)節(jié);容錯(cuò)能力強(qiáng),提供了解決在不穩(wěn)定網(wǎng)絡(luò)環(huán)境下容易發(fā)生的丟包等錯(cuò)誤的必要工具;網(wǎng)絡(luò)適應(yīng)性強(qiáng),提供了網(wǎng)絡(luò)適應(yīng)層,數(shù)據(jù)能在不同網(wǎng)絡(luò)上傳輸。但由此帶來(lái)的代價(jià)是復(fù)雜度極高的編碼過(guò)程,尤其是在嵌入式系統(tǒng)中實(shí)現(xiàn)具有很大的挑戰(zhàn)性。 本文主要介紹了基于H.264標(biāo)準(zhǔn)的開源代碼T264向DM642平臺(tái)的移植和優(yōu)化。優(yōu)化綜合運(yùn)用了上層和底層的實(shí)現(xiàn)方法實(shí)現(xiàn)。上層的方法例如使用CCS提供的條件優(yōu)化代碼優(yōu)化功能,使用IMGLIB中高度優(yōu)化的函數(shù)等,其特點(diǎn)是簡(jiǎn)便易行,效果良好;底層的實(shí)現(xiàn)方法例如使用DM642特有的內(nèi)聯(lián)函數(shù),用線性匯編的方式實(shí)現(xiàn)算法等,特點(diǎn)是提高了代碼運(yùn)行的并行性,但需要對(duì)DM642和H.264有很深刻的理解。 目前本設(shè)計(jì)已成功完成H.264.算法在DM642開發(fā)板上的運(yùn)行,壓縮QCIF格式視頻的速度隨圖像復(fù)雜度的不同達(dá)到了35-50幀每秒。此后本設(shè)計(jì)還繼續(xù)使用優(yōu)化后的編碼器實(shí)現(xiàn)了監(jiān)控用視頻服務(wù)器的原型,使得攝像頭采集的視頻數(shù)據(jù)在DM642開發(fā)板上壓縮后傳輸至PC機(jī),且能夠在PC端用配套的程序成功解碼并播放。
上傳時(shí)間: 2013-06-23
上傳用戶:qqiang2006
應(yīng)用于煤礦、石化等易燃易爆環(huán)境的電子設(shè)備必須滿足防爆的要求,本質(zhì)安全型是最佳的防爆形式。本質(zhì)安全型開關(guān)電源具有重量輕、體積小、制造工藝簡(jiǎn)單、成本低、安全性能高等優(yōu)點(diǎn),因而具有廣闊的發(fā)展前景。單端反激變換器是開關(guān)變換器的一種基本的拓?fù)浣Y(jié)構(gòu),在實(shí)際中應(yīng)用比較廣泛,因此對(duì)單端反激變換器進(jìn)行本質(zhì)安全特性分析是本質(zhì)安全開關(guān)電源設(shè)計(jì)的重要基礎(chǔ)。本質(zhì)安全型開關(guān)變換器的設(shè)計(jì),主要是對(duì)變換器中的儲(chǔ)能元件進(jìn)行設(shè)計(jì),即變換器中的電感和輸出濾波電容進(jìn)行設(shè)計(jì)。 本文對(duì)變換器的靜態(tài)特性進(jìn)行了深入分析,指出反激變換器存在三種工作模式:CISM-CCM、IISM-CCM和DCM:得出了變換器工作在整個(gè)動(dòng)態(tài)范圍內(nèi)的最大輸出紋波電壓、最大電感電流和最大輸出短路釋放能量。對(duì)單端反激變換器的本質(zhì)安全特性進(jìn)行了分析,得出輸出本質(zhì)安全型單端反激變換器的非爆炸判斷方法,并通過(guò)安全火花試驗(yàn)裝置對(duì)變換器進(jìn)行爆炸性試驗(yàn),驗(yàn)證了輸出本安判據(jù)的正確性。得出輸出本質(zhì)安全型單端反激變換器的設(shè)計(jì)方法,以同時(shí)滿足輸出紋波電壓和輸出本安要求作為約束條件,得到了本質(zhì)安全型單端反激變換器電感、電容參數(shù)的設(shè)計(jì)范圍。給出了具體實(shí)例,并進(jìn)行仿真和試驗(yàn)研究,仿真和實(shí)驗(yàn)結(jié)果驗(yàn)證了理論分析的正確性和設(shè)計(jì)方法的可行性。
上傳時(shí)間: 2013-06-25
上傳用戶:水中浮云
現(xiàn)場(chǎng)可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是可編程邏輯器件的一種,它的出現(xiàn)是隨著微電子技術(shù)的發(fā)展,設(shè)計(jì)與制造集成電路的任務(wù)已不完全由半導(dǎo)體廠商來(lái)獨(dú)立承擔(dān)。系統(tǒng)設(shè)計(jì)師們更愿意自己設(shè)計(jì)專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設(shè)計(jì)周期盡可能短,最好是在實(shí)驗(yàn)室里就能設(shè)計(jì)出合適的ASIC芯片,并且立即投入實(shí)際應(yīng)用之中?,F(xiàn)在,F(xiàn)PGA已廣泛地運(yùn)用于通信領(lǐng)域、消費(fèi)類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個(gè)大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號(hào)引入FPGA內(nèi)部進(jìn)行邏輯功能的實(shí)現(xiàn)并把結(jié)果輸出給外部電路,并且根據(jù)需要可以進(jìn)行配置來(lái)支持多種不同的接口標(biāo)準(zhǔn)。FPGA允許使用者通過(guò)不同編程來(lái)配置實(shí)現(xiàn)各種邏輯功能,在IO端口中它可以通過(guò)選擇配置方式來(lái)兼容不同信號(hào)標(biāo)準(zhǔn)的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標(biāo)準(zhǔn)的選擇、輸出驅(qū)動(dòng)能力的編程控制、擺率選擇、輸入延遲和維持時(shí)間控制等。 本文是關(guān)于FPGA中多標(biāo)準(zhǔn)兼容可編程輸入輸出電路(Input/Output Block)的設(shè)計(jì)和實(shí)現(xiàn),該課題是成都華微電子系統(tǒng)有限公司FPGA大項(xiàng)目中的一子項(xiàng),目的為在更新的工藝水平上設(shè)計(jì)出能夠兼容單端標(biāo)準(zhǔn)的I/O電路模塊;同時(shí)針對(duì)以前設(shè)計(jì)的I/O模塊不支持雙端標(biāo)準(zhǔn)的缺點(diǎn),要求新的電路模塊中擴(kuò)展出雙端標(biāo)準(zhǔn)的部分。文中以低壓雙端差分標(biāo)準(zhǔn)(LVDS)為代表構(gòu)建雙端標(biāo)準(zhǔn)收發(fā)轉(zhuǎn)換電路,與單端標(biāo)準(zhǔn)比較,LVDS具有很多優(yōu)點(diǎn): (1)LVDS傳輸?shù)男盘?hào)擺幅小,從而功耗低,一般差分線上電流不超過(guò)4mA,負(fù)載阻抗為100Ω。這一特征使它適合做并行數(shù)據(jù)傳輸。 (2)LVDS信號(hào)擺幅小,從而使得該結(jié)構(gòu)可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號(hào)電壓可以從0V到2.4V變化,單端信號(hào)擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內(nèi)變化,也就是說(shuō)LVDS允許收發(fā)兩端地電勢(shì)有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發(fā)軟件ISE,設(shè)計(jì)完成了可以用于Virtex系列各低端型號(hào)FPGA的IOB結(jié)構(gòu),它有靈活的可配置性和出色的適應(yīng)能力,能支持大量的I/O標(biāo)準(zhǔn),其中包括單端標(biāo)準(zhǔn),也包括雙端標(biāo)準(zhǔn)如LVDS等。它具有適應(yīng)性的優(yōu)點(diǎn)、可選的特性和考慮到被文件描述的硬件結(jié)構(gòu)特征,這些特點(diǎn)可以改進(jìn)和簡(jiǎn)化系統(tǒng)級(jí)的設(shè)計(jì),為最終的產(chǎn)品設(shè)計(jì)和生產(chǎn)打下基礎(chǔ)。設(shè)計(jì)中對(duì)包括20種IO標(biāo)準(zhǔn)在內(nèi)的各電器參數(shù)按照用戶手冊(cè)描述進(jìn)行仿真驗(yàn)證,性能參數(shù)已達(dá)到預(yù)期標(biāo)準(zhǔn)。
標(biāo)簽: FPGA 標(biāo)準(zhǔn) 可編程
上傳時(shí)間: 2013-05-15
上傳用戶:shawvi
對(duì)于H.264視頻編碼系統(tǒng),雖然單純用軟件也可以實(shí)現(xiàn)整個(gè)編碼過(guò)程,但是由于整個(gè)編碼系統(tǒng)的算法復(fù)雜度很高,里面又有大量的數(shù)學(xué)運(yùn)算,使得軟件的計(jì)算能力差、速度慢,容易造成總線擁擠,所以單純地依靠軟件無(wú)法實(shí)現(xiàn)視頻編碼的要求。為了縮短整個(gè)編碼的時(shí)間,提高編碼系統(tǒng)的工作效率,有必要將軟件中耗費(fèi)時(shí)間和資源較多的模塊用硬件來(lái)實(shí)現(xiàn)。本文正是基于上述的想法,通過(guò)使用FPGA豐富的內(nèi)部資源來(lái)實(shí)現(xiàn)H.264的編碼。本系統(tǒng)流程是首先使用視頻解碼芯片SAA7113將從攝像頭傳輸過(guò)來(lái)的PAL制式數(shù)據(jù)轉(zhuǎn)換為ITU656格式的數(shù)字視頻數(shù)據(jù),然后由FPGA讀取并進(jìn)行預(yù)測(cè)、變換和編碼,最后將編碼生成的碼流通過(guò)USB接口發(fā)送到PC端進(jìn)行解碼和顯示。
上傳時(shí)間: 2013-06-30
上傳用戶:hehuaiyu
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1