亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

寫(xiě)入器

  • Mircochip dsPIIC30F 輸入比較器程序範(fàn)例

    Mircochip dsPIIC30F 輸入比較器程序範(fàn)例

    標(biāo)簽: Mircochip dsPIIC 30F 30

    上傳時(shí)間: 2017-06-14

    上傳用戶:561596

  • CD4000 雙3輸入端或非門+單非門 TI   CD4001 四2輸入端或非門 HIT/NSC/TI/GOL    雙4輸入端或非門 NSC   CD4006 18位串入/串出移位寄存器 NS

    CD4000 雙3輸入端或非門+單非門 TI   CD4001 四2輸入端或非門 HIT/NSC/TI/GOL    雙4輸入端或非門 NSC   CD4006 18位串入/串出移位寄存器 NSC   CD4007 雙互補(bǔ)對(duì)加反相器 NSC   CD4008 4位超前進(jìn)位全加器 NSC   CD4009 六反相緩沖/變換器 NSC   CD4010 六同相緩沖/變換器 NSC   CD4011 四2輸入端與非門 HIT/TI   CD4012 雙4輸入端與非門 NSC   CD4013 雙主-從D型觸發(fā)器 FSC/NSC/TOS   CD4014 8位串入/并入-串出移位寄存器 NSC   CD4015 雙4位串入/并出移位寄存器 TI   CD4016 四傳輸門 FSC/TI   CD4017 十進(jìn)制計(jì)數(shù)/分配器 FSC/TI/MOT   CD4018 可預(yù)制1/N計(jì)數(shù)器 NSC/MOT

    標(biāo)簽: NSC CD 4000 4001

    上傳時(shí)間: 2017-07-20

    上傳用戶:lx9076

  • QL-2006燒錄軟體-中文版, 為燒寫器軟件的安裝文件

    QL-2006燒錄軟體-中文版, 為燒寫器軟件的安裝文件,直接雙擊執(zhí)行安裝

    標(biāo)簽: 2006 QL

    上傳時(shí)間: 2017-07-26

    上傳用戶:www240697738

  • PIC單片機(jī)的C編譯器介紹, 為燒寫器軟件的安裝文件

    PIC單片機(jī)的C編譯器介紹, 為燒寫器軟件的安裝文件,直接雙擊執(zhí)行安裝

    標(biāo)簽: PIC C編譯器 單片機(jī)

    上傳時(shí)間: 2013-12-25

    上傳用戶:sssl

  • windows ce 平臺(tái)下的輸入法 程序編寫 範(fàn)例

    windows ce 平臺(tái)下的輸入法 程序編寫 範(fàn)例

    標(biāo)簽: windows ce 程序

    上傳時(shí)間: 2017-08-09

    上傳用戶:宋桃子

  • 單相光伏并網(wǎng)逆變器的研究.rar

    逆變器作為光伏陣列和電網(wǎng)接口的主要設(shè)備,它的性能決定著整個(gè)光伏發(fā)電系統(tǒng)的性能。為了將光伏陣列產(chǎn)生的電能最大限度地饋入電網(wǎng),并提高其運(yùn)行的穩(wěn)定度、可靠性和精確度,必須對(duì)并網(wǎng)逆變器的主電路拓?fù)溥x擇、濾波器參數(shù)設(shè)計(jì)及其控制策略選取等進(jìn)行深入研究。 論文首先分析了光伏發(fā)電的國(guó)內(nèi)外發(fā)展現(xiàn)狀和應(yīng)用前景,對(duì)光伏并網(wǎng)發(fā)電系統(tǒng)的種類、結(jié)構(gòu)和并網(wǎng)標(biāo)準(zhǔn)進(jìn)行了綜述。針對(duì)眾多適用于光伏并網(wǎng)的逆變器拓?fù)溥M(jìn)行了詳細(xì)的比較分析,最終確定了一臺(tái)單相滿載功率1kW、并網(wǎng)電壓220V的逆變器拓?fù)浼捌渲麟娐穮?shù),對(duì)其輸出濾波器參數(shù)進(jìn)行設(shè)計(jì),并對(duì)其進(jìn)行了幅頻特性分析。 其次,詳細(xì)分析和研究逆變器的并網(wǎng)控制策略,確定了在獨(dú)立工作模式下的瞬時(shí)電壓控制策略和在并網(wǎng)工作模式下的瞬時(shí)電流控制策略。根據(jù)選定的控制策略分別對(duì)其控制系統(tǒng)進(jìn)行了建模和閉環(huán)參數(shù)設(shè)計(jì),并利用Sabet軟件進(jìn)行系統(tǒng)仿真,驗(yàn)證了系統(tǒng)建模和設(shè)計(jì)的正確性。 接著,在分析光伏陣列特性的基礎(chǔ)上,總結(jié)和比較了常用的幾種MPPT(Maximum Power Point Tracking)控制方法,通過擾動(dòng)觀測(cè)法對(duì)并網(wǎng)逆變器輸出電流的控制,實(shí)現(xiàn)了光伏陣列的MPPT,并給出了設(shè)計(jì)方案和實(shí)驗(yàn)驗(yàn)證。 最后,根據(jù)以上分析結(jié)果,研制了一臺(tái)基于DSP控制的光伏并網(wǎng)逆變器的試驗(yàn)樣機(jī),并詳述了其軟硬件的設(shè)計(jì)方案,給出了相關(guān)實(shí)驗(yàn)結(jié)果。

    標(biāo)簽: 單相 光伏并網(wǎng) 逆變器

    上傳時(shí)間: 2013-04-24

    上傳用戶:天天天天

  • 基于FPGA技術(shù)的星載高速?gòu)?fù)接器設(shè)計(jì)

    隨著空間科學(xué)任務(wù)的增加,需要處理的空間科學(xué)數(shù)據(jù)量激增,要求建立一個(gè)高速的空間數(shù)據(jù)連接網(wǎng)絡(luò).高速?gòu)?fù)接器作為空間飛行器星上網(wǎng)絡(luò)的關(guān)鍵設(shè)備,其性能對(duì)整個(gè)空間數(shù)據(jù)網(wǎng)絡(luò)的性能起著重要影響.該文闡述了利用先入先出存儲(chǔ)器FIFO進(jìn)行異步速率調(diào)整,應(yīng)用VHDL語(yǔ)言和可編程門陣列FPGA技術(shù),對(duì)多個(gè)信號(hào)源數(shù)據(jù)進(jìn)行數(shù)據(jù)打包、信道選通調(diào)度和多路復(fù)接的方法.設(shè)計(jì)中,用VHDL語(yǔ)言對(duì)高速?gòu)?fù)接器進(jìn)行行為級(jí)建模,為了驗(yàn)證這個(gè)模型,首先使用軟件進(jìn)行仿真,通過編寫testbench程序模擬FIFO的動(dòng)作特點(diǎn),對(duì)程序輸入信號(hào)進(jìn)行仿真,在軟件邏輯仿真取得預(yù)期結(jié)果后,繼續(xù)設(shè)計(jì)硬件電路,設(shè)計(jì)出的實(shí)際電路實(shí)現(xiàn)了將來(lái)自兩個(gè)不同速率的信源數(shù)據(jù)(1394總線數(shù)據(jù)和1553B總線數(shù)據(jù))復(fù)接成一路符合CCSDS協(xié)議的位流業(yè)務(wù)數(shù)據(jù).在實(shí)驗(yàn)調(diào)試中對(duì)FPGA的輸出數(shù)據(jù)進(jìn)行檢驗(yàn),同時(shí)對(duì)設(shè)計(jì)方法進(jìn)行驗(yàn)證.驗(yàn)證結(jié)果完全符合設(shè)計(jì)目標(biāo).應(yīng)用硬件可編程邏輯芯片F(xiàn)PGA設(shè)計(jì)高速?gòu)?fù)接器,大幅度提高了數(shù)據(jù)的復(fù)接速率,可應(yīng)用于未來(lái)的星載高速數(shù)據(jù)系統(tǒng)中,能夠完成在軌系統(tǒng)的數(shù)據(jù)復(fù)接任務(wù).

    標(biāo)簽: FPGA 星載 復(fù)接器

    上傳時(shí)間: 2013-07-17

    上傳用戶:wfl_yy

  • 卷積碼在CDMA2000中的應(yīng)用及其譯碼器FPGA實(shí)現(xiàn)

    數(shù)字信息在有噪聲的信道中傳輸時(shí),受到噪聲的影響,誤碼總是不可避免的。根據(jù)香農(nóng)信息理論,只要使Es/N0足夠大,就可以達(dá)到任意小的誤碼率。采用差錯(cuò)控制編碼,即信道編碼技術(shù),可以在一定的Es/N0條件下有效地降低誤碼率。按照對(duì)信息元處理方式不同,信道編碼分為分組碼與卷積碼兩類。卷積碼的k0和n0較小,實(shí)現(xiàn)最佳譯碼與準(zhǔn)最佳譯碼更加容易。卷積碼運(yùn)用廣泛,被ITU選入第三代移動(dòng)通信系統(tǒng),作為包括WCDMA,CDMA2000和TD-SCDMA在內(nèi)的信道編碼的標(biāo)準(zhǔn)方案。 本文研究了CDMA2000業(yè)務(wù)通道中的幀結(jié)構(gòu),對(duì)CDMA2000系統(tǒng)中的卷積碼特性及維特比譯碼的性能限進(jìn)行了分析,并基于MATLAB平臺(tái)做了相應(yīng)的譯碼性能仿真。我們?cè)O(shè)計(jì)了一種可用于CDMA2000通信系統(tǒng)的通用、高速維特比譯碼器。該譯碼器在設(shè)計(jì)上具有以下創(chuàng)新之處:(1)采用通用碼表結(jié)構(gòu),支持可變碼率;幀控制模塊和頻率控制器模塊的設(shè)計(jì)中采用計(jì)數(shù)器、定時(shí)器等器件實(shí)現(xiàn)了可變幀長(zhǎng)、可變數(shù)據(jù)速率的數(shù)據(jù)幀處理方式。(2)結(jié)合流水線結(jié)構(gòu)思想,利用四個(gè)ACS模塊并行運(yùn)行,加快數(shù)據(jù)處理速度;在ACS模塊中,將路徑度量值存貯器的存儲(chǔ)結(jié)構(gòu)進(jìn)行優(yōu)化,防止數(shù)據(jù)讀寫的阻塞,縮短存儲(chǔ)器讀寫時(shí)間,使譯碼器的處理速度更快。(3)為了防止路徑度量值和幸存路徑長(zhǎng)度的溢出,提出了保護(hù)處理策略。我們還將設(shè)計(jì)結(jié)果在APEXEP20K30E芯片上進(jìn)行了硬件實(shí)現(xiàn)。該譯碼器芯片具有可變的碼率和幀長(zhǎng)處理能力,可以運(yùn)行于40MHZ系統(tǒng)時(shí)鐘下,內(nèi)部最高譯碼速度可達(dá)625kbps。本文所提出的維特比譯碼器硬件結(jié)構(gòu)具有很強(qiáng)的通用性和高速性,可以方便地應(yīng)用于CDMA2000移動(dòng)通信系統(tǒng)。

    標(biāo)簽: CDMA 2000 FPGA 卷積碼

    上傳時(shí)間: 2013-06-24

    上傳用戶:lingduhanya

  • 反激式控制器簡(jiǎn)化了低輸入電壓DCDC轉(zhuǎn)換器的設(shè)計(jì)

    LT®3837 從一個(gè) 4.5V 至 20V 輸入獲取工作電壓,但可通過采用一個(gè) VCC 穩(wěn)壓器和 / 或變壓器上的一個(gè)偏壓繞組使該轉(zhuǎn)換器的輸入範(fàn)圍向上擴(kuò)展。

    標(biāo)簽: DCDC 反激式控制器 輸入電壓 轉(zhuǎn)換器

    上傳時(shí)間: 2013-11-01

    上傳用戶:

  • 降壓-升壓型控制器簡(jiǎn)化手持式產(chǎn)品的DCDC轉(zhuǎn)換器設(shè)計(jì)

    對(duì)於輸出電壓處?kù)遁斎腚妷汗?fàn)圍之內(nèi) (這在鋰離子電池供電型應(yīng)用中是一種很常見的情形) 的 DC/DC 轉(zhuǎn)換器設(shè)計(jì),可供采用的傳統(tǒng)解決方案雖有不少,但迄今為止都不能令人非常滿意

    標(biāo)簽: DCDC 降壓 升壓型 控制器

    上傳時(shí)間: 2013-11-19

    上傳用戶:urgdil

主站蜘蛛池模板: 徐汇区| 大埔区| 金塔县| 布拖县| 什邡市| 勃利县| 乌什县| 东光县| 迁西县| 安溪县| 永寿县| 洞口县| 陆川县| 昭通市| 马公市| 犍为县| 楚雄市| 阿合奇县| 承德县| 错那县| 开原市| 万年县| 长丰县| 石泉县| 会同县| 马山县| 博罗县| 麻城市| 大连市| 建瓯市| 利川市| 仲巴县| 大丰市| 通榆县| 漾濞| 葫芦岛市| 安宁市| 丰原市| 翁源县| 黔西| 凤凰县|