這個(gè)文檔用于I/O管理器和基本文件系統(tǒng)之間的過濾驅(qū)動(dòng)。文件系統(tǒng)可能是本地或者網(wǎng)絡(luò)的。這個(gè)文檔不涉及文件系統(tǒng)和存儲(chǔ)設(shè)備之間的過濾驅(qū)動(dòng),比如FtDisk和DMIO. 我們將主要討論一種新的文件系統(tǒng)過濾驅(qū)動(dòng)模型,所謂的微過濾器(minfiter)
標(biāo)簽: 文件系統(tǒng) 文檔 過濾驅(qū)動(dòng) 存儲(chǔ)設(shè)備
上傳時(shí)間: 2015-04-29
上傳用戶:kikye
(ebook.-.PDF.-.Game.Programming).Premier.-.Focus.O
標(biāo)簽: Programming Premier ebook Focus
上傳時(shí)間: 2014-01-24
上傳用戶:曹云鵬
鍵盤彈琴程序主要用到了C的I/O控制,是C深入編程的基礎(chǔ)
標(biāo)簽: 鍵盤 程序 控制
上傳時(shí)間: 2015-05-01
上傳用戶:cccole0605
2410開發(fā)板在ADS下的A/D轉(zhuǎn)換測試程序。 運(yùn)行步驟: 1 打開ad.mcp工程文件 2 運(yùn)行 3 用一根導(dǎo)線連接ad 輸入0通道,觀察屏幕輸出數(shù)據(jù)的變化 文件說明: ad_test.c:開發(fā)板初始化文件 ad.c :ad測試主文件
標(biāo)簽: 2410 ADS mcp 運(yùn)行
上傳時(shí)間: 2013-12-18
上傳用戶:二驅(qū)蚊器
2410開發(fā)板在ADS下的D/A轉(zhuǎn)換測試程序。 運(yùn)行步驟: 1 打開DA.mcp工程文件 2 運(yùn)行 3 使用示波器, 連接示波器與開發(fā)板上的DA輸出和地線, 觀察示波器上的變化 文件說明: ad_test.c 開發(fā)板初始化文件 ad.c ad實(shí)驗(yàn)主程序文件
上傳用戶:leehom61
uart d的verilog 程序,可以實(shí)現(xiàn)普通串口功能
標(biāo)簽: verilog uart 程序
上傳時(shí)間: 2013-12-29
上傳用戶:lhc9102
8路鍵盤D觸發(fā)器的應(yīng)用,提供了相關(guān)電路設(shè)計(jì)圖以及擦c源代碼
標(biāo)簽: 8路 鍵盤 D觸發(fā)器 電路設(shè)計(jì)
上傳用戶:wangyi39
在出現(xiàn)的提示信息中輸入大寫字母“D”,可 顯示系統(tǒng)當(dāng)前日期;輸入大寫字母“T”,可顯示系統(tǒng)當(dāng)前時(shí)間;輸入大寫字母 “Q”,可結(jié)束程序。
標(biāo)簽: 輸入 字母 顯示系統(tǒng)
上傳時(shí)間: 2013-12-04
上傳用戶:as275944189
D觸發(fā)器的設(shè)計(jì) 主要用在時(shí)序電路中。 所用語言為Verilog HDL.
標(biāo)簽: Verilog HDL D觸發(fā)器 時(shí)序電路
上傳時(shí)間: 2014-06-23
上傳用戶:ywqaxiwang
嵌入式應(yīng)用技術(shù)基礎(chǔ)教程1 第1章 嵌入式應(yīng)用技術(shù)概述 第2章 嵌入式應(yīng)用技術(shù)的硬件基礎(chǔ) 第3章 高級語言的串行通信編程 第4章 Freescale 08系列單片機(jī)概述 第5章 HC08 CPU與匯編基礎(chǔ) 第6章 通用I/O與第一個(gè)匯編程序 第7章 08C語言 第8章 串行通信接口SCI與串行外設(shè)接口SPI 第9章 鍵盤中斷模塊與A/D轉(zhuǎn)換模塊 第10章 定時(shí)接口模塊
標(biāo)簽: Freescale 嵌入式 應(yīng)用技術(shù) 08
上傳時(shí)間: 2015-05-03
上傳用戶:er1219
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1