Altera FPGA Cyclone I EP1C6 EP1C12 最小系統 開發板
標簽: Cyclone Altera EP1C6 FPGA
上傳時間: 2017-05-05
上傳用戶:xinyuzhiqiwuwu
Altera FPGA Cyclone II EP2C5 最小系統 開發板
標簽: Cyclone Altera EP2C5 FPGA
上傳時間: 2014-12-03
上傳用戶:kristycreasy
樣板 B 樹 ( B - tree ) 規則 : (1) 每個節點內元素個數在 [MIN,2*MIN] 之間, 但根節點元素個數為 [1,2*MIN] (2) 節點內元素由小排到大, 元素不重複 (3) 每個節點內的指標個數為元素個數加一 (4) 第 i 個指標所指向的子節點內的所有元素值皆小於父節點的第 i 個元素 (5) B 樹內的所有末端節點深度一樣
標簽: MIN 元素 tree
上傳時間: 2017-05-14
上傳用戶:日光微瀾
FPGA 開發板源碼。芯片為Mars EP1C6F.VHDL語言??蓪崿F一些基本的功能。如乘法器、加法器、多路選擇器等。
標簽: FPGA Mars VHDL EP
上傳時間: 2017-05-25
上傳用戶:shizhanincc
FPGA開發板配套Verilog HDL代碼。芯片為Mars EP1C6F。是基礎實驗的源碼。包括加法器、減法器、乘法器、多路選擇器等。
標簽: Verilog EP1C6F FPGA Mars
上傳時間: 2014-11-10
上傳用戶:15736969615
Computer Networks 4th Ed 學習電腦網路的實用原文書
標簽: Computer Networks 4th Ed
上傳時間: 2013-12-18
上傳用戶:磊子226
功能: 1、作為主機通訊采集兩路下位機數據并將此數據通過8255送出(十路水位值) 并計算水頭送STC板 2、采集數據為BCD碼制,先轉換成二進制,處理后再轉換成BCD 3、通訊采用方式3,多機通訊,上位機發地址時TB8=1,其他TB8=0 下位機SM2=1,RB8=1時產生中斷后使SM2=0收發數據,結束后SM2=1 在此系統中本機硬件地址要設為0
標簽: 8255 STC BCD 數據
上傳時間: 2017-06-10
上傳用戶:2467478207
基于89c51單片機開發板中LED與排線系統組合部分 小系統
標簽: 89c51 LED 單片機開發板 分
上傳時間: 2014-01-17
上傳用戶:asdfasdfd
實驗板 2X DSP最小系統原理 TMS320F2812 TMS320F2812
標簽: F2812 2812 320F 320
上傳時間: 2017-06-30
上傳用戶:yph853211
51開發板和小鍵盤的按鍵程序,經過測試可以使用的
標簽: 51開發板 鍵盤 按鍵程序
上傳時間: 2014-01-08
上傳用戶:笨小孩
蟲蟲下載站版權所有 京ICP備2021023401號-1