近年來,嵌入式技術發展迅速,已經滲透到工業控制、智能設備以及電子消費品等人們日常生活的各個領域,而Internet技術也取得了巨大的發展,為人們所廣為接受,于是嵌入式技術和Internet技術相結合形成的嵌入式Internet技術適時地出現了,并且成為實現遠程控制、信息共享的關鍵技術。 本文首先闡述了課題研究的背景、目的和意義,以及嵌入式TCP/IP協議棧研究的現狀,然后分析了嵌入式操作系統μ C/OS-Ⅱ的工作原理并描述了把它移植到LPC2210上的過程,為嵌入式TCP/IP協議棧實現提供了操作系統支持。接著,針對嵌入式協議棧的特殊需求,詳細分析并采用了零拷貝技術、跨層技術等對LwIP協議棧進行了有效的裁剪和優化,結合μ C/PS-Ⅱ設計了一種緊湊的協議棧工作模型和內存管理機制。并且結合μ C/OS-Ⅱ設計了協議棧的工作模型和內存管理機制。在驅動程序的基礎上實現了對LwIP中的IP協議、ARP協議、ICMP協議、UDP協議和TCP協議等幾個協議棧的裁剪和優化。并分析了它們的安全漏洞及基于這些漏洞的攻擊方式,在這個基礎上提出了如攻擊檢測算法等填補漏洞和抵抗攻擊的一些技術和措施。最后在目標板上成功移植了優化后的LwIP。 本文同時還設計了一種能夠提供足夠多軟定時器資源的算法。在不需要操作系統支持的情況下,軟定時器可以給多任務的系統提供足夠的定時服務,而且不影響中斷處理時間。并且具有自動回調功能,啟動一次以后就可自動調用定時器。此軟定時器使用方便且易移植,大大方便了本課題多次使用定時器的需要。課題結合具體項目“蓄電池狀態記錄儀的設計”,分析了它的各個功能模塊,設計了其系統結構。對各個功能模塊的設計與實現進行了代碼編寫和測試,借助于TFTP服務器實現了基于協議的嵌入式目標板和PC機間的網絡通信。 本課題經過幾個月的軟硬件設計和現場測試,已實現了最初的設計目標。構建出了實驗硬件平臺和一個多任務多協議的基本實時系統框架。以后的開發者可以不必深入了解μ C/OS-Ⅱ實時操作系統和嵌入式TCP/IP協議棧的情況下就可以方便的創建一個嵌入式網絡控制系統,并能在平臺上開發其它的應用任務,為以后的研究提供了參考并奠定了基礎。
上傳時間: 2013-04-24
上傳用戶:www240697738
瞬變電磁法作為一種重要的地球物理探測方法,由于它在時間和空間上的可分性,使得這種方法簡單易行,信息豐富,精度較高,低成本,見效快,從而在礦藏勘探、鉆井和海洋勘探等領域得到了廣泛的應用。隨著接收儀器的數字化和智能化,發射功率的增大,數字模型計算正反演的應用,解釋水平的提高,瞬變電磁法可解決的地質問題不斷擴大,幾乎涉及了物探工作的各個領域:礦產勘探,構造探測,水文與工程、地質調查,環境調查與監測以及考古等。近年來,在找水、市政工程、土壤鹽堿化和污染調查、淺層石油構造填圖,以及礦井突水預測等領域都取得了良好效果。 瞬變電磁法探測系統包括發射機和接收機兩部分。接收機用作在噪聲中提取由發射機發射的一次場信號在地下導體中感應出的二次場信息,其信息反映了地下導體的電阻率差異,通過對該信息數據的處理了解探測目標的特性從而達到探測的目的。 瞬變電磁信號具有早期信號幅度大、衰減快,而中晚期信號幅度小、衰減慢的大動態范圍的特點。因此,必須設計出能適應這種瞬時變化快、動態范圍大數據信號要求的高性能數據采集系統。同時,瞬變電磁探測系統的工作環境大都是在野外,因此,為適應野外工作的需要,數據采集卡尤其要有較低的功耗。 本論文在總結其他數據采集系統設計的基礎上,提高采樣速率和采樣精度、采用分段放大技術避免放大飽和和實現對小信號的有效識別、改用ARM作為核心處理器實現對接收機的有效控制、改進USB2.0的實際傳輸速度、改用自適應濾波法等噪聲抑制方法組合實現抗干擾和噪聲濾除設計,成功設計和實現了一套基于ARM和USB2.0的瞬變電磁數據采集系統,該系統具有高性能,低功耗,抗干擾能力強,低成本的特點,已成功應用于瞬變電磁探測實踐,并取得良好效果,極大的滿足了瞬變電磁探測系統的需要。同時,該系統對于其他數據采集系統的設計具有一定的借鑒意義。
上傳時間: 2013-06-21
上傳用戶:txfyddz
無線電子點菜系統是餐館實行信息化管理的一個重要組成部分,該系統的應用不僅會給餐飲企業帶來良好的經濟效益,而且有利于先進的科學技術在國民經濟中的推廣應用,產生良好的社會效益。目前國內點菜系統高、低檔產品繁多,但推廣速度十分緩慢,究其原因是缺少適合中國國情的中檔適用產品。本文通過分析國內市場現有的各種點菜系統的優缺點,指出點菜系統的區別關鍵在于點菜終端和通訊方式的選擇上,在此基礎上提出了一種適合具體應用場合的中檔無線點菜終端解決方案:運用嵌入式系統開發無線點菜終端,運用短距離無線通信技術進行數據傳輸。 文章首先分析了無線點菜機的系統組成及功能分配,并在此基礎上對系統各個組成模塊的硬件進行設計。接著分析了觸摸屏數據采集的全過程,探討了影響觸摸屏數據精度的各種因素,提出了一種“三步法”進行數據的校正的方法。然后文章對幾種常用的小范圍無線通訊方式進行比較,確定采用無線射頻單芯片實現短距離無線通訊,并詳細闡述了數據幀格式和分層次通訊協議的設計,通訊系統的模型采、用主站論詢,從站監聽的方式。最后是軟件的具體開發,首先研究了μC/OS-Ⅱ操作系統的移植和Boot Loader啟動代碼的設計,并成功移植下載到S3C44BOX中,然后在此操作系統的基礎上進行點菜界面、通訊協議及關鍵驅動的設計。 本設計對基于嵌入式μC/OS-Ⅱ操作系統進行終端開發,具有一定的借鑒指導意義,對自助式餐飲業具有商業實用價值。同時,作為一款手持式產品,可以隨身攜帶,可以使用于多種支持無線上網的場合,具有一定的市場應用前景和商業實用價值。
上傳時間: 2013-07-30
上傳用戶:acon
正交頻分復用(OnIlogonaJ Frequency Division Multiplexing,OFDM)技術通過將整個信道分為多個帶寬相等并行傳輸的子信道,通過將信息經過子信道獨立傳輸來實現通信,子信道的正交性可以保證最大限度的利用頻譜資源。OFDM系統通過循環前綴來消除符號間干擾(ISI),通過IDFT/DFT調制解調降低了系統實現的復雜度。由于其頻譜利用率高,抗多徑能力強,在多種通信場合中都得到了應用。雖然有著上述優點,但為了準確的恢復信號,信道估計是OFDM系統中必須實現的一環。 本文正是針對OFDM接收機中的信道估計模塊的運算部件的實現進行了研究。首先,研究了OFDM信道估計的LS算法,一階線性插值算法,二次多項式插值算法,建立了適用于寬帶通信系統的信道估計模塊模型。其次研究了加法器電路和乘法器電路的實現,包括進位行波加法器,曼徹斯特進位鏈,超前進位加法器和乘法原理,陣列乘法器,wallace樹乘法器及BOOTH編碼算法,并分析了各種電路的特性及優缺點。接著研究了幾種主要的除法器設計算法,包括數字循環算法,基于函數迭代的算法,以及CORDIC算法,結合信道估計的特點選擇了函數迭代和CORDIC算法作為具體實現的方法。最后,在前面的設計的基礎上在FPGA芯片上實現了前面的設計方案。
上傳時間: 2013-06-06
上傳用戶:yyyyyyyyyy
二次雷達(Secondary Surveillance Radar)是民航空中管制(Air Traffic Control)和軍事敵我識別(Identification Friend or Foe)系統中的關鍵部分,由于這兩個應用領域都要求很高的可靠性和穩定性,因此,二次雷達一直是國內外雷達信號處理領域的研究熱點.傳統的機載二次雷達應答器普遍采用中小規模集成電路和分立元件設計,其穩定性和可靠性差,實時處理能力也很有限,無法完成高密度、大容量的應答.針對這些缺陷,本論文提出一種全新的應答數字信號處理器硬件結構,即FPGA+DSP的混合結構.這種硬件體系結構的特點是可靠性高,集成度高,通用性強,適于模塊化設計,處理速度快,能實時處理多個應答信號,以及進行置信度分析和生成報表.此項目中,本文作者主要負責FPGA部分硬件設計.FPGA主要完成雙通道數據采集、產生視頻信號和旁瓣抑制信號、計算當前飛機相對本地接收天線的方位和距離、與DSP實時交換數據、上傳報表等功能.論文詳細分析了接收機信號處理算法在FPGA中的硬件實現方案,在提高系統可靠性、堅固性以及FPGA資源的合理利用方面做了深入的探討.同時給出不同層次關鍵模塊的HDL實現及其時序仿真結果.
上傳時間: 2013-04-24
上傳用戶:西伯利亞狼
隨著無線通信的應用日益廣泛,無線通信系統的種類也越來越繁雜,但是由于不同通信系統的工作頻段、調制方式、通信協議等原理結構上存在差異而極大限制了不同系統之間的互通。軟件無線電擺脫了硬件體系結構的束縛,成為解決不同通信體制之間互操作問題和開展多種通信業務的最佳途徑,具有巨大的商業和軍事價值,被喻為無線電通信領域一次新的技術革命。 本文首先回顧了軟件無線電的提出和發展現狀,然后論述了軟件無線電的基本理論和數學模型。在此理論和模型的基礎上,設計了軟件無線電接收機的硬件平臺。該平臺包括射頻部分、中頻處理部分和基帶處理部分。射頻部分由天線和無線接收機組成;中頻部分先將接收機輸出的模擬信號數字化,然后再通過FPGA實現下變頻;基帶部分主要由DSP和嵌入式系統組成,完成解調、同步等處理并可以進行一些其他的應用。其中的嵌入式系統的主處理器是基于ARM7-TDMI內核的LPC2200芯片,為了實現開發的方便在此芯片上移植了uC/OS-Ⅱ嵌入式時實內核。 軟件無線電接收機是一個很龐大的體系,其中的數字下變頻器DDC是一個非常關鍵的組成部分,在這部分中可方便的對接收頻段、濾波器特性等進行編程控制,極大的提高了通信設備的性能和靈活性,因此本文的重點在于數字下變頻器的設計與實現。實現下變頻的方法有很多種,由于FPGA在速度和靈活性上的優勢,其應用也越來越廣泛,因此主要采用了居于領導地位的XILINX公司的SPATAN-Ⅱ芯片來實現數字下變頻的功能。
上傳時間: 2013-04-24
上傳用戶:mfhe2005
該論文介紹二次雷達的基本概念、發展歷史、工作流程和運作機理以及單脈沖二次雷達的系統原理,并且對傳統的單脈沖二次雷達應答信號處理器的硬件結構進行改進,提出一種全新的應答處理器硬件結構,即FPGA+DSP的混合結構.這種硬件結構的特點是結構靈活,有較強的通用性.該論文圍繞FPGA+DSP這種數字信號處理的硬件結構,闡述了它在單脈沖二次雷達應答數字信號處理器中的應用,使用VHDL語言設計FPGA程序,并且給出主要模塊的仿真結果.FPGA主要完成距離計數、方位計數、脈沖分解、產生應答數據送給DSP、與PC104交換報表等功能.長時間的成功試驗表明,基于FPGA和DSP技術的二次雷達應答信號處理器在3毫秒內可以同時處理四個重疊應答,計算所接收的每一個脈沖的到達方向,得到真實脈沖并且給出脈沖置信度.系統達到了預期的目的.該課題的另外一個重要意義是對傳統的二次監視雷達應答信號處理器進行了改進,使單脈沖二次雷達系統的應答處理能力在可靠性、穩定性和系統精度三個方面有質的飛躍.
上傳時間: 2013-04-24
上傳用戶:gokk
目前,以互聯網業務為代表的網絡應用,正快速地向包括數據、語音、圖像的綜合寬帶多媒體方向發展,構建寬帶化、大容量、全業務、智能化的現代通信網絡已成為大勢所趨.寬帶無線接入(BWA)憑借其組網快速靈活、運營維護方便及成本較低等競爭優勢,迅速成為市場熱點,各種微波、無線通信領域的先進手段和方法不斷引入,各種寬帶無線接入技術迅速涌現.由于BWA要用于非視距傳輸,所以必須考慮無線信道的多經效應.而OFDM技術憑借著魯棒的對抗頻率選擇性衰落能力和極高頻譜效率引起了學術界和工業界的高度重視.其基本思想是把調制在單載波上的高速串行數據流,分成多路低速的數據流,調制到多個正交載波上并行傳輸,這樣在傳輸時,雖然整個信道是頻率選擇性衰落,但是各個子信道卻是平坦衰落,有效對抗了多經效應,同時由于各個子載波是正交的,極大提高了頻譜效率.可以預料的是,隨著通信系統將向基于IPv6核心網的全IP包的傳輸方向發展,越來越多的通信系統將具有"突發模式"的特征.本文關注的正是突發OFDM系統接收機設計和實現.由于IEEE 802.11a無線局域網是OFDM技術第一次真正的應用于突發系統,實現了面向IP的無線寬帶傳輸,所以基于IEEE 802.11a的突發OFDM系統有著重要的借鑒和研究價值,本文也正是圍繞著這個中心而展開.本文的各章節安排如下:在第一章中主要介紹OFDM的技術原理和在寬帶無線接入中的應用,同時引出本文所關注的突發OFDM接收機設計.在第二章中先介紹了相干接收和信道估計的概念,重點分析了本文所采用的WLAN信道模型和信道估計算法,然后在得到同步誤差表達式的基礎上,先用星座圖直觀的表現OFDM系統中各種同步誤差的影響,再從信噪比損失的角度對符種同步誤差進行分析.第三章是本文的重點之一,在本章中對基于IEEE 802.11a的各種同步算法包括幀檢測和符號定時、載波同步和采樣時鐘同步進行仿真和比較,并針對適合FPGA實現的同步算法進行了重點的分析.第四章也是本文的重點之一,提出了整個OFDM系統平臺的硬件結構和基于IEEE 802.11a的接收機FPGA設計方案,然后從整體上介紹了接收機的實現結構,并給出了接收機各個模塊的具體設計,最后對整個系統調試過程和測試結果進行了分析.
上傳時間: 2013-04-24
上傳用戶:zhoujunzhen
本論文主要對無線擴頻集成電路設計中的信道編解碼算法進行研究并對其FPGA實現思路和方法進行相關研究。 近年來無線局域網IEEE802.11b標準建議物理層采用無線擴頻技術,所以開發一套擴頻通信芯片具有重大的現實意義。無線擴頻通信系統與常規通信相比,具有很強的抗干擾能力,并具有信息蔭蔽、多址保密通信等特點。無線信道的特性較復雜,因此在無線擴頻集成電路設計中,加入信道編碼是提高芯片穩定性的重要方法。 在了解擴頻通信基本原理的基礎上,本文提出了“串聯級聯碼+兩次交織”的信道編碼方案。串聯的級聯碼由外碼——(15,9,4)里德-所羅門(Reed-Solomon)碼,和內碼-(2,1,3)卷積碼構成,交織則采用交織深度為4的塊交織。重點對RS碼的時域迭代譯碼算法和卷積碼的維特比譯碼算法進行了詳細的討論,并完成信道編譯碼方案的性能仿真及用FPGA實現的方法。 計算機仿真的結果表明,采用此信道編碼方案可以較好的改善現有仿真系統的誤符號率。 本論文的內容安排如下:第一章介紹了無線擴頻通信技術的發展狀態以及國內外開發擴頻通信芯片的現狀,并給出了本論文的研究內容和安排。第二章主要介紹了擴頻通信的基本原理,主要包括擴頻通信的定義、理論基礎和分類,直接序列擴頻通信方式的數學模型。第三章介紹了基本的信道編碼原理,信道編碼的分類和各自的特點。第四章給出了本課題選擇的信道編碼方案——“串聯級聯碼+兩次交織”,詳細討論了方案中里德-所羅門(Reed-Solomon)碼和卷積碼的基本原理、編碼算法和譯碼算法。最后給出編碼方案的實際參數。第五章對第四章提出的編碼方案進行了性能仿真。第六章結合項目實際,討論了FPGA開發基帶擴頻通信系統的設計思路和方法。首先對FPGA開發流程以及實際開發的工具進行了簡要的介紹,然后給出了擴頻通信系統的總體設計。對發射和接收子系統中信道編碼、解碼等相關功能模塊的實現原理和方法進行分析。第七章對論文的工作進行總結。
上傳時間: 2013-07-18
上傳用戶:hbsunhui
火車模型 基于NRMA DCC協議的數碼控制器
上傳時間: 2013-07-13
上傳用戶:ynsnjs