基於S3C44B0X上的各種範(fàn)例,可以實(shí)驗(yàn)IDE,PWM,USB,LED...etc。對(duì)於初學(xué)嵌入式系統(tǒng)者有很大助益。
標(biāo)簽: S3C44B0X
上傳時(shí)間: 2014-01-19
上傳用戶:sy_jiadeyi
本文探討使用 Linux作為嵌入式作業(yè)系統(tǒng)的方法,透過如何對(duì)內(nèi)核、守護(hù)程序、庫和應(yīng)用程序等四個(gè)主要部份,進(jìn)行縮減其大小后,以便配置在以閃存為存儲(chǔ)設(shè)備的嵌入式系統(tǒng)中。
上傳時(shí)間: 2014-10-11
上傳用戶:CHENKAI
qemu性能直逼VMware的仿真器QEMU 的模擬速度約為實(shí)機(jī)的 25%;約為 Bochs 的 60 倍。Plex86、User-Mode-Linux、VMware 和 Virtual PC 則比 QEMU 快一點(diǎn),但 Bochs 需要特定的 Kernel Patch;User-Mode-Linux 的 Guest System 必須為 Linux;VMware 和 Virtual PC 則需要在 Guest System 上安裝特定的 Driver,且它們是針對(duì)作業(yè)系統(tǒng)而進(jìn)行模擬,並不能說是完整的模擬器。所以 QEMU 仍不失為極優(yōu)秀的 x86 模擬器。
標(biāo)簽: VMware User-Mode-Linux Virtual Bochs
上傳時(shí)間: 2014-06-04
上傳用戶:bakdesec
嵌入式系統(tǒng)設(shè)計(jì)與實(shí)例開發(fā) 1嵌入式系統(tǒng)中的 JTAG 接口編程技術(shù).pdf 二、基本概念.pdf 三、嵌入式微處理器體系結(jié)構(gòu).pdf 四、嵌入式實(shí)時(shí)操作系統(tǒng)分析.pdf 五、嵌入式實(shí)時(shí)操作系統(tǒng)的移植.pdf 六、基于ARM的嵌入式系統(tǒng)硬件結(jié)構(gòu)設(shè)計(jì).pdf 七、嵌入式系統(tǒng)軟件結(jié)構(gòu)設(shè)計(jì).pdf
標(biāo)簽: JTAG 嵌入式 實(shí)時(shí)操作
上傳時(shí)間: 2015-12-11
上傳用戶:450976175
單片機(jī)C語言編程與實(shí)例,比assembly language容易掌握,幫助建立較複雜的自動(dòng)化系統(tǒng)
標(biāo)簽:
上傳時(shí)間: 2016-07-26
上傳用戶:wangchong
「到Petzold的書中找找」仍然是解決Windows程式開發(fā)各種疑難雜癥時(shí)的靈丹妙藥。在第五版的《Windows程式開發(fā)設(shè)計(jì)指南》中,作者身違背受敬重的Windows Pioneer Award(Windows開路先鋒獎(jiǎng))得主,依據(jù)最新版本W(wǎng)indows作業(yè)系統(tǒng),以可靠的取材資料校定這一本經(jīng)典之作一再一次深入探索了Win32程式設(shè)計(jì)介面的根本重心。
上傳時(shí)間: 2014-01-08
上傳用戶:cx111111
檔案傳輸協(xié)定(FTP)為目前相當(dāng)普遍與廣泛使用之網(wǎng)路 應(yīng)用。然而在傳統(tǒng)檔案傳輸協(xié)定之設(shè)計(jì)下,資料 傳輸透過Out-of-Band(OOB)之機(jī)制,意即透過控制頻道(control channel)傳輸指令 ,而實(shí)際資料 傳輸則另外透過特定之通訊埠以及TCP連 線,進(jìn)行 傳送。如此一來 可確保資料 傳輸之可靠與穩(wěn)定性,但另一方面則會(huì)造成傳輸率 (throughput)效能低落 。因此,在本計(jì)劃中,我們透過使用SCTP協(xié)定並利 用多重串 流 (multi-stream)機(jī)制,達(dá)到以In-Band機(jī)制達(dá)成Out-of-Band傳輸之相同效果。在本研究之最後亦透過於開放原始碼系統(tǒng)實(shí)作並實(shí)際量 測,証
上傳時(shí)間: 2013-12-10
上傳用戶:2467478207
主要內(nèi)容介紹 Allegro 如何載入 Netlist,進(jìn)而認(rèn)識(shí)新式轉(zhuǎn)法和舊式轉(zhuǎn)法有何不同及優(yōu)缺點(diǎn)的分析,透過本章學(xué)習(xí)可以對(duì) Allegro 和 Capture 之間的互動(dòng)關(guān)係,同時(shí)也能體驗(yàn)出 Allegro 和 Capture 同步變更屬性等強(qiáng)大功能。Netlist 是連接線路圖和 Allegro Layout 圖檔的橋樑。在這裏所介紹的 Netlist 資料的轉(zhuǎn)入動(dòng)作只是針對(duì)由 Capture(線路圖部分)產(chǎn)生的 Netlist 轉(zhuǎn)入 Allegro(Layout部分)1. 在 OrCAD Capture 中設(shè)計(jì)好線路圖。2. 然後由 OrCAD Capture 產(chǎn)生 Netlist(annotate 是在進(jìn)行線路圖根據(jù)第五步產(chǎn)生的資料進(jìn)行編改)。 3. 把產(chǎn)生的 Netlist 轉(zhuǎn)入 Allegro(layout 工作系統(tǒng))。 4. 在 Allegro 中進(jìn)行 PCB 的 layout。 5. 把在 Allegro 中產(chǎn)生的 back annotate(Logic)轉(zhuǎn)出(在實(shí)際 layout 時(shí)可能對(duì)原有的 Netlist 有改動(dòng)過),並轉(zhuǎn)入 OrCAD Capture 裏進(jìn)行回編。
上傳時(shí)間: 2022-04-28
上傳用戶:kingwide
高可用性繫統(tǒng)常常采用雙路饋送功率分配,旨在實(shí)現(xiàn)冗餘並增強(qiáng)系統(tǒng)的可靠性。“或”二極管把兩路電源一起連接在負(fù)載點(diǎn)上,最常用的是肖特基二極管,目的在於實(shí)現(xiàn)低損耗
標(biāo)簽: 理想二極管 保護(hù) 電源布線 錯(cuò)誤
上傳時(shí)間: 2013-10-19
上傳用戶:BOBOniu
CMOS 邏輯系統(tǒng)的功耗主要與時(shí)脈頻率、系統(tǒng)內(nèi)各閘極輸入電容及電源電壓有關(guān),裝置尺寸縮小後,電源電壓也隨之降低,使得閘極大幅降低功耗。這種低電壓裝置擁有更低的功耗和更高的運(yùn)作速度,因此系統(tǒng)時(shí)脈頻率可升高至 Ghz 範(fàn)圍。
上傳時(shí)間: 2013-10-14
上傳用戶:immanuel2006
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1