本文從AES的算法原理和基于ARM核嵌入式系統(tǒng)的開發(fā)著手,研究了AES算法的設(shè)計原則、數(shù)學(xué)知識、整體結(jié)構(gòu)、算法描述以及AES存住的優(yōu)點利局限性。 針對ARM核的體系結(jié)構(gòu)及特點,對AES算法進(jìn)行了優(yōu)化設(shè)計,提出了從AES算法本身和其結(jié)構(gòu)兩個方面進(jìn)行優(yōu)化的方法,在算法本身優(yōu)化方面是把加密模塊中的字節(jié)替換運算、列混合運算和解密模塊中的逆列混合運算中原來的復(fù)雜的運算分別轉(zhuǎn)換為簡單的循環(huán)移位、乘和異或運算。在算法結(jié)構(gòu)優(yōu)化方面是在輸入輸山接口上采用了4個32位的寄存器對128bits數(shù)據(jù)進(jìn)行了并行輸入并行輸出的優(yōu)化設(shè)計;在密鑰擴展上的優(yōu)化設(shè)計是采用內(nèi)部擴展,即在進(jìn)行每一輪的運算過程的同時算出下一輪的密鑰,并把下一輪的密鑰暫存在SRAM里,使得密鑰擴展與加/解密運算并行執(zhí)行;加密和解密優(yōu)化設(shè)計是將輪函數(shù)查表操作中的四個操作表查詢工作合并成一個操作表查詢工作,同時為了使加密代碼在解密代碼中可重用,節(jié)省硬件資源,在解密過程中采用了與加密相一致的過程順序。 根據(jù)上述的優(yōu)化設(shè)計,基于ARM核嵌入式系統(tǒng)的ADS開發(fā)環(huán)境,提出了AES實現(xiàn)的軟硬件方案、AES加密模塊和解密模塊的實現(xiàn)方案以及測試方案,總結(jié)了基于ARM下的高效編程技巧及混合接口規(guī)則,在集成開發(fā)環(huán)境下對算法進(jìn)行了實現(xiàn),分別得出了初始密鑰為128bits、192bits和256bits下的加密與解密的結(jié)果,并得劍了正確驗證。在性能測試的過程中應(yīng)用編譯器的優(yōu)化選項和其它優(yōu)化技巧優(yōu)化了算法,使算法具有較高的加密速度。
標(biāo)簽: ARM AES 嵌入式系統(tǒng) 算法優(yōu)化
上傳時間: 2013-04-24
上傳用戶:liansi
在工業(yè)生產(chǎn)中,二次自動化儀表是構(gòu)成自動化系統(tǒng)的基本單元之一。我國的單元儀表己基本完成由電動Ⅲ型儀表向基于八位或十六位單片機為基礎(chǔ)設(shè)計的數(shù)字化儀表的轉(zhuǎn)換。由于常規(guī)單片機資源的限制,以單片機為基礎(chǔ)設(shè)計的單元儀表基本上還是在功能上替代電動Ⅲ型儀表,并按電動Ⅲ型功能進(jìn)行分類。這樣造成國內(nèi)自動化儀表生產(chǎn)廠家生產(chǎn)的二次數(shù)字化儀表品種繁雜,標(biāo)準(zhǔn)難以統(tǒng)一,設(shè)計隨意性大。因此帶來如下現(xiàn)實問題: 1.自動化系統(tǒng)設(shè)計單位的儀表選型、系統(tǒng)調(diào)試、使用中操作、維修和系統(tǒng)的功能優(yōu)化及備件的準(zhǔn)備非常的不方便: 2.儀表生產(chǎn)廠家的批量生產(chǎn)困難,產(chǎn)品質(zhì)量的提高及成本的節(jié)約不利: 3.國內(nèi)現(xiàn)在自動化儀表廠家數(shù)量眾多,但都無法形成規(guī)模生產(chǎn),質(zhì)量不佳,而國外進(jìn)口的二次儀表往往依附于特定的集散系統(tǒng),也存在標(biāo)準(zhǔn)不統(tǒng)一,難以靈活替換的問題,且價格昂貴。 自動化系統(tǒng)設(shè)計、生產(chǎn)及應(yīng)用迫切需要一種使用方便、通用性強的智能型二次儀表,以解決上述問題,改變傳統(tǒng)設(shè)計、生產(chǎn)及應(yīng)用方式,這將是未來自動化儀表的發(fā)展趨勢,也就是本課題的努力方向。 本論文正是針對上述問題,以設(shè)計出一種可靈活組態(tài)的通用智能型二次儀表為研究對象,在深入分析國內(nèi)主流儀表廠家的儀表操作方式和儀表功能的基礎(chǔ)上,合理地進(jìn)行軟硬件設(shè)計,為在同一硬件平臺下實現(xiàn)多種儀表的功能進(jìn)行了創(chuàng)新性和探索性研究。主要內(nèi)容為: 1.各種常規(guī)二次儀表功能、標(biāo)準(zhǔn)、接線、操作習(xí)慣及結(jié)構(gòu)方式的歸類分析; 2.多信號多量程的柔性測量方法研究; 3.系統(tǒng)整機設(shè)計以及系統(tǒng)可靠性設(shè)計; 4.u-boot的向ARM的移植、uClinux向ARM的移植、uClinux下的通用組態(tài)軟件設(shè)計。 本文設(shè)計了一種以三星公司的ARM7TDMI系列處理器S3C44BOX為核心,輔以外圍電路,實現(xiàn)同一硬件平臺下多種儀表的功能,并成功制作了樣品系統(tǒng)。 本文所討論的基于$3C44BOX和uClinux的智能儀表系統(tǒng)的開發(fā)技術(shù)同樣適用于其它項目的開發(fā),對其它嵌入式的應(yīng)用系統(tǒng)開發(fā)有重要的參考價值。
標(biāo)簽: uClinux ARM 嵌入式 測控儀表
上傳時間: 2013-05-16
上傳用戶:jjq719719
隨著嵌入式系統(tǒng)以及流媒體技術(shù)的快速發(fā)展,基于嵌入式系統(tǒng)實現(xiàn)可視電話、視頻點播、視頻會議等功能已經(jīng)成為當(dāng)前的熱點研究領(lǐng)域。這樣的系統(tǒng)通常具有小型化、低功耗、低成本、穩(wěn)定可靠、便于攜帶等特點。 本文旨在研究流媒體以及嵌入式系統(tǒng)的相關(guān)技術(shù),基于ARM9處理器平臺實現(xiàn)一種基于嵌入式系統(tǒng)的流媒體播放器。該播放器的硬件平臺以32位高性能ARM9處理器為核心進(jìn)行規(guī)劃,在此基礎(chǔ)上,采用嵌入式Linux操作系統(tǒng)、MPEG-4視頻解碼技術(shù)和流媒體網(wǎng)絡(luò)傳輸技術(shù)進(jìn)行設(shè)計。 本文的主要貢獻(xiàn)體現(xiàn)在以下六個方面: l、分析嵌入式流媒體播放器的功能需求和技術(shù)特點,對嵌入式流媒體播放器的總體實現(xiàn)方案進(jìn)行設(shè)計。 2、研究嵌入式Linux系統(tǒng)設(shè)計方法,基于ARM處理器平臺構(gòu)建嵌入式Linux操作系統(tǒng)。這部分的工作包括嵌入式BootLoader的移植、Linux內(nèi)核的配置與編譯以及根文件系統(tǒng)的創(chuàng)建。 3、研究MPEG-4視頻壓縮標(biāo)準(zhǔn),基于ARM-Linux系統(tǒng)平臺移植MPEG-4視頻解碼器。 4、研究ARM體系結(jié)構(gòu)以及基于ARM平臺的嵌入式軟件優(yōu)化方法,對所移植的MPEG-4視頻解碼器進(jìn)行平臺相關(guān)優(yōu)化。 5、研究視頻通信中的錯誤隱藏技術(shù),針對錯誤隱藏過程中傳統(tǒng)邊界匹配算法對邊緣匹配的局限性,提出了一種改進(jìn)的基于時域與空域平滑性的邊界匹配算法。 6、研究流媒體網(wǎng)絡(luò)傳輸?shù)南嚓P(guān)技術(shù)協(xié)議,基于RTSP/RTP/RTCP協(xié)議實現(xiàn)了一個基本的MPEG-4視頻流實時傳輸系統(tǒng)。
上傳時間: 2013-05-16
上傳用戶:a937518043
隨著計算機技術(shù)、通信技術(shù)、集成電路技術(shù)和控制技術(shù)的發(fā)展,傳統(tǒng)的工業(yè)控制領(lǐng)域正經(jīng)歷著一場前所未有的變革,開始向網(wǎng)絡(luò)化方向發(fā)展。本文即從未來工業(yè)控制網(wǎng)絡(luò)發(fā)展的需要出發(fā),設(shè)計并實現(xiàn)了以S3C2410微處理器為核心的嵌入式網(wǎng)絡(luò)控制器。 本文以S3C2410-32 位微處理為核心,設(shè)計并實現(xiàn)了具有1路以太網(wǎng)接口、1路 USB Host 接口、1路USB Device 接口、3路RS232串口、1個CAN總線擴展卡、1個RS485擴展卡、1個RS422擴展卡使用、8路A/D、1路D/A、4路 PWM、一個 240×320TFT LCD 顯示觸摸屏的功能強大的嵌入式網(wǎng)絡(luò)控制器。并在此基礎(chǔ)上,結(jié)合嵌入式操作系統(tǒng)Windows CE建立了一個嵌入式軟件開發(fā)平臺。 在深入研究和分析CANopen協(xié)議的基礎(chǔ)上,實現(xiàn)了基于Windows CE 的嵌入式 CANopen 協(xié)議棧,大大提高了嵌入式網(wǎng)絡(luò)控制器在現(xiàn)場總線上的通信和控制能力,為新型的網(wǎng)絡(luò)控制算法研究提供了實驗平臺。在探討了TCP/IP協(xié)議的基礎(chǔ)上研究了基于 Windows CE 的嵌入式 TCP/IP 協(xié)議棧,掌握了Windows CE 平臺的網(wǎng)絡(luò) Socket 通信編程,使控制器能夠通過以太網(wǎng)接到Intranet或Intemet上。 在完成嵌入式網(wǎng)絡(luò)控制器硬件與軟件設(shè)計的基礎(chǔ)上,將控制器應(yīng)用到了網(wǎng)絡(luò)化的嵌入式數(shù)控系統(tǒng)的中央數(shù)控單元中,實現(xiàn)數(shù)控系統(tǒng)等數(shù)控設(shè)備小型化、網(wǎng)絡(luò)化和集成化的需要。并以此為基礎(chǔ),結(jié)合計算機控制實驗室建設(shè),構(gòu)建了三層(信息層、控制層和設(shè)備層)工業(yè)網(wǎng)絡(luò)實驗平臺,實現(xiàn)了實驗室設(shè)備真正的網(wǎng)絡(luò)互連,為網(wǎng)絡(luò)控制研究提供了一個高性能的平臺。
標(biāo)簽: ARM 嵌入式網(wǎng)絡(luò) 控制器
上傳時間: 2013-06-10
上傳用戶:hzy5825468
隨著國民經(jīng)濟和電力工業(yè)的飛速發(fā)展,使得對電力系統(tǒng)自動化和信息化水平的要求也越來越高。變電站系統(tǒng)作為電網(wǎng)的重要基本環(huán)節(jié),其自動化水平的高低直接影響著電網(wǎng)安全穩(wěn)定運行水平,于是變電站綜合自動化系統(tǒng)得到了迅猛的發(fā)展和推廣應(yīng)用,成為衡量電力企業(yè)自動化水平的重要依據(jù)。而安全可靠的網(wǎng)絡(luò)通信技術(shù)又是實現(xiàn)變電站綜合自動化系統(tǒng)的根本保證。 變電站是輸配電系統(tǒng)中的樞紐環(huán)節(jié),它是電力系統(tǒng)的重要部分。而作為變電站綜合自動化系統(tǒng)中的現(xiàn)地測控單元是其非常重要的組成部分,它的性能的優(yōu)劣直接影響著變電站綜合自動化系統(tǒng)整體的高效、安全的運行。 隨著電壓等級和電網(wǎng)復(fù)雜程度的提高,供電半徑和輸配電容量的加大,采用傳統(tǒng)的變電站一次和二次設(shè)備已越來越難以同時滿足:“降低變電站造價,提高變電站的安全和經(jīng)濟運行水平”這兩方面的要求。為此,很有必要研制和開發(fā)以計算機技術(shù)為基礎(chǔ)的各種電壓等級的變電站綜合自動化系統(tǒng),以取代或更新傳統(tǒng)的變電站二次設(shè)備。 本論文以變電站綜合自動化系統(tǒng)現(xiàn)階段的技術(shù)為參考,提出并研究了一種基于ARM內(nèi)核的高性能的嵌入式微處理器和嵌入式實時操作系統(tǒng)的變電站綜合自動化現(xiàn)地測控單元。文中從當(dāng)前各種模式的變電站綜合自動化系統(tǒng)結(jié)構(gòu)出發(fā),結(jié)合計算機技術(shù)發(fā)展的趨勢,詳細(xì)介紹了該現(xiàn)地測控單元的原理與構(gòu)成及其特點;著重分析了以Samsung公司32位嵌入式微處理器S3C4510B為核心的嵌入式網(wǎng)絡(luò)系統(tǒng)的軟件硬件設(shè)計原理,給出了硬件原理圖;對于該系統(tǒng)的關(guān)鍵技術(shù):操作系統(tǒng)UC/OS-Ⅱ的移植、系統(tǒng)軟件的設(shè)計等問題本文作了系統(tǒng)、細(xì)致的論述,并給出了相關(guān)的設(shè)計程序。 新型嵌入式智能變電站綜合自動化現(xiàn)地測控單元提供了更快的通信速度以及更強的處理能力,它的應(yīng)用必定會提高變電站綜合自動化系統(tǒng)的通信能力,而且使變電站綜合自動化系統(tǒng)的可靠性更高,經(jīng)濟性方面也具有更強的優(yōu)勢。
上傳時間: 2013-06-21
上傳用戶:kijnh
由于全球定位系統(tǒng)在航天、航空、航海、海洋上程、大地測量、陸地導(dǎo)航以及軍事上的大量運用及其廣闊的應(yīng)用前景,使得GPS接收機系統(tǒng)成為國內(nèi)外相關(guān)領(lǐng)域競相研究的對象。GPS系統(tǒng)的用戶部分主要是各種型號的GPS接收機。所以GPS接收機中的微處理器的運算能力和功耗直接影響整機的性能。 本文所研究的是基于ARM微處理器和μC/OS—Ⅱ的嵌入式系統(tǒng)開發(fā)及其在GPS接收機中的應(yīng)用。介紹了OPS接收機設(shè)計原理,分析了接收機硬件模塊的組成和功能,設(shè)計了由FPGA和ARM完成基帶信號處理及導(dǎo)航解算的接收機,建立了基于ARM和μC/OS—Ⅱ的GPS接收機嵌入式硬件開發(fā)平臺。研究了嵌入式實時操作系統(tǒng)μC/OS—Ⅱ,分析了其內(nèi)核的組成結(jié)構(gòu):與處理器無關(guān)代碼、處理器相關(guān)代碼、與應(yīng)用相關(guān)代碼,并重點分析和配置了其中與處理器相關(guān)和與應(yīng)用相關(guān)的代碼部分,最終將其成功移植到ARM LPC2290微處理器上。建立了基于ARM LPC2290和μC/OS—Ⅱ的嵌入式系統(tǒng)軟件編譯和調(diào)試的交叉環(huán)境,設(shè)計了運行在此環(huán)境下的中斷和多任務(wù)來實現(xiàn)接收機信號處理、導(dǎo)航解算及顯示等功能,最終完成了基于ARM和μC/OS—Ⅱ的GPS接收機軟應(yīng)用件設(shè)計。 總之,本文從研究嵌入式系統(tǒng)的軟、硬件設(shè)計及其應(yīng)用著手,掌握了嵌入式系統(tǒng)開發(fā)的核心技術(shù),研制了基于ARM嵌入式開發(fā)平臺的GPS接收機。
標(biāo)簽: ARM GPS 嵌入式系統(tǒng) 收機設(shè)計
上傳時間: 2013-04-24
上傳用戶:buffer
嵌入式系統(tǒng)的開發(fā)已成為新的行業(yè)熱點,將嵌入式應(yīng)用于工業(yè)控制類產(chǎn)品中,并開發(fā)出優(yōu)秀的人機交互界面,是嵌入式發(fā)展的趨勢,擁有廣闊的市場前景。近年來的市場需求顯示越來越多的嵌入式系統(tǒng)包括PDA、機頂盒、DVD/VCD播放機、WAP手機等均要求提供一個方便簡潔的可視化操作界面,而這些都要求有一個高性能穩(wěn)定可靠的GUI(GraphicalUser Interface)來提供支持。友好的圖形人機界面為嵌入式系統(tǒng)的人機交互提供豐富的圖形圖像信息、直觀的表達(dá)方式。嵌入式GUI作為人機界面的軟件系統(tǒng),具有簡潔、美觀、方便好用且更具人性化的特點,采用嵌入式GUI進(jìn)行人機界面設(shè)計能夠提高設(shè)備開發(fā)效率、節(jié)省維護成本、豐富人機交互信息,因而,已經(jīng)被越來越多的領(lǐng)域所采用。 本文研究設(shè)計了一種基于ARM微處理器和嵌入式實時操作系統(tǒng)的嵌入式GUI應(yīng)用平臺的方案。以SmartARM2200開發(fā)板為硬件平臺(基于PHILIP公司的微處理LPC2210),在ADS1.2集成開發(fā)環(huán)境下,首先對嵌入式實時操作系統(tǒng)μ/OS-Ⅱ的特點、移植條件、性能等方面進(jìn)行應(yīng)用研究,重點分析了μ/OS-Ⅱ的移植過程,給出了移植的思路,總結(jié)了移植過程中應(yīng)注意的問題,提出了簡潔高效的移植方法;其次詳細(xì)講述了如何利用圖形用戶界面開發(fā)工具M(jìn)iniGUI進(jìn)行圖形用戶界面的開發(fā),包括鼠標(biāo)、鍵盤、菜單、繪圖等功能的實現(xiàn)。該嵌入式GUI應(yīng)用平臺既可以滿足用戶對應(yīng)用系統(tǒng)實時性和快速處理的要求,又能夠給用戶提供生動、直觀的圖形人機交互界面,具有廣泛的應(yīng)用前景。
標(biāo)簽: ARM GUI 嵌入式系統(tǒng)
上傳時間: 2013-07-06
上傳用戶:zlf19911217
近年來,隨著計算機、微電子、通信及網(wǎng)絡(luò)技術(shù)、信息技術(shù)的發(fā)展、數(shù)字化產(chǎn)品的普及,嵌入式系統(tǒng)滲透到了各個領(lǐng)域,已經(jīng)成為計算機領(lǐng)域的一個重要組成部分,成為新興的研究熱點,嵌入式軟件也在整個軟件產(chǎn)業(yè)中占據(jù)了重要地位。一個好的調(diào)試工具對軟件產(chǎn)品質(zhì)量和開發(fā)周期的促進(jìn)作用是不言而喻的,使得嵌入式調(diào)試工具成為了人們關(guān)注的重點。目前使用集成開發(fā)環(huán)境配合JTAG調(diào)試器進(jìn)行開發(fā)是目前采用最多的一種嵌入式軟件開發(fā)調(diào)試方式。國內(nèi)在JTAG調(diào)試器開發(fā)領(lǐng)域中相對落后,普遍采用的是國外的工具產(chǎn)品。因此開發(fā)功能強大的嵌入式調(diào)試系統(tǒng)具有重要的實際意義。 當(dāng)前嵌入式系統(tǒng)中尤其流行和值得關(guān)注的是ARM系列的嵌入式處理器。為此本課題的目標(biāo)就是設(shè)計并實現(xiàn)一個應(yīng)用于ARM平臺的JTAG調(diào)試系統(tǒng)。GDB是一個源碼開放的功能強大的調(diào)試器,可以調(diào)試各種程序,包括 C、C++、JAvA、PASCAL、FORAN和一些其它的語言,還包括GNU所支持的所有微處理器的匯編語言。此外GDB同目標(biāo)板交換信息的能力相當(dāng)強,勝過絕大多數(shù)的商業(yè)調(diào)試內(nèi)核,因此使用GDB不僅能夠保證強大的調(diào)試功能,同時可以降低調(diào)試系統(tǒng)的開發(fā)成本。為此本課題在對邊界掃描協(xié)議、ARM7TDMI片上仿真器Embedded-ICE和GDB遠(yuǎn)程調(diào)試協(xié)議RSP做了深入研究的基礎(chǔ)上,實現(xiàn)了GDB調(diào)試器對嵌入式JTAG調(diào)試的支持。此外設(shè)計中還把可重夠計算技術(shù)引入到硬件JTAG協(xié)議轉(zhuǎn)換器的開發(fā)設(shè)計中,使調(diào)試器硬件資源可復(fù)用、易于升級,并大大提高了數(shù)據(jù)的傳輸速度。從而實現(xiàn)了一個低成本的、高效的、支持源代碼級調(diào)試的JTAG調(diào)試系統(tǒng)。
標(biāo)簽: 嵌入式 調(diào)試系統(tǒng)
上傳時間: 2013-08-04
上傳用戶:huangld
隨著嵌入式控制在工業(yè)領(lǐng)域的不斷滲入,進(jìn)入21世紀(jì)之后,基于ARM體系Linux操作系統(tǒng)的嵌入式一體化工業(yè)控制系統(tǒng)成為了工業(yè)控制的主要發(fā)展方向,ARM芯片不僅體積小,功耗低,而且功能強;Linux由于其開源,穩(wěn)定以及成本低的優(yōu)點,在嵌入式系統(tǒng)中得到了廣泛的應(yīng)用。 本文研究的主要內(nèi)容是基于Linux操作系統(tǒng)ARM體系的嵌入式工控一體機設(shè)計與實現(xiàn)。該嵌入式工控一體機是基于Motorola公司研發(fā)的ARM9嵌入式系統(tǒng)和Linux操作系統(tǒng)的設(shè)備,整個系統(tǒng)體積小,結(jié)構(gòu)精簡,并有很高的執(zhí)行效率。它根據(jù)特定的工業(yè)控制對象定制特定的模型與控制算法。另外,該設(shè)備自身還具備各種數(shù)字PID控制算法,實現(xiàn)PID閉環(huán)控制。可以應(yīng)用于工業(yè)控制領(lǐng)域中的各類被控設(shè)備,以及為高校自動化控制實驗和工業(yè)應(yīng)用研究提供解決方案。它的軟件編程由Qt集成開發(fā)環(huán)境實現(xiàn),Qt是基于C++的針對構(gòu)造圖形用戶界面(程序)所使用的GUI工具包,它速度塊,易于使用,并具有很好的可移植性。 本文首先對嵌入式系統(tǒng)進(jìn)行選型,然后提出了系統(tǒng)的軟硬件整體架構(gòu)和系統(tǒng)的啟動流程。接著介紹了系統(tǒng)開發(fā)環(huán)境的搭建,包括啟動加載器的設(shè)計和實現(xiàn),Linux內(nèi)核的移植,設(shè)備驅(qū)動程序的編寫以及圖形用戶界面的實現(xiàn)。最后,詳細(xì)介紹了一個具有創(chuàng)新性的案例作為該嵌入式Linux工控一體機作為通訊和控制終端的典型應(yīng)用。 該嵌入式Linux工控一體機具有極好的實用性和應(yīng)用前景,并且其設(shè)計和實現(xiàn)過程對于其它嵌入式平臺也具有很好的參考價值。
上傳時間: 2013-07-27
上傳用戶:zhaiyanzhong
本文論述了嵌入式TCP/IP協(xié)議棧的實現(xiàn),介紹了TCP/IP協(xié)議棧的原理,以及硬線實現(xiàn)TCP/IP協(xié)議棧的意義和應(yīng)用。 第一章為緒論,介紹論文研究的目的、內(nèi)容、意義和國內(nèi)外研究發(fā)展的現(xiàn)狀。 第二章介紹FPGA設(shè)計的流程和Verilog HDL設(shè)計語言。著重介紹了FPGA的代碼輸入、編譯、綜合、仿真和下載等等步驟,并且介紹了FPGA設(shè)計中使用到的EDA軟件。介紹了Verilog HDL語言的起源,以及Verilog HDL語言的優(yōu)缺點,并與VHDL語言進(jìn)行了簡單的比較。 第三章介紹嵌入式系統(tǒng)要實現(xiàn)的經(jīng)過剪裁的TCP/IP協(xié)議棧的內(nèi)容。著重介紹了要實現(xiàn)的TCP/IP協(xié)議棧的子協(xié)議,包括TCP協(xié)議、UDP協(xié)議、IP協(xié)議、ARP協(xié)議、ICMP協(xié)議。在介紹這些協(xié)議的時候,介紹了這些協(xié)議的工作原理,以及這些協(xié)議要用到的報文的格式。 第四章介紹實現(xiàn)剪裁的TCP/IP協(xié)議棧的實現(xiàn),具體介紹的經(jīng)過剪裁的TCP/IP各個模塊的設(shè)計工作。這個部分著重介紹各個模塊的設(shè)計方法,實現(xiàn)各個模塊的過程。在設(shè)計完這些模塊后,對這些模塊的仿真進(jìn)行了仿真。 第五章是全文的總結(jié),概括了作者在這次畢業(yè)設(shè)計中的主要工作和課題的意義,同時指出了進(jìn)一步工作的方向和需要解決的問題。
標(biāo)簽: TCPIP FPGA 嵌入式 協(xié)議棧
上傳時間: 2013-04-24
上傳用戶:13215175592
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1