亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

差分放大器

差分放大器(英語:differentialamplifier、differenceamplifier,也稱:差動放大器、差放),是一種將兩個輸入端電壓的差以一固定增益放大的電子放大器。
  • 基于FPGA與AD9857的四路DVBC調(diào)制器的設(shè)計.rar

    隨著數(shù)字時代的到來,信息化程度的不斷提高,人們相互之間的信息和數(shù)據(jù)交換日益增加。正交幅度調(diào)制器(QAM Modulator)作為一種高頻譜利用率的數(shù)字調(diào)制方式,在數(shù)字電視廣播、固定寬帶無線接入、衛(wèi)星通信、數(shù)字微波傳輸?shù)葘拵ㄐ蓬I(lǐng)域得到了廣泛應(yīng)用。 近年來,集成電路和數(shù)字通信技術(shù)飛速發(fā)展,F(xiàn)PGA作為集成度高、使用方便、代碼可移植性等優(yōu)點的通用邏輯開發(fā)芯片,在電子設(shè)計行業(yè)深受歡迎,市場占有率不斷攀升。本文研究基于FPGA與AD9857實現(xiàn)四路QAM調(diào)制的全過程。FPGA實現(xiàn)信源處理、信道編碼輸出四路基帶I/Q信號,AD9857實現(xiàn)對四路I/Q信號的調(diào)制,輸出中頻信號。本文具體內(nèi)容總結(jié)如下: 1.介紹國內(nèi)數(shù)字電視發(fā)展狀況、國內(nèi)國際的數(shù)字電視標準,并詳細介紹國內(nèi)有線電視的系統(tǒng)組成及QAM調(diào)制器的發(fā)展過程。 2.研究了QAM調(diào)制原理,其中包括信源編碼、TS流標準格式轉(zhuǎn)換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過程,包括能量擴散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設(shè)計,其中包括詳細研究了FPGA與AD9857的電路設(shè)計、在allegro下的PCB設(shè)計及光繪文件的制作,并做成成品。 4.簡單介紹了FPGA的開發(fā)流程。 5.深入研究了基于FPAG代碼開發(fā),其中主要包括I2C接口實現(xiàn),ASI到SPI的轉(zhuǎn)換,信道編碼中的TS流包處理、能量擴散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼的實現(xiàn)及AD9857的FPGA控制使其實現(xiàn)四路QAM的調(diào)制。 6.介紹代碼測試、電路測試及系統(tǒng)指標測試。 最終系統(tǒng)指標測試表明基于FPGA與AD9857的四路DVB-C調(diào)制器基本達到了國標的要求。

    標簽: FPGA 9857 DVBC

    上傳時間: 2013-04-24

    上傳用戶:sn2080395

  • 基于DSP/FPGA的多波形數(shù)字脈沖壓縮系統(tǒng)硬件的研究與實現(xiàn)

    現(xiàn)代雷達系統(tǒng)廣泛采用脈沖壓縮技術(shù),用以解決作用距離與分辨能力之間的矛盾。脈沖壓縮是指雷達通過發(fā)射寬脈沖,保證足夠的最大作用距離,而接收時,采用相應(yīng)的脈沖壓縮法獲得窄脈沖以提高距離分辨率的過程。同時,數(shù)字信號處理技術(shù)的迅猛發(fā)展和廣泛應(yīng)用,為雷達脈沖壓縮處理的數(shù)字化實現(xiàn)提供了可能。 本文主要研究雷達多波形頻域數(shù)字脈沖壓縮系統(tǒng)的硬件系統(tǒng)實現(xiàn)。在匹配濾波理論的指導(dǎo)下,成功研制了基于FPGAEP1K100QC208-1和4片高性能ADSP21160M的多波形頻域數(shù)字脈沖壓縮系統(tǒng)。該系統(tǒng)可處理時寬在42μs以內(nèi)、帶寬在5MHz以下的線性調(diào)頻信號(LFM),非線性調(diào)頻信號(NLFM)和Taylor四相碼信號,且技術(shù)指標完全滿足實用系統(tǒng)的設(shè)計要求。 本文完成的主要工作和創(chuàng)新之處有:(1)基于雙通道模數(shù)轉(zhuǎn)換器AD10242設(shè)計高精度數(shù)據(jù)采集電路,為整個脈壓系統(tǒng)的工作提供必要的條件。完成了前端模擬信號輸入電路的優(yōu)化和差分輸入時鐘的產(chǎn)生,以實現(xiàn)高精度采樣。 (2)根據(jù)協(xié)議和脈壓系統(tǒng)的工作要求,以基于FPGAEP1K100QC208完成系統(tǒng)控制,使整個脈壓系統(tǒng)正確穩(wěn)定地工作。同時以該FPGA生成雙口RAM,實現(xiàn)數(shù)據(jù)暫存,以匹配采樣速率和脈壓系統(tǒng)頻率。 (3)設(shè)計基于4片高性能ADSP21160M的緊耦合并行處理系統(tǒng),以完成多波形頻域數(shù)字脈沖壓縮的全部運算工作。4片DSP共享外部總線,且各DSP以鏈路口互連,進行數(shù)據(jù)通信。各DSP還使用一個鏈路口連接到接口板DSP,將脈壓結(jié)果送出。 (4)以一片ADSP21160M和一片EP1K100QC208為核心,設(shè)計輸出板電路,完成數(shù)據(jù)對齊、求模和數(shù)據(jù)向下一級的輸出,并產(chǎn)生模擬輸出。 (5)調(diào)試并改進處理板和輸出板。

    標簽: FPGA DSP 多波形 壓縮系統(tǒng)

    上傳時間: 2013-06-11

    上傳用戶:qq277541717

  • 數(shù)字式π/4-DQPSK調(diào)制解調(diào)研究與FPGA實現(xiàn)

      數(shù)字式π/4-DQPSK是一種線性窄帶調(diào)制技術(shù),具有頻譜利用率高、頻譜特性好、抗衰落性能強、可用非相干解調(diào)等突出特點。在移動通信、衛(wèi)星通信中得到廣泛應(yīng)用。  本文介紹了π/4-DQPSK調(diào)制解調(diào)的基本原理和各個模塊的設(shè)計實現(xiàn);完成了調(diào)制解調(diào)算法的Matlab仿真設(shè)計;采用VHDL硬件描述語言在Xilinx公司的ISE5.2開發(fā)環(huán)境下設(shè)計實現(xiàn)各個模塊,通過了時序仿真,實現(xiàn)了正確解調(diào);分析了在實現(xiàn)過程中,采用1bit差分檢測了誤碼率。文章由推出的誤碼率表達式得到靜態(tài)高斯噪聲下,信噪比為16dB時誤碼率可達10-8。用Protel99SE進行PCB板設(shè)計,完成程序下載進FPGA芯片以及電路調(diào)試,其輸入符號速率200kbps,調(diào)制中頻455kHz。測試結(jié)果驗證了程序的正確,實現(xiàn)了π/4-DQPSK調(diào)制解調(diào)系統(tǒng)完成預(yù)定的目標。  

    標簽: DQPSK FPGA 數(shù)字式 調(diào)制解調(diào)

    上傳時間: 2013-04-24

    上傳用戶:June

  • 數(shù)字相關(guān)器解調(diào)系統(tǒng)設(shè)計與FPGA實現(xiàn)

    數(shù)字相關(guān)器是無線數(shù)字接收機的重要組成部分,它主要用于對中頻數(shù)字化后的信號進行解調(diào)和同步,從而恢復(fù)出原始的基帶數(shù)據(jù).本文的重點是如何高效的實現(xiàn)無線通信接收系統(tǒng)中數(shù)字中頻部分,主要研究如何對MSK信號進行正確、有效、實時的解調(diào),其內(nèi)容包括1.MSK信號簡介及分析,研究其特征,以便有效的對其解調(diào).2.對解調(diào)技術(shù)中涉及的重點模塊,比如NCO、CORDIC算法等做了理論上的介紹與分析.3.MSK信號的數(shù)字解調(diào)技術(shù),比較了各種解調(diào)技術(shù),主要是正交解調(diào)和差分解調(diào),分析了它們的優(yōu)勢和劣勢,并進行了仿真驗證.4.在FPGA中實現(xiàn)了數(shù)字中頻系統(tǒng)的各個關(guān)鍵模塊.5.最終的解調(diào)模塊在實際的PCB基板上調(diào)試通過,并應(yīng)用在實際產(chǎn)品中.

    標簽: FPGA 數(shù)字相關(guān)器 解調(diào) 系統(tǒng)設(shè)計

    上傳時間: 2013-06-21

    上傳用戶:1222

  • 基于ARM無線智能監(jiān)控系統(tǒng)的設(shè)計與實現(xiàn).pdf

    隨著計算機網(wǎng)絡(luò)的廣泛應(yīng)用以及嵌入式技術(shù)、圖像技術(shù)的不斷進步,視頻監(jiān)控領(lǐng)域進入了一個快速發(fā)展的時期。基于嵌入式技術(shù)的視頻監(jiān)控技術(shù)作為一種先進的、廉價的視頻監(jiān)控技術(shù),為視頻監(jiān)控設(shè)備的開發(fā)提供了一種全新解決方案。近年來,采用無線網(wǎng)絡(luò)技術(shù)的視頻監(jiān)控系統(tǒng)由于其更低廉的價格、更靈活的部署方式受到廣大視頻監(jiān)控用戶的青睞,逐漸成為視頻監(jiān)控技術(shù)的發(fā)展方向之一。 運動目標檢測算法是一種在視頻圖像檢測中經(jīng)常使用的算法,主要用來發(fā)現(xiàn)視頻中的運動物體。在視頻監(jiān)控系統(tǒng)中引入運動目標檢測算法可使監(jiān)控系統(tǒng)具備簡單的智能功能,即在有運動物體進入監(jiān)控區(qū)域時才傳輸視頻并錄像。常用的運動目標檢測算法包括幀間差分法和背景差法等。 論文在融合嵌入式技術(shù)、運動目標檢測技術(shù)的基礎(chǔ)上,結(jié)合視頻監(jiān)控系統(tǒng)在室內(nèi)及小型辦公場所應(yīng)用的實際需求,提出了一種基于嵌入式技術(shù)的無線智能視頻監(jiān)控系統(tǒng)解決方案。該方案的視頻監(jiān)控端采用三星公司基于ARM體系結(jié)構(gòu)的芯片S3C2440A作為處理器,在使用該處理器的硬件板上構(gòu)建了嵌入式Linux操作系統(tǒng)作為應(yīng)用程序開發(fā)的平臺。在視頻監(jiān)控系統(tǒng)的視頻監(jiān)控端應(yīng)用程序開發(fā)中,論文分析了幀間差分法和背景差法的優(yōu)缺點,并在此基礎(chǔ)上實現(xiàn)了兩種算法的融合,完成了在視頻采集的同時實現(xiàn)對運動物體的檢測。系統(tǒng)的PC視頻接收端應(yīng)用程序使用C#語言編寫,程序開發(fā)中使用了網(wǎng)絡(luò)編程技術(shù),在Windows操作系統(tǒng)下實現(xiàn)了視頻接收、錄像及錄像播放功能。 實驗結(jié)果表明,論文設(shè)計圓滿地完成了功能要求,對基于嵌入式平臺的監(jiān)控系統(tǒng)設(shè)計具有很大的參考價值。

    標簽: ARM 無線智能 監(jiān)控系統(tǒng)

    上傳時間: 2013-06-11

    上傳用戶:asdkin

  • 基于ARM的GPS定位系統(tǒng)設(shè)計

    當前全球定位系統(tǒng)(Navigation Satellite Timing And Ranging Global Position System,簡稱GPS)廣泛應(yīng)用于艦船導(dǎo)航,航空航天,地理測繪等領(lǐng)域,特別是移動式定位系統(tǒng)對于目前的城市交通管理有著非常重要的意義。本文分析了當前交通管理中的實際問題,介紹了一種車載終端的設(shè)計方法。設(shè)計采用ARM9內(nèi)核的S3C2410微處理器構(gòu)造的嵌入式系統(tǒng),可以實現(xiàn)對GPS定位信息的接受和處理,并采用嵌入式Linux操作系統(tǒng),結(jié)合開放式Linux圖形軟件Qt,可以為后續(xù)的建立地理信息系統(tǒng)(Geographic information system,簡稱GIS)提供數(shù)據(jù)支持,是集GPS全球衛(wèi)星定位系統(tǒng)和通用分組無線業(yè)務(wù)(General Packet Radio Service,簡稱GPRS)無線通信技術(shù)于一體的新型電子產(chǎn)品。它為現(xiàn)代交通運輸提供了新穎,可靠,有效的控制和管理途徑。 車載終端通過將GPS模塊的定位信息提取出來,一方面將定位信息在車載終端上顯示,一方面又結(jié)合車輛的狀態(tài)信息通過GPRS模塊發(fā)送出去,該信息通過無線公共網(wǎng)絡(luò)傳輸給車輛管理部門。車輛管理部門根據(jù)車輛的位置和狀態(tài)等,結(jié)合GIS系統(tǒng)中的地圖信息提供GPS數(shù)據(jù)的差分修正,并采取一定的措施,從而實現(xiàn)車輛的有效管理。 本設(shè)計從硬件和軟件兩大部分出發(fā),硬件上設(shè)計了ARM處理器、存儲器、內(nèi)存及其外圍電路,另外還有GPS模塊電路和GPRS模塊電路;軟件上采用Qt的人機界面完成數(shù)據(jù)顯示與更新,采用PPP撥號腳本完成GPRS模塊的撥號,通過Qt多線程編程的方法完成GPS數(shù)據(jù)的提取和GPRS的信息發(fā)送。在硬件和軟件之間采用了嵌入式Linux系統(tǒng),包括啟動代碼、內(nèi)核和文件系統(tǒng)等。

    標簽: ARM GPS 定位 系統(tǒng)設(shè)計

    上傳時間: 2013-04-24

    上傳用戶:夜月十二橋

  • 基于FPGA的混沌加密芯片技術(shù)研究

    利用混沌的對初值和參數(shù)敏感、偽隨機以及遍歷等特性設(shè)計的加密方案,相對傳統(tǒng)加密方案而言,表現(xiàn)出許多優(yōu)越性能,尤其在快速置亂和擴散數(shù)據(jù)方面.目前,大多數(shù)混沌密碼傾向于軟件實現(xiàn),這些實現(xiàn)方案中數(shù)據(jù)串行處理且吞吐量有限,因而不適合硬件實現(xiàn).該論文分別介紹了適合FPGA(現(xiàn)場可編程門陣列)并行實現(xiàn)的序列密碼和分組密碼方案.序列密碼方案,對傳統(tǒng)LFSR(線性反饋移位寄存器)進行改進,采用非線性的混沌方程代替LFSR中的線性反饋方程,進而構(gòu)造出基于混沌偽隨機數(shù)發(fā)生器的加密算法.分組密碼方案,從圖像置亂的快速性考慮,將兩維混沌映射擴展到三維空間;同時,引入另一種混沌映射對圖像數(shù)據(jù)進行擴散操作,以有效地抵抗統(tǒng)計和差分攻擊.對于這兩種方案,文中給出了VHDL(硬件描述語言)編程、FPGA片內(nèi)功能模塊設(shè)計、加密效果以及硬件性能分析等.其中,序列密碼硬件實現(xiàn)方案,在不考慮通信延時的情況下,可以達到每秒61.622兆字節(jié)的加密速度.實驗結(jié)果表明,這兩種加密算法的FPGA實現(xiàn)方案是可行的,并且能夠得到較高的安全性和較快的加密速度.

    標簽: FPGA 混沌 加密芯片 技術(shù)研究

    上傳時間: 2013-04-24

    上傳用戶:yx007699

  • 基于FPGA的DQPSK調(diào)制解調(diào)器研究與設(shè)計

    本課題對DQPSK調(diào)制解調(diào)技術(shù)的FPGA實現(xiàn)進行了比較全面的研究,利用DQPSK調(diào)制技術(shù)實現(xiàn)了碼速200Kbps的調(diào)制器。調(diào)制載頻3.2MHz、帶寬180KHz、帶外抑制大于45dB,調(diào)制器設(shè)計達到預(yù)定要求。解調(diào)器硬件完成,軟件未全部實現(xiàn),但完成了CIC濾波器、載波跟蹤環(huán)、位定時同步、并串轉(zhuǎn)換等幾個關(guān)鍵模塊的設(shè)計。對解調(diào)器做了實驗測試,驗證了相關(guān)模塊設(shè)計的正確性,解調(diào)器中重要的載波同步功能已能實現(xiàn)。 在本文中,主要介紹了DQPSK調(diào)制解調(diào)技術(shù)的FPGA實現(xiàn)。著重對差分編解碼、成形濾波器、Costas載波跟蹤環(huán)以及CIC濾波器進行了詳細敘述,對硬件設(shè)計則做了簡要的說明,給出了主要電路圖和實物圖。 在重要設(shè)計環(huán)節(jié)上,文中進行了比較細致的Matlab仿真及System View仿真,并給出了相關(guān)分析與說明。最后,采用VHDL 硬件描述語言對系統(tǒng)進行了設(shè)計與實現(xiàn)。文中對位定時同步以及CIC濾波器的可變速設(shè)計做了創(chuàng)新與改進。

    標簽: DQPSK FPGA 調(diào)制解調(diào)器

    上傳時間: 2013-05-22

    上傳用戶:michael52

  • 板級光互連協(xié)議研究與FPGA實現(xiàn)

    隨著集成電路頻率的提高和多核時代的到來,傳統(tǒng)的高速電互連技術(shù)面臨著越來越嚴重的瓶頸問題,而高速下的光互連具有電互連無法比擬的優(yōu)勢,成為未來電互連的理想替代者,也成為科學(xué)研究的熱點問題。目前,由OIF(Optical Intemetworking Forum,光網(wǎng)絡(luò)論壇)論壇提出的甚短距離光互連協(xié)議,主要面向主干網(wǎng),其延遲、功耗、兼容性等都不能滿足板間、芯片間光互連的需要,因此,研究定制一種適用于板級、芯片級的光互連協(xié)議具有非常重要的研究意義。 本論文將協(xié)議功能分為數(shù)據(jù)鏈路層和物理層來設(shè)計,鏈路層功能包括了協(xié)議原語設(shè)計,數(shù)據(jù)幀格式和數(shù)據(jù)傳輸流程設(shè)計,流量控制機制設(shè)計,協(xié)議通道初始化設(shè)計,錯誤檢測機制設(shè)計和空閑字符產(chǎn)生、時鐘補償方式設(shè)計;物理層功能包含了數(shù)據(jù)的串化和解串功能,多通道情況下的綁定功能,數(shù)據(jù)編解碼功能等。 然后,文章采用FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)技術(shù)實現(xiàn)了定制協(xié)議的單通道模式。重點是數(shù)據(jù)鏈路層的實現(xiàn),物理層采用定制具備其功能的IP(Intellectual Property,知識產(chǎn)權(quán))——RocketIO來實現(xiàn)。實現(xiàn)的過程中,采用了Xilinx公司的ISE(Integrated System Environment,集成開發(fā)環(huán)境)開發(fā)流程,使用的設(shè)計工具包括:ISE,ModelSim,Synplify Pro,ChipScope等。 最后,本文對實現(xiàn)的協(xié)議進行了軟件仿真和上扳測試,訪真和測試結(jié)果表明,實現(xiàn)的單通道模式,支持的最高串行頻率達到3.5GHz,完全滿足了光互連驗證系統(tǒng)初期的要求,同時由RocketIO的高速串行差分口得到的眼圖質(zhì)量良好,表明對物理層IP的定制是成功的。

    標簽: FPGA 板級 光互連 協(xié)議研究

    上傳時間: 2013-06-28

    上傳用戶:guh000

  • 基于FPGA的數(shù)字上變頻方法研究

    本論文介紹了毫米波通信系統(tǒng)中常用的上變頻方案和調(diào)制方式,比較了它們的性能和特點,最終在發(fā)射系統(tǒng)中選擇了DQPSK調(diào)制方式。提出了一種利用數(shù)字上變頻技術(shù)進行基帶信號的數(shù)字域上變頻調(diào)制的方法。系統(tǒng)設(shè)計采用了現(xiàn)場可編程邏輯器件FPGA和通用正交上變頻器AD9857相結(jié)合的方案。 本設(shè)計硬件平臺以AD公司的AD9857為核心,在數(shù)字域完成了基帶數(shù)字信號內(nèi)插濾波、正交調(diào)制、D/A變換等功能;選用ALTERA公司的Cyclone系列EPlC6Q240C8完成了基帶數(shù)字信號的處理,并實現(xiàn)了對AD9857的控制。軟件部分,應(yīng)用Quartus Ⅱ和硬件描述語言VHDL在FPGA中完成了基帶數(shù)字信號處理模塊(串并轉(zhuǎn)換模塊、差分編碼模塊)和與AD9857的通信模塊(串口通信模塊、并口通信模塊)的設(shè)計,并進行了仿真,仿真結(jié)果達到了設(shè)計要求。整個系統(tǒng)實現(xiàn)了在70MHz中頻載波上的DQPSK調(diào)制。系統(tǒng)具有結(jié)構(gòu)簡單,控制靈活,頻率分辨率高,頻率變化速率高等優(yōu)點。

    標簽: FPGA 數(shù)字 方法研究

    上傳時間: 2013-07-18

    上傳用戶:qoovoop

主站蜘蛛池模板: 平度市| 伽师县| 易门县| 清新县| 巴彦县| 青河县| 仁布县| 宜都市| 饶阳县| 西贡区| 江永县| 明水县| 楚雄市| 托克托县| 建宁县| 盖州市| 郸城县| 南汇区| 邵阳市| 霞浦县| 灌云县| 若羌县| 兴文县| 定陶县| 呼伦贝尔市| 阜康市| 奈曼旗| 惠安县| 河池市| 乌兰浩特市| 永平县| 抚顺县| 河间市| 望奎县| 察哈| 迁安市| 鄱阳县| 班戈县| 灌南县| 巴青县| 阳原县|