單片機(jī)應(yīng)用系統(tǒng)抗干擾技術(shù):第1章 電磁干擾控制基礎(chǔ). 1.1 電磁干擾的基本概念1 1.1.1 噪聲與干擾1 1.1.2 電磁干擾的形成因素2 1.1.3 干擾的分類(lèi)2 1.2 電磁兼容性3 1.2.1 電磁兼容性定義3 1.2.2 電磁兼容性設(shè)計(jì)3 1.2.3 電磁兼容性常用術(shù)語(yǔ)4 1.2.4 電磁兼容性標(biāo)準(zhǔn)6 1.3 差模干擾和共模干擾8 1.3.1 差模干擾8 1.3.2 共模干擾9 1.4 電磁耦合的等效模型9 1.4.1 集中參數(shù)模型9 1.4.2 分布參數(shù)模型10 1.4.3 電磁波輻射模型11 1.5 電磁干擾的耦合途徑14 1.5.1 傳導(dǎo)耦合14 1.5.2 感應(yīng)耦合(近場(chǎng)耦合)15 .1.5.3 電磁輻射耦合(遠(yuǎn)場(chǎng)耦合)15 1.6 單片機(jī)應(yīng)用系統(tǒng)電磁干擾控制的一般方法16 第2章 數(shù)字信號(hào)耦合與傳輸機(jī)理 2.1 數(shù)字信號(hào)與電磁干擾18 2.1.1 數(shù)字信號(hào)的開(kāi)關(guān)速度與頻譜18 2.1.2 開(kāi)關(guān)暫態(tài)電源尖峰電流噪聲22 2.1.3 開(kāi)關(guān)暫態(tài)接地反沖噪聲24 2.1.4 高速數(shù)字電路的EMI特點(diǎn)25 2.2 導(dǎo)線(xiàn)阻抗與線(xiàn)間耦合27 2.2.1 導(dǎo)體交直流電阻的計(jì)算27 2.2.2 導(dǎo)體電感量的計(jì)算29 2.2.3 導(dǎo)體電容量的計(jì)算31 2.2.4 電感耦合分析32 2.2.5 電容耦合分析35 2.3 信號(hào)的長(zhǎng)線(xiàn)傳輸36 2.3.1 長(zhǎng)線(xiàn)傳輸過(guò)程的數(shù)學(xué)描述36 2.3.2 均勻傳輸線(xiàn)特性40 2.3.3 傳輸線(xiàn)特性阻抗計(jì)算42 2.3.4 傳輸線(xiàn)特性阻抗的重復(fù)性與阻抗匹配44 2.4 數(shù)字信號(hào)傳輸過(guò)程中的畸變45 2.4.1 信號(hào)傳輸?shù)娜肷浠?5 2.4.2 信號(hào)傳輸?shù)姆瓷浠?6 2.5 信號(hào)傳輸畸變的抑制措施49 2.5.1 最大傳輸線(xiàn)長(zhǎng)度的計(jì)算49 2.5.2 端點(diǎn)的阻抗匹配50 2.6 數(shù)字信號(hào)的輻射52 2.6.1 差模輻射52 2.6.2 共模輻射55 2.6.3 差模和共模輻射比較57 第3章 常用元件的可靠性能與選擇 3.1 元件的選擇與降額設(shè)計(jì)59 3.1.1 元件的選擇準(zhǔn)則59 3.1.2 元件的降額設(shè)計(jì)59 3.2 電阻器60 3.2.1 電阻器的等效電路60 3.2.2 電阻器的內(nèi)部噪聲60 3.2.3 電阻器的溫度特性61 3.2.4 電阻器的分類(lèi)與主要參數(shù)62 3.2.5 電阻器的正確選用66 3.3 電容器67 3.3.1 電容器的等效電路67 3.3.2 電容器的種類(lèi)與型號(hào)68 3.3.3 電容器的標(biāo)志方法70 3.3.4 電容器引腳的電感量71 3.3.5 電容器的正確選用71 3.3.6 電容器使用注意事項(xiàng)73 3.4 電感器73 3.4.1 電感器的等效電路74 3.4.2 電感器使用的注意事項(xiàng)74 3.5 數(shù)字集成電路的抗干擾性能75 3.5.1 噪聲容限與抗干擾能力75 3.5.2 施密特集成電路的噪聲容限77 3.5.3 TTL數(shù)字集成電路的抗干擾性能78 3.5.4 CMOS數(shù)字集成電路的抗干擾性能79 3.5.5 CMOS電路使用中注意事項(xiàng)80 3.5.6 集成門(mén)電路系列型號(hào)81 3.6 高速CMOS 54/74HC系列接口設(shè)計(jì)83 3.6.1 54/74HC 系列芯片特點(diǎn)83 3.6.2 74HC與TTL接口85 3.6.3 74HC與單片機(jī)接口85 3.7 元器件的裝配工藝對(duì)可靠性的影響86 第4章 電磁干擾硬件控制技術(shù) 4.1 屏蔽技術(shù)88 4.1.1 電場(chǎng)屏蔽88 4.1.2 磁場(chǎng)屏蔽89 4.1.3 電磁場(chǎng)屏蔽91 4.1.4 屏蔽損耗的計(jì)算92 4.1.5 屏蔽體屏蔽效能的計(jì)算99 4.1.6 屏蔽箱的設(shè)計(jì)100 4.1.7 電磁泄漏的抑制措施102 4.1.8 電纜屏蔽層的屏蔽原理108 4.1.9 屏蔽與接地113 4.1.10 屏蔽設(shè)計(jì)要點(diǎn)113 4.2 接地技術(shù)114 4.2.1 概述114 4.2.2 安全接地115 4.2.3 工作接地117 4.2.4 接地系統(tǒng)的布局119 4.2.5 接地裝置和接地電阻120 4.2.6 地環(huán)路問(wèn)題121 4.2.7 浮地方式122 4.2.8 電纜屏蔽層接地123 4.3 濾波技術(shù)126 4.3.1 濾波器概述127 4.3.2 無(wú)源濾波器130 4.3.3 有源濾波器138 4.3.4 鐵氧體抗干擾磁珠143 4.3.5 貫通濾波器146 4.3.6 電纜線(xiàn)濾波連接器149 4.3.7 PCB板濾波器件154 4.4 隔離技術(shù)155 4.4.1 光電隔離156 4.4.2 繼電器隔離160 4.4.3 變壓器隔離 161 4.4.4 布線(xiàn)隔離161 4.4.5 共模扼流圈162 4.5 電路平衡結(jié)構(gòu)164 4.5.1 雙絞線(xiàn)在平衡電路中的使用164 4.5.2 同軸電纜的平衡結(jié)構(gòu)165 4.5.3 差分放大器165 4.6 雙絞線(xiàn)的抗干擾原理及應(yīng)用166 4.6.1 雙絞線(xiàn)的抗干擾原理166 4.6.2 雙絞線(xiàn)的應(yīng)用168 4.7 信號(hào)線(xiàn)間的串?dāng)_及抑制169 4.7.1 線(xiàn)間串?dāng)_分析169 4.7.2 線(xiàn)間串?dāng)_的抑制173 4.8 信號(hào)線(xiàn)的選擇與敷設(shè)174 4.8.1 信號(hào)線(xiàn)型式的選擇174 4.8.2 信號(hào)線(xiàn)截面的選擇175 4.8.3 單股導(dǎo)線(xiàn)的阻抗分析175 4.8.4 信號(hào)線(xiàn)的敷設(shè)176 4.9 漏電干擾的防止措施177 4.10 抑制數(shù)字信號(hào)噪聲常用硬件措施177 4.10.1 數(shù)字信號(hào)負(fù)傳輸方式178 4.10.2 提高數(shù)字信號(hào)的電壓等級(jí)178 4.10.3 數(shù)字輸入信號(hào)的RC阻容濾波179 4.10.4 提高輸入端的門(mén)限電壓181 4.10.5 輸入開(kāi)關(guān)觸點(diǎn)抖動(dòng)干擾的抑制方法181 4.10.6 提高器件的驅(qū)動(dòng)能力184 4.11 靜電放電干擾及其抑制184 第5章 主機(jī)單元配置與抗干擾設(shè)計(jì) 5.1 單片機(jī)主機(jī)單元組成特點(diǎn)186 5.1.1 80C51最小應(yīng)用系統(tǒng)186 5.1.2 低功耗單片機(jī)最小應(yīng)用系統(tǒng)187 5.2 總線(xiàn)的可靠性設(shè)計(jì)191 5.2.1 總線(xiàn)驅(qū)動(dòng)器191 5.2.2 總線(xiàn)的負(fù)載平衡192 5.2.3 總線(xiàn)上拉電阻的配置192 5.3 芯片配置與抗干擾193 5.3.1去耦電容配置194 5.3.2 數(shù)字輸入端的噪聲抑制194 5.3.3 數(shù)字電路不用端的處理195 5.3.4 存儲(chǔ)器的布線(xiàn)196 5.4 譯碼電路的可靠性分析197 5.4.1 過(guò)渡干擾與譯碼選通197 5.4.2 譯碼方式與抗干擾200 5.5 時(shí)鐘電路配置200 5.6 復(fù)位電路設(shè)計(jì)201 5.6.1 復(fù)位電路RC參數(shù)的選擇201 5.6.2 復(fù)位電路的可靠性與抗干擾分析202 5.6.3 I/O接口芯片的延時(shí)復(fù)位205 5.7 單片機(jī)系統(tǒng)的中斷保護(hù)問(wèn)題205 5.7.1 80C51單片機(jī)的中斷機(jī)構(gòu)205 5.7.2 常用的幾種中斷保護(hù)措施205 5.8 RAM數(shù)據(jù)掉電保護(hù)207 5.8.1 片內(nèi)RAM數(shù)據(jù)保護(hù)207 5.8.2 利用雙片選的外RAM數(shù)據(jù)保護(hù)207 5.8.3 利用DS1210實(shí)現(xiàn)外RAM數(shù)據(jù)保護(hù)208 5.8.4 2 KB非易失性隨機(jī)存儲(chǔ)器DS1220AB/AD211 5.9 看門(mén)狗技術(shù)215 5.9.1 由單穩(wěn)態(tài)電路實(shí)現(xiàn)看門(mén)狗電路216 5.9.2 利用單片機(jī)片內(nèi)定時(shí)器實(shí)現(xiàn)軟件看門(mén)狗217 5.9.3 軟硬件結(jié)合的看門(mén)狗技術(shù)219 5.9.4 單片機(jī)內(nèi)配置看門(mén)狗電路221 5.10 微處理器監(jiān)控器223 5.10.1 微處理器監(jiān)控器MAX703~709/813L223 5.10.2 微處理器監(jiān)控器MAX791227 5.10.3 微處理器監(jiān)控器MAX807231 5.10.4 微處理器監(jiān)控器MAX690A/MAX692A234 5.10.5 微處理器監(jiān)控器MAX691A/MAX693A238 5.10.6 帶備份電池的微處理器監(jiān)控器MAX1691242 5.11 串行E2PROM X25045245 第6章 測(cè)量單元配置與抗干擾設(shè)計(jì) 6.1 概述255 6.2 模擬信號(hào)放大器256 6.2.1 集成運(yùn)算放大器256 6.2.2 測(cè)量放大器組成原理260 6.2.3 單片集成測(cè)量放大器AD521263 6.2.4 單片集成測(cè)量放大器AD522265 6.2.5 單片集成測(cè)量放大器AD526266 6.2.6 單片集成測(cè)量放大器AD620270 6.2.7 單片集成測(cè)量放大器AD623274 6.2.8 單片集成測(cè)量放大器AD624276 6.2.9 單片集成測(cè)量放大器AD625278 6.2.10 單片集成測(cè)量放大器AD626281 6.3 電壓/電流變換器(V/I)283 6.3.1 V/I變換電路..283 6.3.2 集成V/I變換器XTR101284 6.3.3 集成V/I變換器XTR110289 6.3.4 集成V/I變換器AD693292 6.3.5 集成V/I變換器AD694299 6.4 電流/電壓變換器(I/V)302 6.4.1 I/V變換電路302 6.4.2 RCV420型I/V變換器303 6.5 具有放大、濾波、激勵(lì)功能的模塊2B30/2B31305 6.6 模擬信號(hào)隔離放大器313 6.6.1 隔離放大器ISO100313 6.6.2 隔離放大器ISO120316 6.6.3 隔離放大器ISO122319 6.6.4 隔離放大器ISO130323 6.6.5 隔離放大器ISO212P326 6.6.6 由兩片VFC320組成的隔離放大器329 6.6.7 由兩光耦組成的實(shí)用線(xiàn)性隔離放大器333 6.7 數(shù)字電位器及其應(yīng)用336 6.7.1 非易失性數(shù)字電位器x9221336 6.7.2 非易失性數(shù)字電位器x9241343 6.8 傳感器供電電源的配置及抗干擾346 6.8.1 傳感器供電電源的擾動(dòng)補(bǔ)償347 6.8.2 單片集成精密電壓芯片349 6.8.3 A/D轉(zhuǎn)換器芯片提供基準(zhǔn)電壓350 6.9 測(cè)量單元噪聲抑制措施351 6.9.1 外部噪聲源的干擾及其抑制351 6.9.2 輸入信號(hào)串模干擾的抑制352 6.9.3 輸入信號(hào)共模干擾的抑制353 6.9.4 儀器儀表的接地噪聲355 第7章 D/A、A/D單元配置與抗干擾設(shè)計(jì) 7.1 D/A、A/D轉(zhuǎn)換器的干擾源357 7.2 D/A轉(zhuǎn)換原理及抗干擾分析358 7.2.1 T型電阻D/A轉(zhuǎn)換器359 7.2.2 基準(zhǔn)電源精度要求361 7.2.3 D/A轉(zhuǎn)換器的尖峰干擾362 7.3 典型D/A轉(zhuǎn)換器與單片機(jī)接口363 7.3.1 并行12位D/A轉(zhuǎn)換器AD667363 7.3.2 串行12位D/A轉(zhuǎn)換器MAX5154370 7.4 D/A轉(zhuǎn)換器與單片機(jī)的光電接口電路377 7.5 A/D轉(zhuǎn)換器原理與抗干擾性能378 7.5.1 逐次比較式ADC原理378 7.5.2 余數(shù)反饋比較式ADC原理378 7.5.3 雙積分ADC原理380 7.5.4 V/F ADC原理382 7.5.5 ∑Δ式ADC原理384 7.6 典型A/D轉(zhuǎn)換器與單片機(jī)接口387 7.6.18 位并行逐次比較式MAX 118387 7.6.28 通道12位A/D轉(zhuǎn)換器MAX 197394 7.6.3 雙積分式A/D轉(zhuǎn)換器5G14433399 7.6.4 V/F轉(zhuǎn)換器AD 652在A/D轉(zhuǎn)換器中的應(yīng)用403 7.7 采樣保持電路與抗干擾措施408 7.8 多路模擬開(kāi)關(guān)與抗干擾措施412 7.8.1 CD4051412 7.8.2 AD7501413 7.8.3 多路開(kāi)關(guān)配置與抗干擾技術(shù)413 7.9 D/A、A/D轉(zhuǎn)換器的電源、接地與布線(xiàn)416 7.10 精密基準(zhǔn)電壓電路與噪聲抑制416 7.10.1 基準(zhǔn)電壓電路原理417 7.10.2 引腳可編程精密基準(zhǔn)電壓源AD584418 7.10.3 埋入式齊納二極管基準(zhǔn)AD588420 7.10.4 低漂移電壓基準(zhǔn)MAX676/MAX677/MAX678422 7.10.5 低功率低漂移電壓基準(zhǔn)MAX873/MAX875/MAX876424 7.10.6 MC1403/MC1403A、MC1503精密電壓基準(zhǔn)電路430 第8章 功率接口與抗干擾設(shè)計(jì) 8.1 功率驅(qū)動(dòng)元件432 8.1.1 74系列功率集成電路432 8.1.2 75系列功率集成電路433 8.1.3 MOC系列光耦合過(guò)零觸發(fā)雙向晶閘管驅(qū)動(dòng)器435 8.2 輸出控制功率接口電路438 8.2.1 繼電器輸出驅(qū)動(dòng)接口438 8.2.2 繼電器—接觸器輸出驅(qū)動(dòng)電路439 8.2.3 光電耦合器—晶閘管輸出驅(qū)動(dòng)電路439 8.2.4 脈沖變壓器—晶閘管輸出電路440 8.2.5 單片機(jī)與大功率單相負(fù)載的接口電路441 8.2.6 單片機(jī)與大功率三相負(fù)載間的接口電路442 8.3 感性負(fù)載電路噪聲的抑制442 8.3.1 交直流感性負(fù)載瞬變?cè)肼暤囊种品椒?42 8.3.2 晶閘管過(guò)零觸發(fā)的幾種形式445 8.3.3 利用晶閘管抑制感性負(fù)載的瞬變?cè)肼?47 8.4 晶閘管變流裝置的干擾和抑制措施448 8.4.1 晶閘管變流裝置電氣干擾分析448 8.4.2 晶閘管變流裝置的抗干擾措施449 8.5 固態(tài)繼電器451 8.5.1 固態(tài)繼電器的原理和結(jié)構(gòu)451 8.5.2 主要參數(shù)與選用452 8.5.3 交流固態(tài)繼電器的使用454 第9章 人機(jī)對(duì)話(huà)單元配置與抗干擾設(shè)計(jì) 9.1 鍵盤(pán)接口抗干擾問(wèn)題456 9.2 LED顯示器的構(gòu)造與特點(diǎn)458 9.3 LED的驅(qū)動(dòng)方式459 9.3.1 采用限流電阻的驅(qū)動(dòng)方式459 9.3.2 采用LM317的驅(qū)動(dòng)方式460 9.3.3 串聯(lián)二極管壓降驅(qū)動(dòng)方式462 9.4 典型鍵盤(pán)/顯示器接口芯片與單片機(jī)接口463 9.4.1 8位LED驅(qū)動(dòng)器ICM 7218B463 9.4.2 串行LED顯示驅(qū)動(dòng)器MAX 7219468 9.4.3 并行鍵盤(pán)/顯示器專(zhuān)用芯片8279482 9.4.4 串行鍵盤(pán)/顯示器專(zhuān)用芯片HD 7279A492 9.5 LED顯示接口的抗干擾措施502 9.5.1 LED靜態(tài)顯示接口的抗干擾502 9.5.2 LED動(dòng)態(tài)顯示接口的抗干擾506 9.6 打印機(jī)接口與抗干擾技術(shù)508 9.6.1 并行打印機(jī)標(biāo)準(zhǔn)接口信號(hào)508 9.6.2 打印機(jī)與單片機(jī)接口電路509 9.6.3 打印機(jī)電磁干擾的防護(hù)設(shè)計(jì)510 9.6.4 提高數(shù)據(jù)傳輸可靠性的措施512 第10章 供電電源的配置與抗干擾設(shè)計(jì) 10.1 電源干擾問(wèn)題概述513 10.1.1 電源干擾的類(lèi)型513 10.1.2 電源干擾的耦合途徑514 10.1.3 電源的共模和差模干擾515 10.1.4 電源抗干擾的基本方法516 10.2 EMI電源濾波器517 10.2.1 實(shí)用低通電容濾波器518 10.2.2 雙繞組扼流圈的應(yīng)用518 10.3 EMI濾波器模塊519 10.3.1 濾波器模塊基礎(chǔ)知識(shí)519 10.3.2 電源濾波器模塊521 10.3.3 防雷濾波器模塊531 10.3.4 脈沖群抑制模塊532 10.4 瞬變干擾吸收器件532 10.4.1 金屬氧化物壓敏電阻(MOV)533 10.4.2 瞬變電壓抑制器(TVS)537 10.5 電源變壓器的屏蔽與隔離552 10.6 交流電源的供電抗干擾方案553 10.6.1 交流電源配電方式553 10.6.2 交流電源抗干擾綜合方案555 10.7 供電直流側(cè)抑制干擾措施555 10.7.1 整流電路的高頻濾波555 10.7.2 串聯(lián)型直流穩(wěn)壓電源配置與抗干擾556 10.7.3 集成穩(wěn)壓器使用中的保護(hù)557 10.8 開(kāi)關(guān)電源干擾的抑制措施559 10.8.1 開(kāi)關(guān)噪聲的分類(lèi)559 10.8.2 開(kāi)關(guān)電源噪聲的抑制措施560 10.9 微機(jī)用不間斷電源UPS561 10.10 采用晶閘管無(wú)觸點(diǎn)開(kāi)關(guān)消除瞬態(tài)干擾設(shè)計(jì)方案564 第11章 印制電路板的抗干擾設(shè)計(jì) 11.1 印制電路板用覆銅板566 11.1.1 覆銅板材料566 11.1.2 覆銅板分類(lèi)568 11.1.3 覆銅板的標(biāo)準(zhǔn)與電性能571 11.1.4 覆銅板的主要特點(diǎn)和應(yīng)用583 11.2 印制板布線(xiàn)設(shè)計(jì)基礎(chǔ)585 11.2.1 印制板導(dǎo)線(xiàn)的阻抗計(jì)算585 11.2.2 PCB布線(xiàn)結(jié)構(gòu)和特性阻抗計(jì)算587 11.2.3 信號(hào)在印制板上的傳播速度589 11.3 地線(xiàn)和電源線(xiàn)的布線(xiàn)設(shè)計(jì)590 11.3.1 降低接地阻抗的設(shè)計(jì)590 11.3.2 減小電源線(xiàn)阻抗的方法591 11.4 信號(hào)線(xiàn)的布線(xiàn)原則592 11.4.1 信號(hào)傳輸線(xiàn)的尺寸控制592 11.4.2 線(xiàn)間串?dāng)_控制592 11.4.3 輻射干擾的抑制593 11.4.4 反射干擾的抑制594 11.4.5 微機(jī)自動(dòng)布線(xiàn)注意問(wèn)題594 11.5 配置去耦電容的方法594 11.5.1 電源去耦595 11.5.2 集成芯片去耦595 11.6 芯片的選用與器件布局596 11.6.1 芯片選用指南596 11.6.2 器件的布局597 11.6.3 時(shí)鐘電路的布置598 11.7 多層印制電路板599 11.7.1 多層印制板的結(jié)構(gòu)與特點(diǎn)599 11.7.2 多層印制板的布局方案600 11.7.3 20H原則605 11.8 印制電路板的安裝和板間配線(xiàn)606 第12章 軟件抗干擾原理與方法 12.1 概述607 12.1.1 測(cè)控系統(tǒng)軟件的基本要求607 12.1.2 軟件抗干擾一般方法607 12.2 指令冗余技術(shù)608 12.2.1 NOP的使用609 12.2.2 重要指令冗余609 12.3 軟件陷阱技術(shù)609 12.3.1 軟件陷阱609 12.3.2 軟件陷阱的安排610 12.4 故障自動(dòng)恢復(fù)處理程序613 12.4.1 上電標(biāo)志設(shè)定614 12.4.2 RAM中數(shù)據(jù)冗余保護(hù)與糾錯(cuò)616 12.4.3 軟件復(fù)位與中斷激活標(biāo)志617 12.4.4 程序失控后恢復(fù)運(yùn)行的方法618 12.5 數(shù)字濾波619 12.5.1 程序判斷濾波法620 12.5.2 中位值濾波法620 12.5.3 算術(shù)平均濾波法621 12.5.4 遞推平均濾波法623 12.5.5 防脈沖干擾平均值濾波法624 12.5.6 一階滯后濾波法626 12.6 干擾避開(kāi)法627 12.7 開(kāi)關(guān)量輸入/輸出軟件抗干擾設(shè)計(jì)629 12.7.1 開(kāi)關(guān)量輸入軟件抗干擾措施629 12.7.2 開(kāi)關(guān)量輸出軟件抗干擾措施629 12.8 編寫(xiě)軟件的其他注意事項(xiàng)630 附錄 電磁兼容器件選購(gòu)信息632
標(biāo)簽: 單片機(jī) 應(yīng)用系統(tǒng) 抗干擾技術(shù)
上傳時(shí)間: 2013-10-20
上傳用戶(hù):xdqm
本書(shū)是模擬集成電路設(shè)計(jì)課的一本經(jīng)典教材。全書(shū)共分5個(gè)部分。主要介紹了模擬集成電路設(shè)計(jì)的背景知識(shí)、基本MOS半導(dǎo)體制造工藝、CMOS技術(shù)、CMOS器件建模,MOS開(kāi)關(guān)、MOS二極管、有源電阻、電流阱和電流源等模擬CMOS分支電路,以及反相器、差分放大器、共源共柵放大器、電流放大器、輸出放大器等CMOS放大器的原理、特性、分析方法和設(shè)計(jì),CM0S運(yùn)算放大器、高性能CMOS運(yùn)算放大器、比較器,開(kāi)關(guān)電容電路、D/A和A/D變換器等CMOS模擬系統(tǒng)的分析方法、設(shè)計(jì)和模擬等內(nèi)容。
標(biāo)簽: CMOS 模擬電路設(shè)計(jì)
上傳時(shí)間: 2013-10-30
上傳用戶(hù):笨小孩
本文件是C8051F040AD采樣及串口測(cè)試程序;AD輸入端子可輸入4路AD(AIN0--AIN3),另有1路可測(cè)量片內(nèi)溫度,還有1路可測(cè)量高壓差分放大器的輸入(高壓差分放大器由J7接入,6路采樣值都通過(guò)串口發(fā)送出去,在串口調(diào)試助手上看觀察其值。
標(biāo)簽: AIN C8051 8051F 8051
上傳時(shí)間: 2017-02-06
上傳用戶(hù):qq1604324866
主要介紹前置放大器的降噪技術(shù)、低噪聲降噪的設(shè)計(jì)與制作及評(píng)價(jià)、電流輸入放大器的設(shè)計(jì)、負(fù)反饋電路的解析與電路仿真、差動(dòng)放大器技術(shù)、隔離放大器,附錄:隔離放大器的試制;下冊(cè)為濾波器電路部分,主要涉及濾波器的概述、RC濾波器與RC電路網(wǎng)的設(shè)計(jì)、有源濾波器的設(shè)計(jì)、LC濾波器的設(shè)計(jì)、LC仿真型有源濾波器的設(shè)計(jì)、使用于濾波器的RCL、變壓器的活用、共模扼流圈與噪聲對(duì)策、鎖定放大器的原理與實(shí)驗(yàn)、鎖定放大器的使用方法等。
上傳時(shí)間: 2022-04-16
上傳用戶(hù):zhaiyawei
本書(shū)以單級(jí)放大器、運(yùn)算放大器以及數(shù)模轉(zhuǎn)換器數(shù)為重點(diǎn),介紹模擬集成電路的基本概念、工作原理和分析方法,特別是全面系統(tǒng)地介紹了模擬集成電路的仿真技術(shù),是模擬集成電路分析、設(shè)計(jì)和 仿真的入門(mén)書(shū)。 全書(shū)共分 10 章和 7 個(gè)附錄。第 1 章介紹模擬集成電路的發(fā)展與設(shè)計(jì)方法。第 2、3 章介紹單級(jí)放 大器、電流鏡和差分放大器等基本模擬電路的原理。第 4 章是電路噪聲分析計(jì)算與仿真。第 5 章介紹 運(yùn)算放大器的工作原理與分析、仿真方法。第 6、7 章以雙端輸入單端輸出運(yùn)算放大器以及全差分運(yùn)算 放大器為例,介紹運(yùn)算放大器的設(shè)計(jì)仿真方法;第 8、9 章以帶隙電壓基準(zhǔn)和電流基準(zhǔn)電路為例,介紹 了參考電壓源和電流源的設(shè)計(jì)方法,其中對(duì)溫度補(bǔ)償技術(shù)作了詳細(xì)分析;第 10 章為模擬與數(shù)字轉(zhuǎn)換電 路(ADC),重點(diǎn)介紹了 ADC 的概念與工作原理以及采用 Verilog-A 語(yǔ)言進(jìn)行系統(tǒng)設(shè)計(jì)的方法。本書(shū) 的附錄全面介紹了模擬集成電路設(shè)計(jì)的軟件環(huán)境以及仿真技術(shù)。 本書(shū)可作為高等院校集成電路設(shè)計(jì)相關(guān)專(zhuān)業(yè)工程碩士的教材,也可以作為本科生和研究生的教 材,并可供模擬集成電路工程師參考。
標(biāo)簽: 模擬集成電路
上傳時(shí)間: 2022-06-02
上傳用戶(hù):
隨著半導(dǎo)體技術(shù)的發(fā)展,模數(shù)轉(zhuǎn)換器(Analog to Digital Converter,ADC)作為模擬與數(shù)字接口電路的關(guān)鍵模塊,對(duì)性能的要求越來(lái)越高。為了滿(mǎn)足這些要求,模數(shù)轉(zhuǎn)換器正朝著低功耗、高分辨率和高速度方向快速發(fā)展。在磁盤(pán)驅(qū)動(dòng)器讀取通道、測(cè)試設(shè)備、纖維光接收器前端和日期通信鏈路等高性能系統(tǒng)中,高速模數(shù)轉(zhuǎn)換器是最重要的結(jié)構(gòu)單元。因此,對(duì)模數(shù)轉(zhuǎn)換器的性能,尤其是速度的要求與日俱增,甚至是決定系統(tǒng)性能的關(guān)鍵因素。在分析各種結(jié)構(gòu)的高速模數(shù)轉(zhuǎn)換器的基礎(chǔ)上,本文設(shè)計(jì)了一個(gè)分辨率為6位,采樣時(shí)鐘為1GS/s的超高速模數(shù)轉(zhuǎn)換器。本設(shè)計(jì)采用的是最適合應(yīng)用于超高速A/D轉(zhuǎn)換器的全并行結(jié)構(gòu),整個(gè)結(jié)構(gòu)是由分壓電阻階梯,電壓比較器,數(shù)字編碼電路三部分組成。在電路設(shè)計(jì)過(guò)程中,主要從以下幾個(gè)方面進(jìn)行分析和改進(jìn):采用了無(wú)采樣/保持電路的全并行結(jié)構(gòu);在預(yù)放大電路中,使用交叉耦合對(duì)晶體管作為負(fù)載來(lái)降低輸入電容和增加放大電路的帶寬,從而提高比較器的比較速度和信噪比;在比較器的輸出端采用時(shí)鐘控制的自偏置差分放大器作為輸出緩沖級(jí),使得比較輸出結(jié)果能快速轉(zhuǎn)換為數(shù)字電平,以此來(lái)提高ADC的轉(zhuǎn)換速度;在編碼電路上,先將比較器輸出的溫度計(jì)碼轉(zhuǎn)換成格雷碼,再把格雷碼轉(zhuǎn)換成二進(jìn)制碼,這樣進(jìn)一步提高ADC的轉(zhuǎn)換速度和減少誤碼率。
上傳時(shí)間: 2022-06-22
上傳用戶(hù):kingwide
本書(shū)是“實(shí)用電子電路設(shè)計(jì)叢書(shū)”之一。本書(shū)內(nèi)容分基礎(chǔ)部分(1~5章)和應(yīng)用部分(6~9章)。前者主要介紹OP放大器的零點(diǎn)、漂移及噪聲,增益與桶位,相位補(bǔ)償及技馬,OP放大器的選擇和系統(tǒng)設(shè)計(jì);后者則主要介紹OP放大器作為反相放大器、正相放大器、差動(dòng)放大器的應(yīng)用,OP放大囂在恒壓、恒流電路和微分、積分電路中的應(yīng)用以及基于非線(xiàn)性元件的應(yīng)用,比較放大器中的應(yīng)用,等等.本書(shū)面向?qū)嶋H需要,理論聯(lián)系實(shí)際,列舉大量實(shí)用性、技術(shù)性強(qiáng)的電路,使讀者從原理到應(yīng)用,對(duì)OP放大器有個(gè)系統(tǒng)的了解,以便能夠應(yīng)付電路中可能出現(xiàn)的更加復(fù)雜的情況和故障。本書(shū)適用對(duì)象是相關(guān)領(lǐng)域工程技術(shù)人員以及大學(xué)相關(guān)專(zhuān)業(yè)本科生、研究生;也可供廣大的愛(ài)好者學(xué)習(xí)參考。
上傳時(shí)間: 2022-06-23
上傳用戶(hù):
LVDS技術(shù): 低電壓差分訊號(hào)(LVDS)在對(duì)訊號(hào)完整性、低抖動(dòng)及共模特性要求較高的系統(tǒng)中得到了廣泛的應(yīng)用。本文針對(duì)LVDS與其他幾種介面標(biāo)準(zhǔn)之間的連接,對(duì)幾種典型的LVDS介面電路進(jìn)行了討論
上傳時(shí)間: 2014-01-13
上傳用戶(hù):stvnash
本問(wèn)是關(guān)于一個(gè)“作為的FET差動(dòng)微分放大器三揮動(dòng)對(duì)正弦交換器”論證的英文資料
上傳時(shí)間: 2016-05-23
上傳用戶(hù):tfyt
船舶自動(dòng)辨識(shí)系統(tǒng)AIS基地站用於頻道管理並且與DGPS差分定位修正系統(tǒng)的論文並來(lái)自臺(tái)灣海洋大學(xué)
標(biāo)簽: DGPS AIS 系統(tǒng) 基地
上傳時(shí)間: 2017-03-19
上傳用戶(hù):zhliu007
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1